×
10.04.2015
216.013.3902

Результат интеллектуальной деятельности: МНОГОЗНАЧНЫЙ СУММАТОР ПО МОДУЛЮ k

Вид РИД

Изобретение

Аннотация: Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи и обработки цифровой информации и т.п. Технический результат - повышение быстродействия устройств преобразования информации. Многозначный сумматор по модулю k содержит три токовых входов, три выходных транзисторов с объединенными базами, два источника напряжения смещения, три выходных транзисторов другого типа проводимости с объединенными базами, пять токовых зеркал, две шины источника питания. 4 ил.
Основные результаты: Многозначный сумматор по модулю k, содержащий первый (1) и второй (2) токовые входы, а также токовый выход (3) устройства, первый (4), второй (5) и третий (6) выходные транзисторы с объединенными базами, которые подключены к первому (7) источнику напряжения смещения, четвертый (8), пятый (9) и шестой (10) выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (11) источнику напряжения смещения, причем эмиттеры первого (4) и четвертого (8) выходных транзисторов объединены, эмиттеры второго (5) и пятого (9) выходных транзисторов связаны друг с другом, эмиттер четвертого 6 выходного транзистора соединен с эмиттером шестого 10 выходного транзистора, коллектор третьего (6) выходного транзистора подключен к токовому выходу (3) устройства, первое (12) токовое зеркало, согласованное с первой (13) шиной источника питания, второе (14) токовое зеркало, а также третье (15) и четвертое (16) токовые зеркала, согласованные со второй (17) шиной источника питания, отличающийся тем, что первый (1) токовый вход устройства соединен со входом дополнительного (18) токового зеркала, согласованного со второй (17) шиной источника питания, первый (19) токовый выход которого подключен ко входу первого (12) токового зеркала, второй (2) токовый вход устройства связан со входом второго (14) токового зеркала, согласованного со второй (17) шиной источника питания, второй (20) токовый выход дополнительного (18) токового зеркала подключен к объединенным эмиттерам первого (4) и четвертого (8) выходных транзисторов и через первый (21) дополнительный источник опорного тока связан с первой (13) шиной источника питания, причем первый (22) токовый выход второго (14) токового зеркала подключен ко входу первого (12) токового зеркала, а второй (23) токовый выход второго (14) токового зеркала соединен с объединенными эмиттерами первого (4) и четвертого (8) выходных транзисторов, токовый выход четвертого (16) токового зеркала подключен к объединенным эмиттерам второго (5) и пятого (9) выходных транзисторов и связан с первой (13) шиной источника питания через второй (24) дополнительный источник опорного тока, токовый выход первого (12) токового зеркала соединен с эмиттерами третьего (6) и шестого (10) выходных транзисторов и связан со второй (17) шиной источника питания через третий (25) дополнительный источник опорного тока и соединен с выходом третьего (15) токового зеркала, причем коллекторы четвертого (8), пятого (9) и шестого (10) выходных транзисторов соединены с первой (13) шиной источника питания, причем коллектор второго (5) выходного транзистора соединен со входом третьего (15) токового зеркала, а коллектор первого (4) выходного транзистора подключен ко входу четвертого (16) токового зеркала, причем коэффициент передачи по току третьего (15) токового зеркала близок к трем единицам.

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи и обработки цифровой информации и т.п.

В различных аналого-цифровых вычислительных и управляющих устройствах широко используются транзисторные каскады преобразования входных логических переменных (токов), реализованные на основе токовых зеркал [1-14]. Данные функциональные узлы используются, например, во входных каскадах операционных преобразователей сигналов с так называемой «токовой отрицательной обратной связью» [1-14], а также в качестве самостоятельных нелинейных преобразователей входных токов без цепей обратной связи [9], реализующих функцию логической обработки входных токовых переменных.

В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте US 5742154, структура которого присутствует во многих других патентах [1-14]. Он содержит первый (1) и второй (2) токовые входы, а также токовый выход (3) устройства, первый (4), второй (5) и третий (6) выходные транзисторы с объединенными базами, которые подключены к первому (7) источнику напряжения смещения, четвертый (8), пятый (9) и шестой (10) выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (11) источнику напряжения смещения, причем эмиттеры первого (4) и четвертого (8) выходных транзисторов объединены, эмиттеры второго (5) и пятого (9) выходных транзисторов связаны друг с другом, эмиттер четвертого 6 выходного транзистора соединен с эмиттером шестого 10 выходного транзистора, коллектор третьего (6) выходного транзистора подключен к токовому выходу (3) устройства, первое (12) токовое зеркало, согласованное с первой (13) шиной источника питания, второе (14) токовое зеркало, а также третье (15) и четвертое (16) токовые зеркала, согласованные со второй (17) шиной источника питания.

Существенный недостаток известного устройства состоит в том, что он не реализует функцию суммирования по модулю k двух многозначных входных переменных (x1, x2), соответствующих многоуровневым значениям входных токов I1, I2. Это не позволяет на его основе создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов.

Основная задача предлагаемого изобретения состоит в создании логического элемента, обеспечивающего суммирование по модулю k двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие устройств преобразования информации и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].

Поставленная задача решается тем, что в известном логическом элементе (фиг. 1), содержащем первый (1) и второй (2) токовые входы, а также токовый выход (3) устройства, первый (4), второй (5) и третий (6) выходные транзисторы с объединенными базами, которые подключены к первому (7) источнику напряжения смещения, четвертый (8), пятый (9) и шестой (10) выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (11) источнику напряжения смещения, причем эмиттеры первого (4) и четвертого (8) выходных транзисторов объединены, эмиттеры второго (5) и пятого (9) выходных транзисторов связаны друг с другом, эмиттер четвертого 6 выходного транзистора соединен с эмиттером шестого 10 выходного транзистора, коллектор третьего (6) выходного транзистора подключен к токовому выходу (3) устройства, первое (12) токовое зеркало, согласованное с первой (13) шиной источника питания, второе (14) токовое зеркало, а также третье (15) и четвертое (16) токовые зеркала, согласованные со второй (17) шиной источника питания, предусмотрены новые элементы и связи - первый 1 токовый вход устройства соединен со входом дополнительного 18 токового зеркала, согласованного со второй 17 шиной источника питания, первый 19 токовый выход которого подключен ко входу первого 12 токового зеркала, второй 2 токовый вход устройства связан со входом второго 14 токового зеркала, согласованного со второй 17 шиной источника питания, второй 20 токовый выход дополнительного 18 токового зеркала подключен к объединенным эмиттерам первого 4 и четвертого 8 выходных транзисторов и через первый 21 дополнительный источник опорного тока связан с первой 13 шиной источника питания, причем первый 22 токовый выход второго 14 токового зеркала подключен ко входу первого 12 токового зеркала, а второй 23 токовый выход второго 14 токового зеркала соединен с объединенными эмиттерами первого 4 и четвертого 8 выходных транзисторов, токовый выход четвертого 16 токового зеркала подключен к объединенным эмиттерам второго 5 и пятого 9 выходных транзисторов и связан с первой 13 шиной источника питания через второй 24 дополнительный источник опорного тока, токовый выход первого 12 токового зеркала соединен с эмиттерами третьего 6 и шестого 10 выходных транзисторов и связан со второй 17 шиной источника питания через третий 25 дополнительный источник опорного тока и соединен с выходом третьего 15 токового зеркала, причем коллекторы четвертого 8, пятого 9 и шестого 10 выходных транзисторов соединены с первой 13 шиной источника питания, причем коллектор второго 5 выходного транзистора соединен со входом третьего 15 токового зеркала, а коллектор первого 4 выходного транзистора подключен ко входу четвертого 16 токового зеркала, причем коэффициент передачи по току третьего 15 токового зеркала близок к трем единицам.

Схема известного устройства показана на фиг. 1. На фиг. 2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На фиг. 3 приведена схема исследованного в среде МС9 заявляемого устройства фиг. 2 с конкретным выполнением его функциональных узлов на биполярных транзисторах.

На фиг. 4 приведены результаты компьютерного моделирования схемы фиг.3 для случая, когда входные многозначные токовые сигналы (x1, x2) имеют три уровня.

Многозначный сумматор по модулю k фиг. 2 содержит первый (1) и второй (2) токовые входы, а также токовый выход (3) устройства, первый (4), второй (5) и третий (6) выходные транзисторы с объединенными базами, которые подключены к первому (7) источнику напряжения смещения, четвертый (8), пятый (9) и шестой (10) выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (11) источнику напряжения смещения, причем эмиттеры первого (4) и четвертого (8) выходных транзисторов объединены, эмиттеры второго (5) и пятого (9) выходных транзисторов связаны друг с другом, эмиттер четвертого 6 выходного транзистора соединен с эмиттером шестого 10 выходного транзистора, коллектор третьего (6) выходного транзистора подключен к токовому выходу (3) устройства, первое (12) токовое зеркало, согласованное с первой (13) шиной источника питания, второе (14) токовое зеркало, а также третье (15) и четвертое (16) токовые зеркала, согласованные со второй (17) шиной источника питания. Первый 1 токовый вход устройства соединен со входом дополнительного 18 токового зеркала, согласованного со второй 17 шиной источника питания, первый 19 токовый выход которого подключен ко входу первого 12 токового зеркала, второй 2 токовый вход устройства связан со входом второго 14 токового зеркала, согласованного со второй 17 шиной источника питания, второй 20 токовый выход дополнительного 18 токового зеркала подключен к объединенным эмиттерам первого 4 и четвертого 8 выходных транзисторов и через первый 21 дополнительный источник опорного тока связан с первой 13 шиной источника питания, причем первый 22 токовый выход второго 14 токового зеркала подключен ко входу первого 12 токового зеркала, а второй 23 токовый выход второго 14 токового зеркала соединен с объединенными эмиттерами первого 4 и четвертого 8 выходных транзисторов, токовый выход четвертого 16 токового зеркала подключен к объединенным эмиттерам второго 5 и пятого 9 выходных транзисторов и связан с первой 13 шиной источника питания через второй 24 дополнительный источник опорного тока, токовый выход первого 12 токового зеркала соединен с эмиттерами третьего 6 и шестого 10 выходных транзисторов и связан со второй 17 шиной источника питания через третий 25 дополнительный источник опорного тока и соединен с выходом третьего 15 токового зеркала, причем коллекторы четвертого 8, пятого 9 и шестого 10 выходных транзисторов соединены с первой 13 шиной источника питания, причем коллектор второго 5 выходного транзистора соединен со входом третьего 15 токового зеркала, а коллектор первого 4 выходного транзистора подключен ко входу четвертого 16 токового зеркала, причем коэффициент передачи по току третьего 15 токового зеркала близок к трем единицам. Двухполюсник 26 моделирует свойства нагрузки заявляемого сумматора. Двухполюсник 27 выполняет функции цепи согласования и в частных случаях может отсутствовать.

Рассмотрим работу устройства на фиг. 2, которое выполняет операцию сложения по модулю k двух одноразрядных чисел (k=1, 2, …). Операция сложения по модулю k может быть описана выражением

где k - значность логики. Данная операция определяется как арифметическая сумма слагаемых x1 и х2 за вычетом k в случае, когда эта сумма превышает значность логики. Конкретное значение k определяется назначением устройства. Например, для двоичной переменной (k=2) получим выражение

При k=3 выражение приобретает вид:

и т.д.

Рассмотрим работу устройства при k=3.

Складываемые переменные х1 и х2 в виде квантов втекающего тока поступают на входы 1 и 2 устройства и далее - на входы дополнительного 18 и второго 14 токовых зеркал. С помощью токового зеркала 18 входной вытекающий квант тока х1 преобразуется в квант вытекающего тока, размножается и поступает на выходы 19 и 20 этого токового зеркала. Аналогично, с помощью токового зеркала 14 входной втекающий квант тока x2 преобразуется в квант вытекающего тока, размножается и поступает на выходы 22 и 23 этого токового зеркала.

Внутренняя скобка (3÷(х1+x2)) реализуется следующим образом. Переменные х1 и x2 в виде квантов вытекающего тока с выхода 20 дополнительного токового зеркала 18 и с выхода 23 второго токового зеркала 14 алгебраически складывается с квантом тока I1=3I0 первого дополнительного источника опорного тока 21. Разностный ток поступает на объединенные эмиттеры первого 4 и четвертого 8 выходных транзисторов. Режимы работы этих транзисторов задаются значениями напряжений первого 7 и второго 11 дополнительных источников напряжения смещения и обеспечивают предотвращение насыщения транзисторов первого дополнительного источника опорного тока 21 и четвертого токового зеркала 16.

Если значение кванта тока с выхода дополнительного источника опорного тока 21 по величине превышает значение суммы квантов тока с выхода 20 дополнительного токового зеркала 18 и выхода 23 второго токового зеркала 14, то первый выходной транзистор 4 открыт, а четвертый выходной транзистор 8 закрыт, его коллекторный ток равен нулю.

Если значение кванта тока дополнительного источника опорного тока 21 по величине меньше значения суммы квантов тока с выхода 20 дополнительного токового зеркала 18 и выхода 23 второго токового зеркала 14, то первый выходной транзистор 4 закрыт, а четвертый выходной транзистор 8 открыт.

Квант втекающего коллекторного тока первого выходного транзистора 4 поступает на вход четвертого токового зеркала 16 и преобразуется в квант вытекающего тока.

Реализация внешней скобки 3(1÷(3÷(х1+x2))) приведенного выше выражения (3) производится следующим образом. Квант вытекающего тока с выхода четвертого зеркала 16 вычитается из кванта второго дополнительного источника тока 24. Разностный ток поступает на объединенные эмиттеры второго 5 и пятого 9 выходных транзисторов. Режимы работы этих транзисторов задаются значениями напряжений первого 7 и второго 11 дополнительных источников напряжения смещения и обеспечивают предотвращение насыщения транзисторов третьего токового зеркала 15. Разностный сигнал в виде кванта втекающего тока подается на третье токовое зеркало 15, где преобразуется в утроенный квант вытекающего тока.

Алгебраическое суммирование значений входных переменных x1 и х2 и значения внешней скобки приведенного выше выражения (3) производится монтажным объединением квантов вытекающего тока третьего токового зеркала 15 и с выхода 22 второго токового зеркала 14 на входе первого токового зеркала 12, преобразованием кванта вытекающего тока суммы в квант втекающего тока с помощью первого токового зеркала 12 и вычитанием полученного кванта из кванта третьего дополнительного источника опорного тока 25. Разностный ток поступает на объединенные эмиттеры третьего 6 и шестого 10 выходных транзисторов. Режимы работы этих транзисторов задаются значениями напряжений первого 7 и второго 11 дополнительных источников напряжения смещения и обеспечивают предотвращение насыщения транзисторов первого токового зеркала 12.

Если значение суммы квантов тока с выходов 19 токового зеркала 18 и с выхода 22 токового зеркала 14 по величине меньше значения кванта третьего дополнительного источника опорного тока 25, то шестой дополнительный выходной транзистор 10 открыт, а третий дополнительный выходной транзистор 6 - закрыт. Если же значение суммы квантов тока с выходов 19 токового зеркала 18 и с выхода 22 токового зеркала 16 по величине больше значения кванта тока с выхода второго токового зеркала 12, то шестой дополнительный выходной транзистор 10 закрыт, а третий дополнительный выходной транзистор 6 открыт.Квант втекающего коллекторного тока выходного транзистора подается на выход устройства.

Как видно из приведенного описания, реализация логической функции x1 ⊕ x2 здесь производится формированием алгебраической суммы квантов тока и выделением определенных значений этой суммы токов. Все элементы приведенной схемы работают в активном режиме, предполагающем отсутствие насыщения в процессе переключений, что повышает общее быстродействие схемы. Кроме того, использование многозначного внутреннего представления сигналов повышает информативность линий связи, что уменьшает их количество. Использование стабильных значений квантов тока, а также определение выходного сигнала разностью этих токов обеспечивает малую зависимость функционирования схемы от внешних дестабилизирующих факторов (девиация питающего напряжения, радиационное и температурное воздействия, синфазная помеха и др.).

Показанные на фиг. 4 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение логического элемента - многозначного сумматора по модулю k, характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 8159304, fig. 5.

2. Патент US № 5977829, fig. 1.

3. Патент US № 5789982, fig. 2.

4. Патент US № 5140.282.

5. Патент US № 6624701, fig. 4.

6. Патент US № 6529078.

7. Патент US № 5734294.

8. Патент US № 5557220.

9. Патент US № 6624701.

10. Патент RU № 2319296.

11. Патент RU № 2436224.

12. Патент RU № 2319296.

13. Патент RU № 2321157.

14. Патент RU № 2383099.

15. Малюгин В.Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. № 4. С. 84-93.

16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001 г. - 147 с.

17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог: ТРТУ, 2004 г., 118 с.

Многозначный сумматор по модулю k, содержащий первый (1) и второй (2) токовые входы, а также токовый выход (3) устройства, первый (4), второй (5) и третий (6) выходные транзисторы с объединенными базами, которые подключены к первому (7) источнику напряжения смещения, четвертый (8), пятый (9) и шестой (10) выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (11) источнику напряжения смещения, причем эмиттеры первого (4) и четвертого (8) выходных транзисторов объединены, эмиттеры второго (5) и пятого (9) выходных транзисторов связаны друг с другом, эмиттер четвертого 6 выходного транзистора соединен с эмиттером шестого 10 выходного транзистора, коллектор третьего (6) выходного транзистора подключен к токовому выходу (3) устройства, первое (12) токовое зеркало, согласованное с первой (13) шиной источника питания, второе (14) токовое зеркало, а также третье (15) и четвертое (16) токовые зеркала, согласованные со второй (17) шиной источника питания, отличающийся тем, что первый (1) токовый вход устройства соединен со входом дополнительного (18) токового зеркала, согласованного со второй (17) шиной источника питания, первый (19) токовый выход которого подключен ко входу первого (12) токового зеркала, второй (2) токовый вход устройства связан со входом второго (14) токового зеркала, согласованного со второй (17) шиной источника питания, второй (20) токовый выход дополнительного (18) токового зеркала подключен к объединенным эмиттерам первого (4) и четвертого (8) выходных транзисторов и через первый (21) дополнительный источник опорного тока связан с первой (13) шиной источника питания, причем первый (22) токовый выход второго (14) токового зеркала подключен ко входу первого (12) токового зеркала, а второй (23) токовый выход второго (14) токового зеркала соединен с объединенными эмиттерами первого (4) и четвертого (8) выходных транзисторов, токовый выход четвертого (16) токового зеркала подключен к объединенным эмиттерам второго (5) и пятого (9) выходных транзисторов и связан с первой (13) шиной источника питания через второй (24) дополнительный источник опорного тока, токовый выход первого (12) токового зеркала соединен с эмиттерами третьего (6) и шестого (10) выходных транзисторов и связан со второй (17) шиной источника питания через третий (25) дополнительный источник опорного тока и соединен с выходом третьего (15) токового зеркала, причем коллекторы четвертого (8), пятого (9) и шестого (10) выходных транзисторов соединены с первой (13) шиной источника питания, причем коллектор второго (5) выходного транзистора соединен со входом третьего (15) токового зеркала, а коллектор первого (4) выходного транзистора подключен ко входу четвертого (16) токового зеркала, причем коэффициент передачи по току третьего (15) токового зеркала близок к трем единицам.
МНОГОЗНАЧНЫЙ СУММАТОР ПО МОДУЛЮ k
МНОГОЗНАЧНЫЙ СУММАТОР ПО МОДУЛЮ k
МНОГОЗНАЧНЫЙ СУММАТОР ПО МОДУЛЮ k
МНОГОЗНАЧНЫЙ СУММАТОР ПО МОДУЛЮ k
Источник поступления информации: Роспатент

Показаны записи 181-190 из 245.
20.03.2016
№216.014.cc84

Двухкаскадный измельчитель материала

Изобретение относится к дробильно-обогатительному оборудованию для измельчения полезных ископаемых и может быть использовано, в частности, в угольной, рудной, металлургической промышленности, в промышленности строительных материалов. Измельчитель содержит раму, верхний и дополнительный корпуса,...
Тип: Изобретение
Номер охранного документа: 0002577631
Дата охранного документа: 20.03.2016
27.03.2016
№216.014.dbd6

Широкополосный преобразователь n-токовых входных сигналов в напряжение на основе операционного усилителя

Изобретение относится к области радиотехники и связи и может быть использовано также в измерительной технике в качестве прецизионного устройства усиления сигналов различных сенсоров с токовым выходом. Технический результат - обеспечение подавления синфазной составляющей входных дифференциальных...
Тип: Изобретение
Номер охранного документа: 0002579127
Дата охранного документа: 27.03.2016
20.06.2016
№217.015.030f

Оптико-электронный способ для контроля качества моторного масла

Изобретение относится к технике измерений и позволяет проводить оперативный анализ качества моторного масла. Способ заключается в том, что проводят дозацию подаваемой на анализ пробы, на ленту из фильтровальной бумаги наносят каплю масла, ленту перемещают в положение захвата изображения с...
Тип: Изобретение
Номер охранного документа: 0002587756
Дата охранного документа: 20.06.2016
10.04.2016
№216.015.2ebf

Самотормозящаяся мельница динамического самоизмельчения

Изобретение относится к дробильно-обогатительному оборудованию для измельчения полезных ископаемых и может быть использовано, в частности, в угольной, рудной, металлургической промышленности, а также в промышленности строительных материалов. Самотормозящая мельница содержит барабан, опирающийся...
Тип: Изобретение
Номер охранного документа: 0002580372
Дата охранного документа: 10.04.2016
10.04.2016
№216.015.3138

Источник опорного напряжения

Изобретение относится к области электротехники и может быть использовано в качестве температурно-стабильного источника опорного напряжения (ИОН). Технический результат заключается в обеспечении минимального температурного коэффициента выходного напряжения ИОН при пониженной разности напряжений...
Тип: Изобретение
Номер охранного документа: 0002580458
Дата охранного документа: 10.04.2016
20.04.2016
№216.015.331f

Оптико-электронный способ измерения концентрации газов

Изобретение относится к аналитическому приборостроению и может быть использовано для систем автоматического измерения концентрации газов. Способ измерения концентрации газов основан на измерении смещения интерференционной картины, которая находится на пути одного из лучей, способных...
Тип: Изобретение
Номер охранного документа: 0002582234
Дата охранного документа: 20.04.2016
20.04.2016
№216.015.3340

Оптико-электронное устройство для измерения концентрации газов

Изобретение относится к аналитическому приборостроению и может быть использовано для систем автоматического измерения концентрации газов. Устройство для измерения концентрации газов содержит химический поглотительный патрон, оптическую систему, состоящую из конденсорной линзы,...
Тип: Изобретение
Номер охранного документа: 0002582307
Дата охранного документа: 20.04.2016
20.04.2016
№216.015.33ad

Оптико-электронное устройство для контроля качества моторного масла

Изобретение относится к технике измерений и может использоваться в автомобильной, сельскохозяйственной, авиационной, нефтеперерабатывающей и других отраслях промышленности, где необходимо проводить оперативный анализ качества моторного масла. Оптико-электронное устройство для контроля качества...
Тип: Изобретение
Номер охранного документа: 0002582296
Дата охранного документа: 20.04.2016
27.04.2016
№216.015.37d1

Мини-машина для скалывания наледи

Изобретение относится к коммунальному хозяйству, в частности к средствам удаления наледи в стесненных условиях придомовой территории. Мини-машина для скалывания наледи содержит раму (1) на колесах (2), соединенный с рамой (1) посредством пружины (3) рабочий орган клиновидного типа (4) и...
Тип: Изобретение
Номер охранного документа: 0002582369
Дата охранного документа: 27.04.2016
10.05.2016
№216.015.3b0f

Устройство для предотвращения опрокидывания транспортного средства

Изобретение относится к транспортному машиностроению. Устройство для предотвращения опрокидывания транспортного средства расположено в верхней части кузова и содержит датчик углового положения транспортного средства, источник питания, соединенный с пиропатроном газогенератора, подключенного к...
Тип: Изобретение
Номер охранного документа: 0002583822
Дата охранного документа: 10.05.2016
Показаны записи 181-190 из 262.
12.04.2019
№219.017.0bd4

Быстродействующий дифференциальный операционный усилитель с дифференцирующими цепями коррекции

Изобретение относится к дифференциальным операционным усилителям. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения без ухудшения энергетических параметров. Дифференциальный операционный усилитель содержит входной дифференциальный каскад с...
Тип: Изобретение
Номер охранного документа: 0002684500
Дата охранного документа: 09.04.2019
12.04.2019
№219.017.0c0b

Дифференциальный каскад на комплементарных полевых транзисторах

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения, например, операционных усилителях (ОУ), компараторах, мостовых усилителях мощности и т.п., в...
Тип: Изобретение
Номер охранного документа: 0002684473
Дата охранного документа: 09.04.2019
10.05.2019
№219.017.514b

Буферный усилитель для работы при низких температурах

Изобретение относится к вычислительной технике. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения буферного усилителя. Буферный усилитель для работы при низких температурах содержит вход и выход устройства, неинвертирующий...
Тип: Изобретение
Номер охранного документа: 0002687161
Дата охранного документа: 07.05.2019
29.05.2019
№219.017.6296

Полосовой arc-фильтр на двух операционных усилителях с понижением частоты полюса и независимой подстройкой основных параметров

Изобретение относится к радиотехнике и связи и может быть использовано в качестве интерфейса для ограничения спектра источника сигнала. Техническим результатом изобретения является создание схемы полосового АRC-фильтра с понижением частоты полюса, которая обеспечивает независимую подстройку...
Тип: Изобретение
Номер охранного документа: 0002688237
Дата охранного документа: 21.05.2019
29.05.2019
№219.017.62c0

Дифференциальный усилитель на комплементарных полевых транзисторах с управляющим p-n переходом

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов. Технический результат заключается в повышении стабильности статического режима входных полевых транзисторов при отрицательных температурах, возможности изменения...
Тип: Изобретение
Номер охранного документа: 0002688225
Дата охранного документа: 21.05.2019
29.05.2019
№219.017.62d9

Быстродействующий дифференциальный операционный усилитель

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в аналоговых интерфейсах и устройствах преобразования сигналов. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения ДОУ. Быстродействующий дифференциальный...
Тип: Изобретение
Номер охранного документа: 0002688227
Дата охранного документа: 21.05.2019
29.05.2019
№219.017.62ee

Дифференциальный операционный усилитель

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в повышении разомкнутого коэффициента усиления по напряжению дифференциального...
Тип: Изобретение
Номер охранного документа: 0002688223
Дата охранного документа: 21.05.2019
27.06.2019
№219.017.98a2

Токовый пороговый логический элемент "неравнозначность"

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат: создание токового порогового логического элемента «Неравнозначность», в...
Тип: Изобретение
Номер охранного документа: 0002692573
Дата охранного документа: 25.06.2019
02.07.2019
№219.017.a2e8

Активный rc-фильтр для обработки сигналов пьезоэлектрических датчиков

Изобретение относится к измерительной технике и может использоваться в составе электромеханических систем балансировки роторов. Технический результат заключается в увеличении гарантированного затухания амплитудно-частотной характеристики активного RC-фильтра для обработки пьезоэлектрических...
Тип: Изобретение
Номер охранного документа: 0002692967
Дата охранного документа: 28.06.2019
05.07.2019
№219.017.a597

Токовый пороговый логический элемент прямого циклического сдвига

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат заключается в создании токового порогового логического элемента, обеспечивающего циклический сдвиг троичной входной логической переменной (х), в котором внутреннее преобразование информации...
Тип: Изобретение
Номер охранного документа: 0002693639
Дата охранного документа: 03.07.2019
+ добавить свой РИД