×
10.08.2015
216.013.6e36

УСТРОЙСТВО ДЛЯ ОСНОВНОГО ДЕЛЕНИЯ МОДУЛЯРНЫХ ЧИСЕЛ В ФОРМАТЕ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ

Вид РИД

Изобретение

Юридическая информация Свернуть Развернуть
Краткое описание РИД Свернуть Развернуть
Аннотация: Изобретение относится к вычислительной технике и может быть использовано в арифметико-логических устройствах вычислительных систем, функционирующих в системе остаточных классов. Техническим результатом является повышение быстродействия и упрощение устройства. Устройство содержит регистры, мультиплексоры, блоки расширения, демультиплексоры, LUT-таблицу, умножители, схемы вычитания и умножения, ключи, схему сравнения, блок управления. 1 ил., 1 табл.
Основные результаты: Устройство для основного деления модулярных чисел в формате системы остаточных классов, содержащее входные регистры делимого и делителя, выходы которых коммутируются мультиплексором для поочередного преобразования делимого и делителя, представленных в основной системе остаточных классов (СОК), во вспомогательную СОК, выход мультиплексора соединен со входом блока расширения, расширяющего базу СОК, выход которого соединен со входом демультиплексора, выходы которого соединены с регистрами хранения остатков по расширенным основаниям, выход регистра делимого по расширенным основаниям соединен со входом умножителя, а выходы регистра делителя соединены с LUT-таблицей, преобразующей делитель по расширенным основаниям в мультипликативную инверсию, выходы которой соединены с умножителем, где реализуется вычислительная модель , где , , - делимое, b - делитель, - мультипликативная инверсия делителя , p - основные модули СОК, - модули вспомогательной СОК, а выходы умножителя соединены через мультиплексор со входом блока расширения для перехода от вспомогательной СОК к основной СОК, выход которых через демультиплексор соединен с регистрами хранения значений b″ и c, где и , представленных в основной СОК, выходы регистра b″ соединены с первыми входами умножителей, на вторые входы которых поступают соответственно делимое и делитель, где реализуется вычислительная модель и , выходы которых соединены через схемы ключей с входными регистрами делимого и делителя соответственно, а также с первыми входами схем вычитания и умножения, а на вторые входы которых соответственно поступают данные регистра с и константа 1, на третьи входы поступает , где реализуются вычислительные модели и , где , - мультипликативная инверсия q, выходы которых подключены соответственно к выходному ключу и схеме сравнения с единицей, если результат схемы сравнения равен 1, то подается управляющий сигнал на вход выходного ключа, на выходе которого формируется результат деления (частное), в противном случае, если результат сравнения не равен 1, то формируется управляющий сигнал, который открывает схемы ключей, выходы которых подключены к входным регистрам делимого и делителя, представленных в основной СОК.
Реферат Свернуть Развернуть

Изобретение относится к вычислительным модулярным системам и предназначено для выполнения основного деления чисел, представленных в системе остаточных классов (СОК).

В СОК обычное целое число представляется в виде остатков от деления на набор модулей. Арифметические операции над числами заменяются операциями над остатками. Выполнение операций происходит параллельно и без межразрядных переносов, что позволяет очень быстро реализовать сложение, вычитание и умножение. Однако операция деления представляет определенные трудности, которые исследователи стараются упростить, предлагая новые архитектуры вычислений и аппаратные реализации.

Известно изобретение «Нейронная сеть для деления чисел, представленных в системе остаточных классов» (патент RU 2318239, G06F, опубл. 27.02.2008), содержащее нейронную сеть для расширения кортежа числовой системы вычетов, нейронные сети конечного кольца для суммирования и умножения.

Недостатком устройства является низкая скорость деления чисел и ограниченная функциональная возможность, так как в качестве делителя выбирается один их модулей системы остаточных классов (СОК).

Наиболее близкой к данному изобретению является «Нейронная сеть основного деления модулярных чисел» (патент RU 2400813, G06F 3/02, G06F 7/72, опубл. 27.04.2010). Недостатком устройства является большой объем оборудования. Известная нейронная сеть предназначена для деления модулярных чисел в случае, когда в качестве делителя используется целое положительное число, попарно простое с p1, p2, …, pn, либо целое положительное число, представляющее собой произведение чисел, попарно взаимно простых с pi. Для выполнения этого условия возникает необходимость нахождения приблизительного делителя путем использования обобщенной позиционной системы счисления (ОПСС). При вычислении приблизительного делителя нарушается регулярность структуры устройства деления, так как используются модульные и немодульные операции.

Техническим результатом данного изобретения является упрощение устройства за счет использования регулярной структуры, расширения функциональных возможностей и сокращения оборудования, что позволяет использовать предложенное изобретение в динамике вычислительного процесса. Указанный технический результат достигается тем, что устройство использует только модульные операции, то есть вычисления выполняются параллельно, в формате СОК. Предлагается устройство для основного деления модулярных чисел в формате системы остаточных классов, содержащее входные регистры делимого и делителя, выходы которых коммутируются мультиплексором для поочередного преобразования делимого и делителя, представленных в основной СОК, во вспомогательную СОК, выход мультиплексора соединен со входом блока расширения, расширяющего базу СОК, выход которого соединен со входом демультиплексора, выходы которого соединены с регистрами хранения остатков по расширенным основаниям, выход регистра делимого по расширенным основаниям соединен со входом умножителя, а выходы регистра делителя соединены с LUT-таблицей, преобразующей делитель по расширенным основаниям в мультипликативную инверсию, выходы которой соединены с умножителем, где реализуется вычислительная модель , где , , a - делимое, b - делитель, - мультипликативная инверсия делителя , pi - основные модули СОК, - модули вспомогательной СОК, а выходы умножителя соединены через мультиплексор со входом блока расширения для перехода от вспомогательной СОК к основной СОК, выход которого через демультиплексор соединен с регистрами хранения значений b″-1 и c, где и , представленных в основной СОК, выходы регистра b″-1 соединены с первыми входами умножителей, на вторые входы которого поступают соответственно делимое и делитель, где реализуется вычислительная модель и , выходы которых соединены через схемы ключей с входными регистрами делимого и делителя соответственно, а также с первыми входами схем вычитания и умножения, а на вторые входы которых, соответственно, поступают данные регистра с и константа 1, на третьи входы поступает , где реализуются вычислительные модели и , где , - мультипликативная инверсия qi, выходы которых подключены, соответственно, к выходному ключу и схеме сравнения с единицей, если результат схемы сравнения равен 1, то подается управляющий сигнал на вход выходного ключа, на выходе которого формируется результат деления (частное), в противном случае, если результат сравнения не равен 1, то формируется управляющий сигнал, который открывает схемы ключей, выходы которых подключены к входным регистрам делимого и делителя, представленных в основной СОК.

Устройство для основного деления модулярных чисел в формате системы остаточных классов содержит: входные шины для подачи делимого, шина 1, входные шины для подачи делителя, шина 2, и выходную шину частного, шина 53; регистр делимого 3 и регистр делителя 4; мультиплексор 5 для коммутации делимого и делителя на вход блока расширения 6, который коммутирует шины 28 и 29 на шину 30, являющуюся входом блока расширения 6, который преобразует делимое и делитель из основной системы оснований во вспомогательную систему оснований; демультиплексор 7 коммутирует выход блока расширения 6, шина 32, на вход 34 регистра делимого 8 и вход 35 регистра делителя 9, которые временно хранят делимое и делитель, представленные во вспомогательной СОК; умножитель 11, который выполняет операцию умножения делимого и мультипликативной инверсии делителя, представленных во вспомогательной СОК, поданных соответственно по шинам 36 и 37, 38 через LUT-таблицу 10, в которой происходит выборка мультипликативной инверсии делителя; шины 38 и 39 подаются на вход мультиплексора 12, который поочередно их коммутирует на выход 40, являющийся входом блока расширения 13, осуществляющего расширение поданных значений, представленных во вспомогательной СОК, в основную СОК; выход блока расширения 13, шина 42, поочередно коммутируется демультиплексором 16 на вход регистра 15, шина 44, и вход регистра 17, шина 45, для временного хранения, соответственно, мультипликативной инверсии и произведения делимого и мультипликативной инверсии, представленных в основной СОК; выход регистра 15, шина 46, подается на первые входы умножителей 18, 19, на вторые входы которых поступает делимое и делитель, представленные в основной СОК, шины 28 и 29; выходы умножителей 18 и 19, шины 48 и 49, произведений, соответственно, делимого и делителя на мультипликативную инверсию, представленных в основной СОК поступают через схемы ключей 24 и 25 на вход, соответственно, регистра делимого 3 и регистра делителя 4 по шинам 26 и 27, и одновременно данные по шинам 48 и 49, соответственно, поступают на первые входы схем вычитания и умножения 20 и 21, а на вторые входы поступает, соответственно, выход регистра 17, шина 47, хранящий произведения делимого и мультипликативной инверсии, преобразованные в основную СОК, и константа «1»; в схемах вычитания и умножения 20 и 21 полученные значения умножаются на константу , шина 50; выходы схемы вычитания и умножения 20 подаются на выходной ключ 22, а выходы схемы вычитания и умножения 21 - на вход схемы сравнения 23; если результат сравнения равен 1, то подается управляющий сигнал по шине 51 на вход выходного ключа 22, на выходе которого, шина 53, формируется частное, если результат не равен 1, то формируется управляющий сигнал по шине 52, который открывает схемы ключей 24 и 25 и подает на вход регистров делимого 3 и делителя 4 новые значения, необходимые для следующей итерации.

Управление процессом деления осуществляется блоком управления 14, который формирует адресные входы мультиплексоров 5, 12, шины, соответственно, 31 и 41, и адресные входы демультиплексоров 7, 16, шины, соответственно, 33 и 43.

Рассмотрим новый алгоритм основного деления модулярных чисел для случая, когда делимое и делитель представляют собой произвольные целые числа и делитель не приводится к случаю попарно простого с модулями СОК.

В последнее время проявляется значительный интерес к СОК, обладающей высоким уровнем естественного параллелизма при выполнении арифметических операций, высокой точностью, надежностью и стойкостью.

Специализированные процессоры на основе арифметики СОК могут сыграть важную роль в высокоскоростных системах обработки данных в режиме реального времени. Операции сложения, вычитания и умножения, называемые модульными операциями, могут быть реализованы очень быстро, без распространения межразрядных переносов. Немодульные операции деления, сравнения чисел, определения знака и переполнения диапазона остаются сравнительно медленными. Любое улучшение скорости этих медленных алгоритмов значительно улучшает производительность многомодульных арифметико-логических устройств (АЛУ) и расширяет приложения СОК. Обычно при рассмотрении деления в СОК выделяют три категории: деление с нулевым остатком, масштабирование и деление в общем случае. Проблема деления в СОК в общем виде привлекает внимание многих исследователей для разработки высокопроизводительных многомодульных АЛУ. Известные алгоритмы деления в СОК, основанные на масштабировании, округлении, расширении и других операциях, являются медленными и требуют выполнения большого количества арифметических действий. Большинство известных алгоритмов работает путем рекурсивного вычитания числа, кратного делителю, из делимого до тех пор, пока разность не станет меньше, чем делитель. В связи с этим возникает необходимость упростить структуру вычислений при делении. Одно из направлений упрощения структуры устройства деления состоит в том, что делимое, делитель и остаток представлены только в формате СОК.

Рассмотрим параллельный алгоритм деления в СОК, преимущество которого состоит в том, что делимое, делитель и все промежуточные вычисления выполняются в СОК.

Параллельный алгоритм.

1. Пусть p1, p2, …, pm есть набор модулей, (a1, a2, …, am) - делимое и (b1, b2, …, bm) - делитель.

2. Определим вспомогательную систему оснований , где для i, j=1, 2, …, m.

3. Вычислим (q1, q2, …, qm), где .

4. Переведем (a1, a2, …, am) по основаниям p1, p2, …, pm в по основаниям методом расширения базы СОК.

5. Переведем (b1, b2, …, bm) по основаниям p1, p2, …, pm в по основаниям методом расширения базы СОК.

6. Вычисляем по основаниям p1, p2, …, pm, по основаниям и по основаниям p1, p2, …, pm.

7. Вычисляем .

8. Переведем по основаниям в по основаниям p1, p2, …, pm и по основаниям в (c1, c2, …, cm) по основаниям p1, p2, …, pm методом расширения базы СОК.

9. Вычисляем .

10. Вычисляем .

11. Если (b1, b2, …, bm)=(1, 1, …, 1), то (a 1, a 2, …, a m) есть частное; иначе - перейти к шагу 4.

Пример.

Возьмем исходную систему оснований (p1, p2, p3)=(7, 11, 13) и вспомогательную систему оснований . Для делимого a=212, равного в СОК (2, 3, 4)(7, 11, 13), и делителя b=16, равного в СОК (2, 5, 3)(7, 11, 13), частное равно в СОК (6, 2, 0)(7, 11, 13).

Операция деления выполняется следующим образом.

1. Вычисляем и .

2. Переводим в .

3. Переводим в .

4. Переводим в .

5. Вычисляем

6. Переводим в .

7. Переводим в .

8. Вычисляем

9. Вычисляем

Так как (b1, b2, b3)=(1, 1, 1), то частное вычисляется как (6, 2, 0).

На чертеже (фиг. 1) представлена схема устройства для основного деления модулярных чисел в формате системы остаточных классов. Схема устройства пунктирной линией разделена на левую и правую части. В левой части вычисления ведутся в основной системе СОК, а в правой части во вспомогательной СОК. Принцип работы данного устройства излагается ниже.

Делимое a и делитель b, представленные в основной системе остаточных классов, по шинам 1 и 2 поступают на входные регистры делимого 3 и делителя 4. Выходные данные с регистров делимого 3 и делителя 4 по шинам соответственно 28 и 29 поступают на информационные входы мультиплексора 5. Под действием адресного входа, шина 31, формируемого блоком управления 14, мультиплексор 5 вначале подает делимое по шине 30 на вход блока расширения 6, который представляет собой нейронную сеть для расширения кортежа числовой системы вычетов (патент RU 2256226, Бюл. №19 от 10.07.2005). Блок расширения 6 преобразует делимое ai, представленное в основной СОК, в делимое , представленное во вспомогательной СОК, где i=1, 2, …, m. С выхода блока расширения 6 по шине 32 данные через демультиплексор 7 и шину 34 поступают на регистр делимого 8, который служит для временного хранения делимого, представленного во вспомогательной СОК. Адресные входы демультиплексора 7 подключены к блоку управления 14 посредством шины 33.

После преобразования делимого аналогичным образом осуществляется преобразование делителя b, представленного в основной СОК, в делитель b′, представленный во вспомогательной СОК. При этом демультиплексор 7 через шину 35 помещает данные делителя в регистр делителя 9. С выхода регистра делителя 9 по шине 37 делитель , представленный во вспомогательной СОК, поступает на вход LUT-таблицы 10, где происходит преобразование делителя в мультипликативную инверсию , и далее по шине 38 поступает на информационный вход мультиплексора 12 и первый вход умножителя 11, на вход которого поступают данные делимого , представленные во вспомогательной СОК. Результат умножения в умножителе 11 по шине 39 поступает на информационный вход мультиплексора 12. Под действием адресного входа, поступающего с блока управления 14 по шине 41, мультиплексор 12 поочередно подает на вход блока расширения 13 и . Блок расширения 13 аналогичен блоку расширения 6 и осуществляет расширение и , представленных во вспомогательной СОК, в значения и ci, представленные в основной СОК. С выхода блока расширения 13 данные по шине 42 коммутируются демультиплексором 16 на регистры 15 и 17 соответственно, шины 44 и 45, для хранения значений и ci. Данные с выхода регистра 15 поступают на первые входы умножителей 18, 19, а на вторые входы которых поступают, соответственно, делимое и делитель, представленные в основной СОК, соответственно по шинам 28, 29. Результаты умножения и поступают по шинам 48 и 49 на первые входы схем вычитания и умножения 20 и 21, на вторые входы которых поступают с и 1, с умножением результатов вычитания на константу , поступающих по шине 50, где - мультипликативная инверсия qi, . Результаты вычитания и , соответственно схемы 20 и 21, поступают на вход ключей 22 по шине 51 и схемы сравнения 23 с единицей, схема 23. Если результат схемы сравнения 23 равен 1, то на выходе выходного ключа 22, шина 53, формируется частное, если результат не равен 1, то сигнал по шине 52 открывает схемы ключей 24 и 25, которые подключают данные и с умножителей 18 и 19 к входным регистрам делимого 3 и делителя 4 для следующей итерации.

Итак, основное деление модулярных чисел осуществляется только с помощью модульных схем, что и обеспечивает регулярную структуру устройства.

Анализ сложности устройства базируется на числе модулярных вычислений. Вычислительная сложность определяется вычислениями только по одному остатку, так как применяется параллельный алгоритм обработки. Модульное умножение выполняется по одному разу, а модульное сложение m+1 раз в преобразованиях a, b к a′, b′ и m+1 раз при преобразовании c′, b′-1 к c, b″-1. Вычисление b′-1 составляет O(d), где d - количество цифр в модуле. Сложность устройства представлена в таблице 1.

В устройстве все числа имеют остаточное представление, поэтому не возникает необходимость преобразования из остаточного представления в бинарное. Частное после вычисления также представляется в остатках. Таким образом, устройство обладает большой эффективностью при выполнении операции деления модулярных чисел.

Устройство для основного деления модулярных чисел в формате системы остаточных классов, содержащее входные регистры делимого и делителя, выходы которых коммутируются мультиплексором для поочередного преобразования делимого и делителя, представленных в основной системе остаточных классов (СОК), во вспомогательную СОК, выход мультиплексора соединен со входом блока расширения, расширяющего базу СОК, выход которого соединен со входом демультиплексора, выходы которого соединены с регистрами хранения остатков по расширенным основаниям, выход регистра делимого по расширенным основаниям соединен со входом умножителя, а выходы регистра делителя соединены с LUT-таблицей, преобразующей делитель по расширенным основаниям в мультипликативную инверсию, выходы которой соединены с умножителем, где реализуется вычислительная модель , где , , - делимое, b - делитель, - мультипликативная инверсия делителя , p - основные модули СОК, - модули вспомогательной СОК, а выходы умножителя соединены через мультиплексор со входом блока расширения для перехода от вспомогательной СОК к основной СОК, выход которых через демультиплексор соединен с регистрами хранения значений b″ и c, где и , представленных в основной СОК, выходы регистра b″ соединены с первыми входами умножителей, на вторые входы которых поступают соответственно делимое и делитель, где реализуется вычислительная модель и , выходы которых соединены через схемы ключей с входными регистрами делимого и делителя соответственно, а также с первыми входами схем вычитания и умножения, а на вторые входы которых соответственно поступают данные регистра с и константа 1, на третьи входы поступает , где реализуются вычислительные модели и , где , - мультипликативная инверсия q, выходы которых подключены соответственно к выходному ключу и схеме сравнения с единицей, если результат схемы сравнения равен 1, то подается управляющий сигнал на вход выходного ключа, на выходе которого формируется результат деления (частное), в противном случае, если результат сравнения не равен 1, то формируется управляющий сигнал, который открывает схемы ключей, выходы которых подключены к входным регистрам делимого и делителя, представленных в основной СОК.
УСТРОЙСТВО ДЛЯ ОСНОВНОГО ДЕЛЕНИЯ МОДУЛЯРНЫХ ЧИСЕЛ В ФОРМАТЕ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ
УСТРОЙСТВО ДЛЯ ОСНОВНОГО ДЕЛЕНИЯ МОДУЛЯРНЫХ ЧИСЕЛ В ФОРМАТЕ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ
УСТРОЙСТВО ДЛЯ ОСНОВНОГО ДЕЛЕНИЯ МОДУЛЯРНЫХ ЧИСЕЛ В ФОРМАТЕ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ
УСТРОЙСТВО ДЛЯ ОСНОВНОГО ДЕЛЕНИЯ МОДУЛЯРНЫХ ЧИСЕЛ В ФОРМАТЕ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ
УСТРОЙСТВО ДЛЯ ОСНОВНОГО ДЕЛЕНИЯ МОДУЛЯРНЫХ ЧИСЕЛ В ФОРМАТЕ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ
УСТРОЙСТВО ДЛЯ ОСНОВНОГО ДЕЛЕНИЯ МОДУЛЯРНЫХ ЧИСЕЛ В ФОРМАТЕ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ
УСТРОЙСТВО ДЛЯ ОСНОВНОГО ДЕЛЕНИЯ МОДУЛЯРНЫХ ЧИСЕЛ В ФОРМАТЕ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ
УСТРОЙСТВО ДЛЯ ОСНОВНОГО ДЕЛЕНИЯ МОДУЛЯРНЫХ ЧИСЕЛ В ФОРМАТЕ СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВ
Источник поступления информации: Роспатент

Showing 1-10 of 66 items.
27.01.2013
№216.012.1e29

Сырокопченая колбаса с использованием многоцелевого функционального модуля и способ ее производства

Изобретение относится к мясной промышленности, а именно к технологии получения твердых колбас, таких как сырокопченые полусухие и сухие. При производстве сырокопченых колбас в фаршевые системы добавляют многоцелевой функциональный модуль, включающий стартовую культуру, глюконо-дельта-лактон и в...
Тип: Изобретение
Номер охранного документа: 0002473222
Дата охранного документа: 27.01.2013
27.01.2013
№216.012.1e2e

Способ производства сырных продуктов

Способ предусматривает использование низкожирного молочного сырья, внесение жира в сырную массу дробным методом: первый раз с молоком, второй раз с крупой, третий раз при необходимости непосредственно в смесь сырной массы и гидротермически обработанной крупы. В качестве крупы используют...
Тип: Изобретение
Номер охранного документа: 0002473227
Дата охранного документа: 27.01.2013
10.02.2013
№216.012.21af

Способ производства вареной куриной колбасы

Изобретение относится к мясной промышленности и может быть использовано при производстве вареной колбасы из мяса кур, цыплят и цыплят бройлеров. Способ предусматривает посол мясного сырья, его измельчение, куттерование полученного фарша с добавлением специй и компонентов, формирующих цвет...
Тип: Изобретение
Номер охранного документа: 0002474125
Дата охранного документа: 10.02.2013
20.02.2013
№216.012.28c9

Способ передачи информации в системах с кодовым разделением каналов и устройство для его осуществления

Изобретение относится к области радиосвязи, а именно к передаче сообщений по радиоканалам с использованием широкополосных шумоподобных сигналов с кодовым разделением абонентов, а также в высокоскоростных системах передачи конфиденциальной информации. Технический результат - повышение уровня...
Тип: Изобретение
Номер охранного документа: 0002475961
Дата охранного документа: 20.02.2013
10.04.2013
№216.012.34e6

Способ получения значений ортогональных проекций одного вектора на направление другого вектора двух одночастотных электрических сигналов

Использование: в области электротехники в устройствах релейной защиты, противоаварийной автоматики и измерения. Технический результат - повышение точности и быстродействия. Способ заключается в получении значений ортогональных проекций одного вектора на направление другого вектора двух...
Тип: Изобретение
Номер охранного документа: 0002479085
Дата охранного документа: 10.04.2013
27.05.2013
№216.012.4569

Устройство для обнаружения переполнения динамического диапазона, определения ошибки и локализации неисправности вычислительного канала в эвм, функционирующих в системе остаточных классов

Изобретение относится к вычислительной технике и может быть использовано при диагностике вычислительных систем для обнаружения переполнения динамического диапазона, определения ошибки и локализации неисправного канала в ЭВМ, функционирующих в системе остаточных классов. Техническим результатом...
Тип: Изобретение
Номер охранного документа: 0002483346
Дата охранного документа: 27.05.2013
10.11.2013
№216.012.7bd1

Способ получения мороженого

Способ включает приготовление смеси, содержащей молочную основу, лактулозу, сахар и стабилизатор, ее пастеризацию, охлаждение, фризерование, расфасовку и закаливание мороженого. При этом лактулозу вносят в смесь в количестве 2-4%, сахар в количестве 4-6%, и после пастеризации и охлаждения смесь...
Тип: Изобретение
Номер охранного документа: 0002497370
Дата охранного документа: 10.11.2013
20.11.2013
№216.012.8370

Гетероструктуры sic/si и diamond/sic/si, а также способы их синтеза

Изобретение относится к сфере производства гетероэпитаксиальных структур, которые могут быть использованы в технологии изготовления элементов полупроводниковой электроники, способных работать в условиях повышенных уровней радиации и высоких температур. Гетероэпитаксиальную полупроводниковую...
Тип: Изобретение
Номер охранного документа: 0002499324
Дата охранного документа: 20.11.2013
27.11.2013
№216.012.8623

Накапливающий сумматор по модулю

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах цифровой обработки сигналов и в криптографических приложениях. Техническим результатом является расширение функциональных возможностей за счет введения операции...
Тип: Изобретение
Номер охранного документа: 0002500017
Дата охранного документа: 27.11.2013
10.12.2013
№216.012.896d

Металлическая конструкция с решеткой из ромбических замкнутых гнутосварных профилей

Изобретение относится к строительству, а именно к длинномерным строительным металлическим решетчатым конструкциям с трубчатыми поясами и может быть использовано при изготовлении ферм, прогонов, колонн, арок, рам и других несущих конструкций. Техническим результатом изобретения является...
Тип: Изобретение
Номер охранного документа: 0002500863
Дата охранного документа: 10.12.2013
Showing 1-10 of 71 items.
27.01.2013
№216.012.1e29

Сырокопченая колбаса с использованием многоцелевого функционального модуля и способ ее производства

Изобретение относится к мясной промышленности, а именно к технологии получения твердых колбас, таких как сырокопченые полусухие и сухие. При производстве сырокопченых колбас в фаршевые системы добавляют многоцелевой функциональный модуль, включающий стартовую культуру, глюконо-дельта-лактон и в...
Тип: Изобретение
Номер охранного документа: 0002473222
Дата охранного документа: 27.01.2013
27.01.2013
№216.012.1e2e

Способ производства сырных продуктов

Способ предусматривает использование низкожирного молочного сырья, внесение жира в сырную массу дробным методом: первый раз с молоком, второй раз с крупой, третий раз при необходимости непосредственно в смесь сырной массы и гидротермически обработанной крупы. В качестве крупы используют...
Тип: Изобретение
Номер охранного документа: 0002473227
Дата охранного документа: 27.01.2013
10.02.2013
№216.012.21af

Способ производства вареной куриной колбасы

Изобретение относится к мясной промышленности и может быть использовано при производстве вареной колбасы из мяса кур, цыплят и цыплят бройлеров. Способ предусматривает посол мясного сырья, его измельчение, куттерование полученного фарша с добавлением специй и компонентов, формирующих цвет...
Тип: Изобретение
Номер охранного документа: 0002474125
Дата охранного документа: 10.02.2013
20.02.2013
№216.012.28c9

Способ передачи информации в системах с кодовым разделением каналов и устройство для его осуществления

Изобретение относится к области радиосвязи, а именно к передаче сообщений по радиоканалам с использованием широкополосных шумоподобных сигналов с кодовым разделением абонентов, а также в высокоскоростных системах передачи конфиденциальной информации. Технический результат - повышение уровня...
Тип: Изобретение
Номер охранного документа: 0002475961
Дата охранного документа: 20.02.2013
10.04.2013
№216.012.34e6

Способ получения значений ортогональных проекций одного вектора на направление другого вектора двух одночастотных электрических сигналов

Использование: в области электротехники в устройствах релейной защиты, противоаварийной автоматики и измерения. Технический результат - повышение точности и быстродействия. Способ заключается в получении значений ортогональных проекций одного вектора на направление другого вектора двух...
Тип: Изобретение
Номер охранного документа: 0002479085
Дата охранного документа: 10.04.2013
27.05.2013
№216.012.4569

Устройство для обнаружения переполнения динамического диапазона, определения ошибки и локализации неисправности вычислительного канала в эвм, функционирующих в системе остаточных классов

Изобретение относится к вычислительной технике и может быть использовано при диагностике вычислительных систем для обнаружения переполнения динамического диапазона, определения ошибки и локализации неисправного канала в ЭВМ, функционирующих в системе остаточных классов. Техническим результатом...
Тип: Изобретение
Номер охранного документа: 0002483346
Дата охранного документа: 27.05.2013
10.06.2013
№216.012.49fb

Полный одноразрядный сумматор по модулю

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах цифровой обработки сигналов и в криптографических приложениях. Техническим результатом является повышение быстродействия сумматора за счет параллельного...
Тип: Изобретение
Номер охранного документа: 0002484519
Дата охранного документа: 10.06.2013
10.11.2013
№216.012.7bd1

Способ получения мороженого

Способ включает приготовление смеси, содержащей молочную основу, лактулозу, сахар и стабилизатор, ее пастеризацию, охлаждение, фризерование, расфасовку и закаливание мороженого. При этом лактулозу вносят в смесь в количестве 2-4%, сахар в количестве 4-6%, и после пастеризации и охлаждения смесь...
Тип: Изобретение
Номер охранного документа: 0002497370
Дата охранного документа: 10.11.2013
20.11.2013
№216.012.8370

Гетероструктуры sic/si и diamond/sic/si, а также способы их синтеза

Изобретение относится к сфере производства гетероэпитаксиальных структур, которые могут быть использованы в технологии изготовления элементов полупроводниковой электроники, способных работать в условиях повышенных уровней радиации и высоких температур. Гетероэпитаксиальную полупроводниковую...
Тип: Изобретение
Номер охранного документа: 0002499324
Дата охранного документа: 20.11.2013
27.11.2013
№216.012.8623

Накапливающий сумматор по модулю

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах цифровой обработки сигналов и в криптографических приложениях. Техническим результатом является расширение функциональных возможностей за счет введения операции...
Тип: Изобретение
Номер охранного документа: 0002500017
Дата охранного документа: 27.11.2013
+ добавить свой РИД