×
12.04.2023
223.018.44c1

Результат интеллектуальной деятельности: ЦИФРОВОЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области электротехники. Техническим результатом изобретения является создание синтезируемого цифрового делителя частоты с увеличенным предельным значением частоты тактового сигнала за счет установки логического вентиля на сигнале обратной связи. 3 ил.

Изобретение относится к области электротехники, а именно к цифровым делителям частоты, и может быть использовано в системах фазовой автоподстройки частоты (ФАПЧ).

При больших значениях синтезируемых частот в системах фазовой автоподстройки частоты актуальна проблема проектирования делителя частоты с высокой входной частотой. Если стандартный синхронный счётчик не может работать на высокой частоте, требуется поиск альтернативных решений, например, таких, как переход от стандартных триггеров в пользу триггеров на дифференциальной логике или динамических триггеров, память которых основана на паразитных ёмкостях. Но такие триггеры требуют совершенно другого маршрута проектирования (значительно более затратного) по сравнению с классическим маршрутом, основанном на применении стандартной логики.

Наиболее близким к заявленному изобретению является дробный цифровой делитель частоты, описанный в патенте US4573176, в котором для повышения быстродействия используется предделитель частоты входного сигнала на два, который для получения нечётного коэффициента деления пропускает один импульс входного тактового сигнала каждый раз, когда выходной сигнал программируемого делителя, выполненного на основе счётчика, принимает заданное логическое состояние (см. последнее предложение раздела abstract на первой странице). «Обоснование такого решения заключается в том, что «программируемые делители имеют довольно сложную логику с относительно большими задержками распространения и установки сигналов. Поэтому они не могут работать на высоких частотах (500-750 МГц, в настоящее время типичное ограничение составляет 250 МГц). В патентуемом делителе ограничение по частоте преодолено благодаря использованию предделителя…» На Фиг. 1 показано, что блоки 61 и 68 также как в заявленном изобретении формирует детектор переднего фронта выходного сигнала счётчика, а блок 63 – предделитель на два. Данный цифровой делитель частоты выбран в качестве прототипа изобретения.

Недостаток прототипа заключается в следующем. В отличие от заявленного изобретения, в прототипе пропуск одного импульса входного тактового сигнала предделителем, выполненным на триггере 63, осуществляется за счёт блокирования тактового входа С триггера 63 логическим элементом 69. Наличие логического элемента в цепи тактового сигнала триггера приводит к увеличению задержки передачи сигнала и тем самым уменьшает значение максимальной рабочей частоты всей схемы. Кроме того, известно, что дополнительные буферы или логические элементы в цепи тактового сигнала увеличивают фазовый шум (джиттер) выходных сигналов. Джиттер является критичным параметром для таких систем, как например, синтезаторы частот, цифровые приёмопередатчики, аналого-цифровые преобразователи.

В заявленном изобретении указанный недостаток устранён за счёт подключения логического элемента L2 не к тактовому входу С триггера T4, а к его информационному входу D. Триггер T4 предделителя постоянно тактируется входным сигналом (поэтому отсутствует дополнительная задержка сигнала, и не возрастает джиттер), но благодаря введению логического элемента L2 в цепь его обратной связи между информационным входом D и выходом Q, пропуск одного импульса входного тактового сигнала происходит за счёт перезаписывания в триггер Т4 логической «1», когда выходной сигнал делителя OUT принимает значение «1», в результате состояние триггера Т4 не меняется на противоположное, и состояние «1» на его выходе продлевается на один импульс входного тактового сигнала, что так же, как и в прототипе, позволяет получить нечётный коэффициент деления частоты.

Техническим результатом изобретения является создание синтезируемого цифрового делителя частоты с увеличенным предельным значением частоты тактового сигнала, за счет установки логического вентиля на сигнале обратной связи.

Поставленный технический результат достигнут путем создания цифрового делителя частоты, содержащего соединенные между собой четыре D-триггера, два логических элемента и счетчик, причем вход делителя частоты соединен с тактовыми входами четырех D-триггеров, информационный вход первого D-триггера соединен с выходом счетчика, вход которого соединен с выходом четвертого D-триггера, информационный вход которого соединен с выходом второго логического элемента, первый вход которого соединен с выходом третьего D-триггера и выходом делителя частоты, а второй вход второго логического элемента соединен с входом счетчика и с выходом четвертого D-триггера, при этом выход первого D-триггера соединен с информационным входом второго D-триггера, выход которого соединен с первым входом первого логического элемента, выход которого соединен с информационным входом третьего D-триггера, выход которого соединен с выходом делителя частоты, а второй вход первого логического элемента соединен с выходом первого D-триггера и с информационным входом второго D-триггера, о т л и ч а ю щ е г о с я тем, что второй D-триггер и первый логический элемент образуют детектор заднего фронта, а четвертый D-триггер и второй логический элемент образуют предделитель частоты на два, при этом второй логический элемент подключен к информационному входу четвертого триггера и выполнен с возможностью обеспечения пропуска предделителем одного такта входного сигнала.

Для лучшего понимания заявленного изобретения далее приводится его подробное описание с соответствующими графическими материалами.

Фиг. 1. Логическая схема цифрового делителя частоты, выполненная согласно прототипу.

Фиг. 2. Логическая схема цифрового делителя частоты на нечётное число 2N+1, выполненная согласно изобретению.

Фиг. 3. Временные диаграммы сигналов цифрового делителя частоты на 2N+1, выполненные согласно изобретению.

Рассмотрим принцип функционирования заявленного цифрового делителя частоты. Например, для формирования целочисленного синтезатора, позволяющего получить выходную частоту 1590 МГц из входной частоты 30 МГц, необходим делитель частоты 1.59 ГГц на нечётное число 53. На стандартной логике используемой технологии такой делитель синтезировать невозможно по причине нехватки быстродействия базовых логических элементов. Чётные коэффициенты деления легче получить, используя предделитель на два, а затем делитель нужной разрядности на основе синхронного счётчика. Для получения же нечётных коэффициентов деления (2N+1) было воплощено оригинальное решение: предделитель частоты на два тактирует делитель частоты на N, выполненный на синхронном счётчике, и после того, как счётчик досчитывает до N-1, предделитель пропускает один такт входного сигнала. В результате выходной сигнал имеет период в (2N+1) раз превышающий период входного сигнала.

Данное решение применимо так же и для построения делителя на произвольное число N (например, для данного примера разрядность счётчика может быть 7 бит). В таком делителе функция пропуска такта активна для нечётных N и отключена для чётных. Фактически младший бит управляет функцией пропуска 1 такта.

Рассмотрим вариант выполнения заявленного цифрового делителя частоты (Фиг. 2). Цифровой делитель частоты содержит четыре D-триггера Т1, Т2, Т3, Т4, два логических элемента L1 и L2 и счетчик C1. Вход делителя частоты соединен с тактовыми входами четырех D-триггеров Т1, Т2, Т3, Т4. Информационный вход первого D-триггера соединен с выходом счетчика С1. Вход счетчика С1 соединен с выходом четвертого D-триггера Т4. Информационный вход четвертого D-триггера Т4 соединен с выходом второго логического элемента L2. Первый вход второго логического элемента L2 соединен с выходом третьего D-триггера Т3 и выходом делителя частоты. Второй вход второго логического элемента L2 соединен с входом счетчика C1 и с выходом четвертого D-триггера Т4. Выход первого D-триггера Т1 соединен с информационным входом второго D-триггера Т2. Выход второго D-триггера Т2 соединен с первым входом первого логического элемента L1. Выход первого логического элемента L1 соединен с информационным входом третьего D-триггера Т3. Выход третьего D-триггера Т3 соединен с выходом делителя частоты. Второй вход первого логического элемента L1 соединен с выходом первого D-триггера Т1 и с информационным входом второго D-триггера Т2.

На схеме Фиг. 2 (результат синтеза RTL) D-триггеры T1 и T2 задерживают на два такта входного сигнала IN выходной сигнал синхронного счётчика C1. На выходе логического элемента L1 формируется «1» только тогда, когда выходной сигнал первого D-триггера T1 равен «1», а выходной сигнал второго D-триггера T2 равен «0». Так детектируют задний фронт импульса на выходе счётчика С1. Третий D-триггер T3 задерживает выходной сигнал первого логического элемента L1 на один такт входного сигнала IN и формирует выходной сигнал OUT. Четвертый D-триггер T4 c логическим элементом L2 образуют предделитель частоты входного сигнала IN на два. Цифровой предделитель частоты работает, когда его выходной сигнал OUT равен «0», и устанавливается в состояние «1» по следующему переднему фронту входного сигнала IN после установки сигнала OUT в «1». В данной схеме цифрового делителя частоты вышеописанный механизм управления обеспечивает продление состояния «1» на выходе предделителя на один такт входного сигнала IN. В результате задерживается тактирование счётчика C1 (который делит частоту на N) на один такт входного сигнала IN, что обеспечивает деление частоты входного сигнала IN на 2N+1.

Хотя описанный выше вариант выполнения заявленного изобретения был изложен с целью иллюстрации заявленного изобретения, специалистам ясно, что возможны разные модификации, добавления и замены, не выходящие из объема и смысла заявленного изобретения, раскрытого в прилагаемой формуле изобретения.

Цифровой делитель частоты, содержащий соединенные между собой четыре D-триггера, два логических элемента и счетчик, причем вход делителя частоты соединен с тактовыми входами четырех D-триггеров, информационный вход первого D-триггера соединен с выходом счетчика, вход которого соединен с выходом четвертого D-триггера, информационный вход которого соединен с выходом второго логического элемента, первый вход которого соединен с выходом третьего D-триггера и выходом делителя частоты, а второй вход второго логического элемента соединен с входом счетчика и с выходом четвертого D-триггера, при этом выход первого D-триггера соединен с информационным входом второго D-триггера, выход которого соединен с первым входом первого логического элемента, выход которого соединен с информационным входом третьего D-триггера, выход которого соединен с выходом делителя частоты, а второй вход первого логического элемента соединен с выходом первого D-триггера и с информационным входом второго D-триггера, отличающийся тем, что второй D-триггер и первый логический элемент образуют детектор заднего фронта, а четвертый D-триггер и второй логический элемент образуют предделитель частоты на два, при этом второй логический элемент подключен к информационному входу четвертого триггера и выполнен с возможностью обеспечения пропуска предделителем одного такта входного сигнала.
Источник поступления информации: Роспатент

Показаны записи 1-7 из 7.
30.03.2020
№220.018.11c6

Высокоскоростное устройство быстрого преобразования фурье с бесконфликтным линейным доступом к памяти

Изобретение относится к области вычислительной техники для цифровой обработки сигналов. Технический результат заключается в повышении быстродействия устройства быстрого преобразования Фурье (БПФ). Технический результат достигается за счет высокоскоростного устройства быстрого преобразования...
Тип: Изобретение
Номер охранного документа: 0002717950
Дата охранного документа: 27.03.2020
29.06.2020
№220.018.2cbf

Система и способ предпосадочного и послепосадочного контроля пассажиров

Группа изобретений относится к области видеонаблюдения и видеоаналитики. Система и способ предпосадочного и послепосадочного контроля пассажиров заключается в отсутствие необходимости получения и сохранения биометрических данных пассажиров во всех процедурах контроля пассажиров, а также в...
Тип: Изобретение
Номер охранного документа: 0002724936
Дата охранного документа: 26.06.2020
12.04.2023
№223.018.448b

Параллельный кодер бчх с реконфигурируемой корректирующей способностью

Изобретение относится к области цифровой обработки информации. Техническим результатом изобретения является создание параллельного кодера БЧХ с реконфигурируемой корректирующей способностью, который обладает повышенной эффективностью, скоростью работы, функциональностью и универсальностью. Это...
Тип: Изобретение
Номер охранного документа: 0002777527
Дата охранного документа: 05.08.2022
12.04.2023
№223.018.44af

Датчик температуры

Изобретение относится к области электротехники. Предложен датчик температуры, содержащий источник постоянного тока и соединенные с ним первое звено, которое состоит из зависящего от температуры сопротивления, и второе звено, которое состоит из двух последовательно соединенных сопротивлений с...
Тип: Изобретение
Номер охранного документа: 0002772665
Дата охранного документа: 23.05.2022
12.04.2023
№223.018.451c

Управляемый напряжением блок кольцевых генераторов на комплементарных метал-окисел-полупроводник (кмоп) транзисторах

Изобретение относится к области микроэлектроники. Техническим результатом изобретения является создание управляемого напряжением блока кольцевых генераторов на комплементарных метал-окисел-полупроводник (КМОП) транзисторах с повышенной радиационной стойкостью при воздействии отдельных ядерных...
Тип: Изобретение
Номер охранного документа: 0002763038
Дата охранного документа: 27.12.2021
12.04.2023
№223.018.452f

Параметризуемый однотактный умножитель двоичных чисел с фиксированной точкой в прямом и дополнительном коде

Изобретение относится к области цифровой обработки сигналов, к структурам вычислительных блоков микропроцессоров. Техническим результатом является повышение универсальности за счет того, что любой из множителей может быть представлен как в прямом, так и в дополнительном коде; улучшение...
Тип: Изобретение
Номер охранного документа: 0002753184
Дата охранного документа: 12.08.2021
12.04.2023
№223.018.45fa

Реконфигурируемый кодер полярных кодов 5g сетей

Изобретение относится к электротехнике, к области цифровой обработки сигналов (ЦОС). Технический результат заключается в обеспечении реконфигурируемого кодера полярных кодов 5G сетей с увеличенным быстродействием и с меньшими аппаратными затратами. Такой результат достигается за счет...
Тип: Изобретение
Номер охранного документа: 0002748897
Дата охранного документа: 01.06.2021
Показаны записи 11-20 из 86.
27.01.2015
№216.013.20e5

Радиационно-стойкая библиотека элементов на комплементарных металл-окисел-полупроводник транзисторах

Изобретение относится к области микроэлектроники. Техническим результатом изобретения является создание радиационно-стойкой библиотеки элементов на комплементарных металл-окисел-полупроводник транзисторах с меньшей площадью элементов на кристалле и повышенным быстродействием. Библиотека...
Тип: Изобретение
Номер охранного документа: 0002539869
Дата охранного документа: 27.01.2015
10.03.2015
№216.013.2f06

Устройство электрическое суперконденсаторное

Изобретение относится к энергетике, а именно к устройствам накопления электрической энергии на основе суперконденсаторов, и может быть использовано в альтернативных источниках энергии, например гибридных двигателях транспортных средств, ветряных и солнечных генераторах и др. Устройство содержит...
Тип: Изобретение
Номер охранного документа: 0002543506
Дата охранного документа: 10.03.2015
10.03.2015
№216.013.30ad

Способ и устройство ввода, обработки и вывода видеоизображения

Изобретение относится к средствам ввода, обработки и вывода видеоданных. Техническим результатом является повышение эффективности использования внутренней памяти независимо от типа алгоритмов обработки видеоданных. В способе на этапе ввода входное растровое видеоизображение в виде потока кадров...
Тип: Изобретение
Номер охранного документа: 0002543929
Дата охранного документа: 10.03.2015
27.06.2015
№216.013.5804

Система регулирования уличного освещения и определения правонарушений и внештатных происшествий

Изобретение относится к непереносным осветительным устройствам и системам, а именно к системам регулирования уличного освещения и определения правонарушений и внештатных происшествий. Техническим результатом изобретения является создание системы регулирования уличного освещения и определения...
Тип: Изобретение
Номер охранного документа: 0002554073
Дата охранного документа: 27.06.2015
20.07.2015
№216.013.62fa

Способ и система коррекции дефектных пикселей изображения

Изобретение относится к области обработки дискретной информации в битовом потоке, а именно к способу/системe коррекции дефектных пикселей изображения. Техническим результатом изобретения является обеспечение карты дефектных пикселей меньшего размера, что позволяет сократить объем памяти для...
Тип: Изобретение
Номер охранного документа: 0002556885
Дата охранного документа: 20.07.2015
27.07.2015
№216.013.65aa

Способ и система обработки изображения

Изобретение относится к области обработки данных, а именно к способам и системам обработки изображения, и может быть применено для формирования, хранения и загрузки битового потока закодированного изображения в устройствах обработки видеоизображения. Техническим результатом является обеспечение...
Тип: Изобретение
Номер охранного документа: 0002557579
Дата охранного документа: 27.07.2015
20.09.2015
№216.013.7b11

Система и способ определения государственного регистрационного номера транспортного средства

Изобретение относится к области регулирования движения дорожного транспорта, а именно к определению государственного регистрационного номера транспортного средства. Одна видеокамера работает в видимом световом диапазоне, вторая видеокамера работает в инфракрасном световом диапазоне....
Тип: Изобретение
Номер охранного документа: 0002563102
Дата охранного документа: 20.09.2015
20.09.2015
№216.013.7d6d

Опорно-поворотное устройство

Опорно-поворотное устройство содержит соединенные между собой азимутальную компоненту, элевационную компоненту и основной несущий элемент, на котором закреплены элементы азимутальной компоненты, выполненные с возможностью углового позиционирования по меньшей мере одного внешнего навесного...
Тип: Изобретение
Номер охранного документа: 0002563706
Дата охранного документа: 20.09.2015
20.11.2015
№216.013.9134

Способ и устройство обработки изображения

Изобретение относится к области обработки данных. Технический результат - эффективная обработка изображения без записи исходного изображения в память. Устройство обработки изображения, содержащее входной контроллер, соединенный с блоком вычисления интегрального изображения, соединенным с...
Тип: Изобретение
Номер охранного документа: 0002568788
Дата охранного документа: 20.11.2015
20.12.2015
№216.013.9bd9

Устройство и способ приведения к единому формату различных цифровых видеосигналов

Изобретение относится к области обработки видеосигналов. Технический результат заключается в приведении к единому формату различных цифровых видеосигналов. Устройство и способ приведения к единому формату различных цифровых видеосигналов, универсальных по обрабатываемым видеосигналам, которые...
Тип: Изобретение
Номер охранного документа: 0002571522
Дата охранного документа: 20.12.2015
+ добавить свой РИД