×
12.04.2023
223.018.4272

Результат интеллектуальной деятельности: УМНОЖИТЕЛЬ ПО МОДУЛЮ ПЯТЬ

Вид РИД

Изобретение

№ охранного документа
0002762544
Дата охранного документа
21.12.2021
Аннотация: Настоящее изобретение относится к области вычислительной техники. Технический результат заключается в упрощении схемы умножителя по модулю пять. Технический результат достигается за счёт умножителя по модулю пять, который содержит элементы И 1,…,1, элементы ИЛИ 2,…,2, элементы ЗАПРЕТ 3,…,3 и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 4. 1 ил., 1 табл.

Изобретение относится к вычислительной технике и может быть использовано при построении средств автоматики, функциональных узлов систем управления и др.

Известны умножители по модулю пять (см., например, патент РФ 2181904, кл. G06F 7/52, 2002 г.), которые содержат логические элементы и реализуют операцию (X×Y)mod5, где X, Y ∈ {000,…,100} есть трехразрядные двоичные числа, задаваемые двоичными сигналами.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных умножителей по модулю пять, относится большая схемная глубина, обусловленная тем, что глубина схемы, в частности, упомянутого аналога равна 7.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип умножитель по модулю пять (авт.св. СССР 1644131, кл. G06F 7/49, 1991 г.), который содержит логические элементы и реализует операцию (X×Y)mod5, где X,Y ∈ {000,…,100} есть трехразрядные двоичные числа, задаваемые двоичными сигналами. При этом глубина схемы прототипа равна 4.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится схемная сложность, обусловленная тем, что цена по Квайну схемы прототипа равна 56.

Техническим результатом изобретения является упрощение схемы умножителя по модулю пять за счет уменьшения ее цены по Квайну при сохранении функциональных возможностей и схемной глубины прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в умножителе по модулю пять, содержащем девять элементов И, шесть элементов ИЛИ и три элемента ЗАПРЕТ, первый, второй входы первого элемента ИЛИ и второй вход четвертого элемента И соединены соответственно с первыми входами второго, пятого и шестого элементов И, особенность заключается в том, что в него дополнительно введены два элемента ЗАПРЕТ и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый, второй входы z-го и первый вход j-го элементов ИЛИ соединены соответственно с выходами (2×i-7)-го, (2×i-6)-го элементов И и выходом j-го элемента ЗАПРЕТ, третий, четвертый входы шестого элемента ИЛИ и второй вход (j-1)-го элемента И, выход четвертого элемента ЗАПРЕТ подключены соответственно к выходам седьмого, восьмого элементов И и выходу (j-1)-го элемента ЗАПРЕТ, второму входу шестого элемента И, выходы первого, второго, третьего и третий вход четвертого элементов ИЛИ соединены соответственно с первыми входами третьего, шестого, восьмого элементов И и выходом пятого элемента ЗАПРЕТ, первый вход первого, второй вход j-го элементов ИЛИ и выход девятого элемента И подключены соответственно к второму входу восьмого, первому входу первого элементов И и объединенным первому входу пятого элемента ЗАПРЕТ, второму входу седьмого элемента И, первый вход пятого элемента И и выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с выходом первого элемента ЗАПРЕТ и объединенными первым входом седьмого элемента И, инвертирующими входами четвертого, пятого элементов ЗАПРЕТ, первый вход четвертого и второй вход пятого элементов И соединены соответственно с объединенными первым входом девятого элемента И, инвертирующим входом первого, неинвертирующим входом четвертого элементов ЗАПРЕТ и объединенными вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, неинвертирующим входом второго, инвертирующим входом третьего элементов ЗАПРЕТ, первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и второй вход третьего элемента И соединены соответственно с неинвертирующим входом первого элемента ЗАПРЕТ и объединенными вторым входом девятого элемента И, инвертирующим входом второго, неинвертирующим входом третьего элементов ЗАПРЕТ, а выход i-го элемента ИЛИ и неинвертирующий, инвертирующий входы (j-1)-го элемента ЗАПРЕТ подключены соответственно к (7-i)-му выходу и (3×j-5)-му, (3×j-4)-му входам умножителя по модулю пять, третий и шестой входы которого соединены соответственно с первыми входами второго и первого элементов И.

На чертеже представлена схема предлагаемого умножителя по модулю пять.

Умножитель по модулю пять содержит элементы И 11,…,19, элементы ИЛИ 21,…,26, элементы ЗАПРЕТ 31,…,35 и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 4, причем первый, второй входы элемента 21 и второй вход элемента 14 соединены соответственно с первыми входами элементов 12, 15 и 16, первый, второй входы элемента 2i и первый вход элемента 2, соединены соответственно с выходами элементов 12×i-7, 12×i-6 и 3j, третий, четвертый входы элемента 26 и второй вход элемента 1j-1, выход элемента 34 подключены соответственно к выходам элементов 17, 18 и 3j-1, второму входу элемента 16, выходы элементов 21, 22, 23 и третий вход элемента 24 соединены соответственно с первыми входами элементов 13, 16, 18 и выходом элемента 35, первый вход элемента 2b второй вход элемента 2j и выход элемента 19 подключены соответственно к второму входу элемента 18, первому входу элемента 11 и объединенным первому входу элемента 35, второму входу элемента 17, первый вход элемента 15 и выход элемента 4 соединены соответственно с выходом элемента 31 и объединенными первым входом элемента 17, инвертирующими входами элементов 34, 35, первый вход элемента 14 и второй вход элемента 15 соединены соответственно с объединенными первым входом элемента 19, инвертирующим входом элемента 31, неинвертирующим входом элемента 34 и объединенными вторым входом элемента 4, неинвертирующим входом элемента 32, инвертирующим входом элемента 33, первый вход элемента 4 и второй вход элемента 13 соединены соответственно с неинвертирующим входом элемента 31 и объединенными вторым входом элемента 19, инвертирующим входом элемента 32, неинвертирующим входом элемента 33, а выход элемента 2i и неинвертирующий, инвертирующий входы элемента 3j-1 подключены соответственно к (7-i)-му выходу и (3×j-5)-му, (3×j-4)-му входам умножителя по модулю пять, третий и шестой входы которого соединены соответственно с первыми входами элементов 12 и 11.

Работа предлагаемого умножителя по модулю пять осуществляется следующим образом. На его первый, второй, третий и четвертый, пятый, шестой входы подаются соответственно двоичные сигналы х012 и у012 ∈ {0,1}, которые задают подлежащие обработке трехразрядные двоичные числа X=x2x1,x0, Y=у2у10, причем х22 и х00 определяют значения старших и младших разрядов соответственно, Х,Y ∈ {000,…,100}. Сигналы на выходах элементов 24, 25, 26 определяются выражениями

в которых ∨, ⋅, ⊕, есть символы операций ИЛИ, И, ИСКЛЮЧАЮЩЕЕ ИЛИ, НЕ. В представленной ниже таблице приведены значения выходных сигналов z0,zl,z2 предлагаемого умножителя, полученные на основе выражений (1), (2), (3) для всех разрешенных наборов значений его входных сигналов.

Согласно представленной таблице имеем Z=(X × Y) mod 5, где Z=z2z1z0 - трехразрядное двоичное число, задаваемое двоичными сигналами z0,z1,z2 ∈ {0,1} (z2 и z0 определяют значения старшего и младшего разрядов соответственно).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый умножитель по модулю пять имеет такую же как у прототипа схемную глубину и реализует операцию (X × Y) mod 5, где X,Y ∈ {000,…,100} есть трехразрядные двоичные числа, задаваемые двоичными сигналами, при этом схема предлагаемого умножителя по модулю пять проще чем у прототипа, поскольку ее цена по Квайну равна 50.

Умножитель по модулю пять, содержащий девять элементов И, шесть элементов ИЛИ и три элемента ЗАПРЕТ, причем первый, второй входы первого элемента ИЛИ и второй вход четвертого элемента И соединены соответственно с первыми входами второго, пятого и шестого элементов И, отличающийся тем, что в него дополнительно введены два элемента ЗАПРЕТ и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый, второй входы i-го и первый вход j-го элементов ИЛИ соединены соответственно с выходами (2×i-7)-го, (2×i-6)-го элементов И и выходом j-го элемента ЗАПРЕТ, третий, четвертый входы шестого элемента ИЛИ и второй вход (j-1)-го элемента И, выход четвертого элемента ЗАПРЕТ подключены соответственно к выходам седьмого, восьмого элементов И и выходу (j-1)-го элемента ЗАПРЕТ, второму входу шестого элемента И, выходы первого, второго, третьего и третий вход четвертого элементов ИЛИ соединены соответственно с первыми входами третьего, шестого, восьмого элементов И и выходом пятого элемента ЗАПРЕТ, первый вход первого, второй вход j-го элементов ИЛИ и выход девятого элемента И подключены соответственно к второму входу восьмого, первому входу первого элементов И и объединенным первому входу пятого элемента ЗАПРЕТ, второму входу седьмого элемента И, первый вход пятого элемента И и выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с выходом первого элемента ЗАПРЕТ и объединенными первым входом седьмого элемента И, инвертирующими входами четвертого, пятого элементов ЗАПРЕТ, первый вход четвертого и второй вход пятого элементов И соединены соответственно с объединенными первым входом девятого элемента И, инвертирующим входом первого, неинвертирующим входом четвертого элементов ЗАПРЕТ и объединенными вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, неинвертирующим входом второго, инвертирующим входом третьего элементов ЗАПРЕТ, первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и второй вход третьего элемента И соединены соответственно с неинвертирующим входом первого элемента ЗАПРЕТ и объединенными вторым входом девятого элемента И, инвертирующим входом второго, неинвертирующим входом третьего элементов ЗАПРЕТ, а выход i-го элемента ИЛИ и неинвертирующий, инвертирующий входы (j-1)-го элемента ЗАПРЕТ подключены соответственно к (7-i)-му выходу и (3×j-5)-му, (3×j-4)-му входам умножителя по модулю пять, третий и шестой входы которого соединены соответственно с первыми входами второго и первого элементов И.
Источник поступления информации: Роспатент

Показаны записи 81-90 из 216.
14.12.2018
№218.016.a762

Бампер транспортного средства с активным ударогашением

Изобретение относится к бамперу транспортного средства с активным ударогашением. Устройство содержит непосредственно бампер 1, закрепленный на кузове 2 транспортного средства, и снабжено механизмом формирования обратного удара в виде закрепленного на тыльной поверхности бампера...
Тип: Изобретение
Номер охранного документа: 0002674735
Дата охранного документа: 12.12.2018
19.12.2018
№218.016.a8d2

Устройство селекции двоичных чисел

Изобретение относится к области вычислительной техники и может быть использовано для выполнения селекции и идентификации меньшего, либо селекции и идентификации большего, либо селекции произвольно назначенного из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами. Техническим...
Тип: Изобретение
Номер охранного документа: 0002675301
Дата охранного документа: 18.12.2018
29.12.2018
№218.016.ac93

Способ измерения температуры активной области светодиода

Изобретение относится к области измерительной техники и касается способа измерения температуры активной области светодиода. Способ заключается в том, что через светодиод пропускают греющий ток заданной величины, излучение светодиода подается на два фотоприемника и температуру активной области...
Тип: Изобретение
Номер охранного документа: 0002676246
Дата охранного документа: 26.12.2018
29.12.2018
№218.016.ace4

Высоковольтный оптрон

Изобретение относится к области микроэлектроники и может быть использовано в оптоэлектронных интегральных схемах. Заявленный высоковольтный оптрон содержит фоточувствительный элемент, размещенный в светоизоляционном корпусе, в котором дополнительно установлен тонкопленочный...
Тип: Изобретение
Номер охранного документа: 0002676183
Дата охранного документа: 26.12.2018
29.12.2018
№218.016.ace9

Импульсный силовозбудитель

Изобретение относится к испытательной технике, в частности к импульсным силовозбудителям. Импульсный силовозбудитель содержит генератор импульсных токов в виде конденсатора и разрядника и размещенный между основанием и испытываемым объектом разрядный контур, состоящий из системы упругих...
Тип: Изобретение
Номер охранного документа: 0002676184
Дата охранного документа: 26.12.2018
29.12.2018
№218.016.ad68

Аналоговый процессор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для ранговой обработки аналоговых сигналов. Техническим результатом является обеспечение выбора из шести входных аналоговых сигналов х,…,х сигнала...
Тип: Изобретение
Номер охранного документа: 0002676422
Дата охранного документа: 28.12.2018
29.12.2018
№218.016.ad6f

Аналоговый процессор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для реализации выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов....
Тип: Изобретение
Номер охранного документа: 0002676424
Дата охранного документа: 28.12.2018
13.01.2019
№219.016.af72

Устройство селекции большего из двоичных чисел

Изобретение относится к области вычислительной техники и может быть использовано для селекции большего из n-разрядных двоичных чисел. Техническим результатом является обеспечение обработки трех n-разрядных двоичных чисел. Устройство содержит 3×(n-1) элементов 2И, n элементов 3ИЛИ, n-1 элементов...
Тип: Изобретение
Номер охранного документа: 0002676891
Дата охранного документа: 11.01.2019
13.01.2019
№219.016.af7d

Ранговый фильтр

Изобретение относится к аналоговой вычислительной технике и может быть использовано для ранговой обработки аналоговых сигналов. Техническим результатом является обеспечение выбора минимального, супраминимального, субмаксимального или максимального из n входных аналоговых сигналов, где n≥4....
Тип: Изобретение
Номер охранного документа: 0002676886
Дата охранного документа: 11.01.2019
13.01.2019
№219.016.af89

Логический модуль

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является обеспечение реализации любой из шести простых симметричных булевых функций, зависящих от шести аргументов -...
Тип: Изобретение
Номер охранного документа: 0002676888
Дата охранного документа: 11.01.2019
Показаны записи 81-90 из 115.
01.11.2019
№219.017.dcc1

Пороговый модуль

Изобретение относится к вычислительной техники. Технический результат заключается в расширении арсенала средств того же назначения. Пороговый модуль предназначен для реализации пороговой функции с единичными весами аргументов (входных двоичных сигналов). Пороговый модуль, содержащий пять...
Тип: Изобретение
Номер охранного документа: 0002704735
Дата охранного документа: 30.10.2019
10.11.2019
№219.017.dfbf

Импульсный селектор

Изобретение относится к импульсной технике. Технический результат – обеспечение воспроизведения операции med(τ, …, τ), где τ, …, τ есть длительности семи положительных импульсных сигналов х, …, х ∈ {0,l}, синхронизированных по переднему фронту. Для этого предложен импульсный селектор, который...
Тип: Изобретение
Номер охранного документа: 0002705471
Дата охранного документа: 07.11.2019
21.11.2019
№219.017.e422

Импульсный селектор

Изобретение относится к импульсной технике. Технический результат - обеспечение выбора из n синхронизированных по переднему фронту положительных импульсных сигналов x,…,x∈{0,1}, имеющих длительности τ,…,τ соответственно, сигнала x, длительность τ которого является (n-2)-й по величине после...
Тип: Изобретение
Номер охранного документа: 0002706471
Дата охранного документа: 19.11.2019
13.12.2019
№219.017.ecc5

Сумматор по модулю три

Изобретение относится к вычислительной технике и может быть использовано для выполнения операции (A+B)mod3, где А, В∈{00, 01, 10} есть двухразрядные двоичные числа, задаваемые двоичными сигналами. Техническим результатом является упрощение устройства за счет уменьшения его цены по Квайну и...
Тип: Изобретение
Номер охранного документа: 0002708793
Дата охранного документа: 11.12.2019
22.12.2019
№219.017.f0d1

Логический модуль

Изобретение относится к области вычислительной техники. Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из простых симметричных булевых функций τ, τ, τ, зависящих от n аргументов - входных двоичных сигналов, при n=5,...
Тип: Изобретение
Номер охранного документа: 0002709669
Дата охранного документа: 19.12.2019
22.12.2019
№219.017.f0dd

Двоичный вычитатель

Изобретение относится к вычислительной технике и может быть использовано как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение формирования двоичного кода разности трех двоичных чисел, задаваемых двоичными сигналами, и формирования бита,...
Тип: Изобретение
Номер охранного документа: 0002709653
Дата охранного документа: 19.12.2019
22.12.2019
№219.017.f0f1

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение выбора минимального, супраминимального, субмаксимального...
Тип: Изобретение
Номер охранного документа: 0002709668
Дата охранного документа: 19.12.2019
22.12.2019
№219.017.f127

Пороговый модуль

Изобретение относится к области вычислительной техники. Технический результат заключается в обеспечении возможности реализации пороговой функции с порогом два и пороговой функции с порогом три, зависящих от пяти аргументов. Технический результат достигается за счет порогового модуля,...
Тип: Изобретение
Номер охранного документа: 0002709664
Дата охранного документа: 19.12.2019
22.12.2019
№219.017.f12d

Логический преобразователь

Изобретение относится к области вычислительной технике. Технический результат заключается в уменьшении аппаратных затрат при сохранении функциональных возможностей прототипа логического преобразователя. Технический результат достигается за счет логического преобразователя, предназначенного для...
Тип: Изобретение
Номер охранного документа: 0002709663
Дата охранного документа: 19.12.2019
16.01.2020
№220.017.f53d

Параллельный счетчик единичных сигналов

Изобретение относится к вычислительной технике. Технический результат заключается в упрощении схемы параллельного счетчика единичных сигналов при сохранении функциональных возможностей. Параллельный счетчик единичных сигналов содержит семь элементов ИСКЛЮЧАЮЩЕЕ ИЛИ (1, …, 1), три элемента И (2,...
Тип: Изобретение
Номер охранного документа: 0002710872
Дата охранного документа: 14.01.2020
+ добавить свой РИД