×
31.01.2020
220.017.fba4

Результат интеллектуальной деятельности: ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "РАВНОЗНАЧНОСТЬ"

Вид РИД

Изобретение

Аннотация: Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в повышении быстродействия устройств преобразования информации. Предложено схемное решение, обеспечивающее токовый пороговый логический элемент «Равнозначность», в котором внутреннее преобразование информации производится в токовой форме сигналов и результат преобразования сигналов независим от погрешностей преобразования в пределах 0,5 кванта тока I. 1 табл., 4 ил.

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи цифровой информации и т.п.

В различных вычислительных и управляющих системах широко используются логические элементы «Равнозначность» (ЛЭ), реализованные на основе эмиттерно-связанной логики [1-9], работающие по законам булевой алгебры и имеющие по выходу два логических состояния «0» и «1», характеризующихся низким и высоким потенциалами.

В работе [10], а также монографиях соавтора настоящей заявки [11-12] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока I0. Заявляемое устройство «Равнозначность» относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте US 5.742.154 («Multi-stage current feedback amplifier», МПК H03F 3/30, 1998 г.). Он содержит (фиг. 1) первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, причем эмиттеры первого 4 и третьего 7 входных транзисторов объединены, эмиттеры второго 5 и четвертого 8 входных транзисторов объединены, первое 10 токовое зеркало согласовано с первой 11 шиной источника питания и его выход связан с выходом 3 устройства, второе 12 токовое зеркало согласовано со второй 13 шиной источника питания и содержит выход 14, вспомогательный 15 источник опорного тока.

Существенный недостаток известного логического элемента состоит в том, что он не предоставляет возможность работы с токовыми пороговыми сигналами, что в конечном итоге приводит к снижению его быстродействия. Это не позволяет создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов. В первую очередь это связано с тем, что известная схема имеет погрешности преобразования сигналов, происходящие на каждой операции, эти погрешности неизбежно суммируются в выходном сигнале и могут приводить к заметным общим отклонениям от уровней опорных сигналов. Применение пороговых функций и соответствующих им пороговых элементов, кроме реализации заданной логической функции, обеспечивает масштабирование и нормализацию уровней выходных сигналов, и тем самым устраняет все погрешности сигналов, возникающие до порогового элемента.

Основная задача предлагаемого изобретения состоит в создании логического элемента «Равнозначность», в котором внутреннее преобразование информации производится в токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [11-12].

Поставленная задача решается тем, что в логическом элементе (фиг.1), содержащем первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, причем эмиттеры первого 4 и третьего 7 входных транзисторов объединены, эмиттеры второго 5 и четвертого 8 входных транзисторов объединены, первое 10 токовое зеркало согласовано с первой 11 шиной источника питания и его выход связан с выходом 3 устройства, второе 12 токовое зеркало согласовано со второй 13 шиной источника питания и содержит выход 14, вспомогательный 15 источник опорного тока, предусмотрены новые элементы и связи – второе 12 токовое зеркало содержит дополнительный 16 выход, в схему введены первый 17, второй 18 и третий 19 дополнительные источники опорного тока, первый 20, второй 21, третий 22 и четвертый 23 дополнительные транзисторы, первый 24 и второй 25 дополнительные источники напряжения смещения, первый 1 и второй 2 входы устройства подключены ко входу второго 12 токового зеркала, выход 14 второго 12 токового зеркала согласован с первой 11 шиной источника питания через вспомогательный 15 источник опорного тока и соединён с объединёнными эмиттерами второго 5 и четвертого 8 входных транзисторов, а также базой третьего 22 дополнительного транзистора, база четвертого 23 дополнительного транзистора подключена ко второму 25 дополнительному источнику напряжения смещения, эмиттеры третьего 22 и четвертого 23 дополнительных транзисторов объединены и согласованы со второй 13 шиной источника питания через третий 19 дополнительный источник опорного тока, дополнительный 16 выход второго 12 токового зеркала согласован с первой 11 шиной источника питания через первый 17 дополнительный источник опорного тока и соединён с объединёнными эмиттерами первого 4 и третьего 7 входных транзисторов, а также базой первого 20 дополнительного транзистора, база второго 21 дополнительного транзистора подключена к первому 24 дополнительному источнику напряжения смещения, эмиттеры первого 20 и второго 21 дополнительных транзисторов объединены и согласованы со второй 13 шиной источника питания через второй 18 дополнительный источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов согласованы со второй 13 шиной источника питания, коллекторы третьего 7 и четвертого 8 входных, а также второго 21 и третьего 22 дополнительных транзисторов согласованы с первой 11 шиной источника питания, коллекторы первого 20 и четвертого 23 дополнительных транзисторов объединены и подключены ко входу первого 10 токового зеркала.

На чертеже фиг. 1 показана схема прототипа, а на чертеже фиг. 2 –схема заявляемого токового порогового логического элемента «Равнозначность» на биполярных транзисторах в соответствии с формулой изобретения.

На чертеже фиг. 3 представлена схема токового порогового логического элемента «Равнозначность» фиг. 2 в среде компьютерного моделирования Cadence на моделях полевых транзисторов XB06.

На чертеже фиг. 4 приведены осциллограммы входных и выходных сигналов схемы элемента «Равнозначность» фиг. 3.

Токовый пороговый логический элемент «Равнозначность» фиг. 2 содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, причем эмиттеры первого 4 и третьего 7 входных транзисторов объединены, эмиттеры второго 5 и четвертого 8 входных транзисторов объединены, первое 10 токовое зеркало согласовано с первой 11 шиной источника питания и его выход связан с выходом 3 устройства, второе 12 токовое зеркало согласовано со второй 13 шиной источника питания и содержит выход 14, вспомогательный 15 источник опорного тока. Второе 12 токовое зеркало содержит дополнительный 16 выход, в схему введены первый 17, второй 18 и третий 19 дополнительные источники опорного тока, первый 20, второй 21, третий 22 и четвертый 23 дополнительные транзисторы, первый 24 и второй 25 дополнительные источники напряжения смещения, первый 1 и второй 2 входы устройства подключены ко входу второго 12 токового зеркала, выход 14 второго 12 токового зеркала согласован с первой 11 шиной источника питания через вспомогательный 15 источник опорного тока и соединён с объединёнными эмиттерами второго 5 и четвертого 8 входных транзисторов, а также базой третьего 22 дополнительного транзистора, база четвертого 23 дополнительного транзистора подключена ко второму 25 дополнительному источнику напряжения смещения, эмиттеры третьего 22 и четвертого 23 дополнительных транзисторов объединены и согласованы со второй 13 шиной источника питания через третий 19 дополнительный источник опорного тока, дополнительный 16 выход второго 12 токового зеркала согласован с первой 11 шиной источника питания через первый 17 дополнительный источник опорного тока и соединён с объединёнными эмиттерами первого 4 и третьего 7 входных транзисторов, а также базой первого 20 дополнительного транзистора, база второго 21 дополнительного транзистора подключена к первому 24 дополнительному источнику напряжения смещения, эмиттеры первого 20 и второго 21 дополнительных транзисторов объединены и согласованы со второй 13 шиной источника питания через второй 18 дополнительный источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов согласованы со второй 13 шиной источника питания, коллекторы третьего 7 и четвертого 8 входных, а также второго 21 и третьего 22 дополнительных транзисторов согласованы с первой 11 шиной источника питания, коллекторы первого 20 и четвертого 23 дополнительных транзисторов объединены и подключены ко входу первого 10 токового зеркала.

Рассмотрим работу предлагаемой схемы ЛЭ фиг.2.

Функция «Равнозначность» на основе пороговых функций может быть реализована следующим выражением:

y=((x1+x2)<1)+(x1+x2>1). (1)

Для схемотехнической реализации (фиг. 2) вычисляем сумму значений аргументов и с помощью компараторов (ДК) сравниваем со значениями 0,5I0, 1,5I0 т.е. реализуем операции sign((x1+x2 )<0,5I0 ) и sign((x1+x2)>1,5I0),а затем производим суммирование выходных токов ДК.

Таблица истинности функции «Равнозначность»:

x1 x2 y
0 0 1
0 1 0
1 0 0
1 1 1

Следовательно, первое неравенство дает «1» при нулевых значениях обоих аргументов, а второе неравенство дает «1» при единичных значениях обоих аргументов.

Входные переменные «x1», «x2» суммируются, а эта сумма в виде кванта втекающего тока поступает на вход второго 12 токового зеркала. Выходной сигнал с выхода 14 второго 12 токового зеркала подается на объединённые эмиттеры второго 5 и четвертого 8 входных транзисторов, а также на базу третьего 22 дополнительного входного транзистора, где вычитается втекающий ток вспомогательного 15 источника опорного тока. Режимы работы второго 5 и четвертого 8 входных транзисторов задаются значениями напряжений первого 6 и второго 9 источников напряжения смещения. Третий 22 и четвертый 23 дополнительные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу третьего 22 дополнительного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 1,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При положительной разности сигналов (x1+x2)– 1,5 ток третьего 19 дополнительного источника опорного тока через коллектор четвертого 23 дополнительного транзистора в виде кванта тока подается на вход первого 10 токового зеркала. Выходной сигнал с дополнительного 16 выхода второго 12 токового зеркала подается на объединённые эмиттеры первого 4 и третьего 7 входных транзисторов, а также на базу первого 20 дополнительного входного транзистора, где вычитается втекающий ток первого 17 дополнительного источника опорного тока. Режимы работы первого 4 и третьего 7 входных транзисторов задаются значениями напряжений первого 6 и второго 9 источников напряжения смещения. Первый 20 и второй 21 дополнительные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу первого 20 дополнительного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 0,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При отрицательной разности сигналов (x1+x2)–0,5 ток второго 18 дополнительного источника опорного тока через коллектор второго 21 дополнительного транзистора в виде кванта тока подается на первое 10 токовое зеркало, где суммируется с квантом тока с коллектора четвертого 23 дополнительного транзистора и преобразуется в равный ему втекающий ток, а затем передаётся на выход 3 устройства.

Показанные на фиг. 4 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение токового порогового логического элемента «Равнозначность» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 5.742.154, 1998 г.

2. Патент US 6.680.625, 2004 г.

3. Патент SU 826566, 1981 г.

4. Патент SU 1621164, 1991 г.

5. Патент US 6.573.758, 2003 г.

6. Патент US 5.155.387, 1992 г.

7. Патент US 4.713.790, 1987 г.

8. Патент US 5.583.456, 1996 г.

9. Патент SU 1262721, 1986 г.

10. Малюгин В. Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. № 4. С. 84-93.

11. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. – Таганрог: ТРТУ, 2001. – 147с.

12. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог. – ТРТУ, 2004 г., 118 с.

Токовый пороговый логический элемент «Равнозначность», содержащий первый (1) и второй (2) входы устройства, выход (3) устройства, первый (4) и второй (5) входные транзисторы с объединенными базами, которые подключены к первому (6) источнику напряжения смещения, третий (7) и четвертый (8) входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (9) источнику напряжения смещения, причем эмиттеры первого (4) и третьего (7) входных транзисторов объединены, эмиттеры второго (5) и четвертого (8) входных транзисторов объединены, первое (10) токовое зеркало согласовано с первой (11) шиной источника питания и его выход связан с выходом (3) устройства, второе (12) токовое зеркало согласовано со второй (13) шиной источника питания и содержит выход (14), вспомогательный (15) источник опорного тока, отличающийся тем, что второе (12) токовое зеркало содержит дополнительный (16) выход, в схему введены первый (17), второй (18) и третий (19) дополнительные источники опорного тока, первый (20), второй (21), третий (22) и четвертый (23) дополнительные транзисторы, первый (24) и второй (25) дополнительные источники напряжения смещения, первый (1) и второй (2) входы устройства подключены ко входу второго (12) токового зеркала, выход (14) второго (12) токового зеркала согласован с первой (11) шиной источника питания через вспомогательный (15) источник опорного тока и соединён с объединёнными эмиттерами второго (5) и четвертого (8) входных транзисторов, а также базой третьего (22) дополнительного транзистора, база четвертого (23) дополнительного транзистора подключена ко второму (25) дополнительному источнику напряжения смещения, эмиттеры третьего (22) и четвертого (23) дополнительных транзисторов объединены и согласованы со второй (13) шиной источника питания через третий (19) дополнительный источник опорного тока, дополнительный (16) выход второго (12) токового зеркала согласован с первой (11) шиной источника питания через первый (17) дополнительный источник опорного тока и соединён с объединёнными эмиттерами первого (4) и третьего (7) входных транзисторов, а также базой первого (20) дополнительного транзистора, база второго (21) дополнительного транзистора подключена к первому (24) дополнительному источнику напряжения смещения, эмиттеры первого (20) и второго (21) дополнительных транзисторов объединены и согласованы со второй (13) шиной источника питания через второй (18) дополнительный источник опорного тока, коллекторы первого (4) и второго (5) входных транзисторов согласованы со второй (13) шиной источника питания, коллекторы третьего (7) и четвертого (8) входных, а также второго (21) и третьего (22) дополнительных транзисторов согласованы с первой (11) шиной источника питания, коллекторы первого (20) и четвертого (23) дополнительных транзисторов объединены и подключены ко входу первого (10) токового зеркала.
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Показаны записи 91-100 из 186.
06.06.2019
№219.017.7401

Способ шелушения зерна овса

Изобретение относится к мукомольно-крупяной промышленности и может быть применено при проведении шелушения зерна овса. В процессе способа для перевода оболочек зерна в хрупкое состояние проводят предварительное вакуумирование зерна, находящегося в перфорированной гибкой оболочке с диаметром...
Тип: Изобретение
Номер охранного документа: 0002690476
Дата охранного документа: 03.06.2019
13.06.2019
№219.017.811a

Способ тоновой аппроксимации палитры монохромного полутонового изображения

Изобретение относится к вычислительной технике. Технический результат − обеспечение оптимальности тоновой аппроксимации монохромного мультитонового изображения. Способ тоновой аппроксимации палитры монохромного полутонового изображения включает: выбор количества различающихся тонов,...
Тип: Изобретение
Номер охранного документа: 0002691082
Дата охранного документа: 10.06.2019
20.06.2019
№219.017.8da7

Оптический пылемер

Пылемер может быть использован для управления вентиляционным оборудованием, а также для определения общей доли респирабельной фракции пыли, вызывающей профессиональные легочные заболевания. Пылемер содержит источник света, два светоделительных зеркала, две диафрагмы, два фотоприемника,...
Тип: Изобретение
Номер охранного документа: 0002691978
Дата охранного документа: 19.06.2019
27.06.2019
№219.017.98a2

Токовый пороговый логический элемент "неравнозначность"

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат: создание токового порогового логического элемента «Неравнозначность», в...
Тип: Изобретение
Номер охранного документа: 0002692573
Дата охранного документа: 25.06.2019
02.07.2019
№219.017.a2e8

Активный rc-фильтр для обработки сигналов пьезоэлектрических датчиков

Изобретение относится к измерительной технике и может использоваться в составе электромеханических систем балансировки роторов. Технический результат заключается в увеличении гарантированного затухания амплитудно-частотной характеристики активного RC-фильтра для обработки пьезоэлектрических...
Тип: Изобретение
Номер охранного документа: 0002692967
Дата охранного документа: 28.06.2019
05.07.2019
№219.017.a59f

Токовый пороговый логический элемент обратного циклического сдвига

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат заключается в повышении быстродействия устройств преобразования информации. Технический результат достигается за счет токового порогового логического элемента обратного циклического сдвига,...
Тип: Изобретение
Номер охранного документа: 0002693590
Дата охранного документа: 03.07.2019
11.07.2019
№219.017.b296

Полосовой arc-фильтр на двух операционных усилителях с повышением частоты полюса и независимой подстройкой основных параметров

Изобретение относится к средствам ограничения спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в повышении частоты полюса, которая обеспечивает независимую подстройку трех основных...
Тип: Изобретение
Номер охранного документа: 0002694134
Дата охранного документа: 09.07.2019
11.07.2019
№219.017.b2d4

Arc-фильтр верхних частот с независимой подстройкой основных параметров

Изобретение относится к средствам ограничения спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в обеспечении независимой подстройки таких параметров амплитудно-частотной характеристики,...
Тип: Изобретение
Номер охранного документа: 0002694135
Дата охранного документа: 09.07.2019
19.07.2019
№219.017.b646

Широкополосный избирательный rc-фильтр с дифференциальным входом

Изобретение относится к измерительной техники. Технический результат заключается в увеличение гарантированного затухания амплитудно-частотной характеристики активного RC-фильтра для обработки пьезоэлектрических сигналов датчиков за пределами полосы пропускания полезного сигнала, что...
Тип: Изобретение
Номер охранного документа: 0002694740
Дата охранного документа: 16.07.2019
25.07.2019
№219.017.b84d

Способ помехоустойчивого градиентного выделения контуров объектов на цифровых полутоновых изображениях

Изобретение относится к обработке изображений и может быть использовано в фото, видео, оптико-локационной и оптико-электронной технике при решении задач распознавания образов по их контурам на изображениях. Техническим результатом изобретения является повышение скорости выделения контуров...
Тип: Изобретение
Номер охранного документа: 0002695417
Дата охранного документа: 23.07.2019
Показаны записи 91-100 из 216.
25.08.2017
№217.015.d0c9

Мультиплексор потенциальных сигналов датчиков

Изобретение относится к области радиоэлектроники и вычислительной техники. Технический результат заключается в обеспечении дополнительно к режиму последовательного во времени преобразования входных потенциальных сигналов в выходное напряжение, алгебраического суммирования входных...
Тип: Изобретение
Номер охранного документа: 0002621292
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0d0

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Технический результат: повышение коэффициента усиления по напряжению (К) при сохранении высокой температурной и радиационной стабильности напряжения...
Тип: Изобретение
Номер охранного документа: 0002621289
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d116

Мультидифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат - уменьшение напряжения смещения нуля, повышение стабильности при низких температурах и воздействии радиации. Мультидифференциальный...
Тип: Изобретение
Номер охранного документа: 0002621287
Дата охранного документа: 01.06.2017
26.08.2017
№217.015.d5e2

Планарная индуктивность с расширенным частотным диапазоном

Изобретение относится к области радиотехники и связи и может быть использовано в СВЧ-устройствах усиления и преобразования аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, избирательных усилителях, смесителях, генераторах и др., реализуемых...
Тип: Изобретение
Номер охранного документа: 0002623100
Дата охранного документа: 22.06.2017
26.08.2017
№217.015.d689

Планарная индуктивность с расширенным частотным диапазоном

Изобретение может быть использовано в СВЧ устройствах усиления и преобразования аналоговых сигналов, в структуре интегральных микросхем различного функционального назначения. Технический результат - расширение диапазона рабочих частот планарной индуктивности без применения в ее конструкции...
Тип: Изобретение
Номер охранного документа: 0002622894
Дата охранного документа: 21.06.2017
26.08.2017
№217.015.dcec

Инструментальный усилитель для работы при низких температурах

Изобретение относится к области измерительной техники и может быть использовано в качестве прецизионного устройства усиления сигналов различных датчиков. Технический результат заключается в повышении коэффициента ослабления входного синфазного сигнала при работе в диапазоне низких температур....
Тип: Изобретение
Номер охранного документа: 0002624565
Дата охранного документа: 04.07.2017
26.08.2017
№217.015.dd5d

Низкотемпературный радиационно-стойкий мультидифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления электрических сигналов различных датчиков. Технический результат заключается в повышении точности за счет уменьшения систематической составляющей напряжения смещения нуля...
Тип: Изобретение
Номер охранного документа: 0002624585
Дата охранного документа: 04.07.2017
26.08.2017
№217.015.dd8e

Многофункциональный токовый логический элемент

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах, устройствах передачи информации и системах связи. Техническим результатом является создание устройства, которое в рамках одной и той же архитектуры может реализовывать...
Тип: Изобретение
Номер охранного документа: 0002624584
Дата охранного документа: 04.07.2017
26.08.2017
№217.015.dd99

Многозначный триггер

Изобретение относится к области вычислительной техники. Технический результат заключается в повышении быстродействия специализированных вычислителей таких как многозначный триггер. Указанный результат достигается за счет использования многозначного триггера, который содержит первый логический...
Тип: Изобретение
Номер охранного документа: 0002624581
Дата охранного документа: 04.07.2017
26.08.2017
№217.015.e595

Многоканальный быстродействующий операционный усилитель

Изобретение относится к области аналоговой микроэлектроники. Технический результат: повышение быстродействия ОУ в режиме большого сигнала до уровня 20000 В/мкс. Это обеспечивается за счет исключения динамической перегрузки промежуточного каскада ОУ, выполненного в виде комплементарных...
Тип: Изобретение
Номер охранного документа: 0002626667
Дата охранного документа: 31.07.2017
+ добавить свой РИД