×
29.12.2018
218.016.ad6f

Результат интеллектуальной деятельности: АНАЛОГОВЫЙ ПРОЦЕССОР

Вид РИД

Изобретение

№ охранного документа
0002676424
Дата охранного документа
28.12.2018
Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для реализации выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит десять реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.

Известны аналоговые процессоры (см., например, фиг. 1 в описании изобретения к патенту РФ 2177643, кл. G06G 7/52, 2001 г.), которые с помощью четырех управляющих сигналов реализуют выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых процессоров, относятся большие аппаратурные затраты, обусловленные тем, что, в частности, упомянутый аналог содержит тридцать девять реляторов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый процессор (фиг. 1 в описании изобретения к патенту РФ 2281550, кл. G06G 7/52, 2006 г.), который содержит реляторы и с помощью четырех управляющих сигналов реализует выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип содержит девятнадцать реляторов.

Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом процессоре, содержащем десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, особенность заключается в том, что выходы i-го () и j-го () реляторов соединены соответственно с первыми входами (i+1)-го и (j+1)-го реляторов, выходы второго, k-го () и шестого, десятого реляторов подключены соответственно к вторым входам девятого, (2k-13)-го и второго, восьмого реляторов, а выход пятого и вход управления первого реляторов, объединенные входы управления второго, седьмого реляторов соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления третьего, пятого, шестого, восьмого реляторов и объединенным входам управления четвертого, девятого, десятого реляторов.

На фиг. 1 и фиг. 2 представлены соответственно схема предлагаемого аналогового процессора и схема релятора, использованного при построении указанного процессора.

Аналоговый процессор содержит реляторы 11,…,110. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Выходы реляторов 1i () и 1j () соединены соответственно с первыми входами реляторов и 1i+1 и 1j+1, выходы реляторов 12, 1k () и 16, 110 подключены соответственно к вторым входам реляторов 19, 12k-13 и 12, 18, а выход релятора 15 и вход управления релятора 11 объединенные входы управления реляторов 12, 17 соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления реляторов 13, 15, 16, 18 и объединенным входам управления реляторов 14, 19, 110.

Работа предлагаемого аналогового процессора осуществляется следующим образом. На его первом,…,четвертом управляющих входах фиксируются соответственно необходимые управляющие сигналы ƒ1,…,ƒ4∈{0,1}. На первые и вторые входы реляторов 11 17; первые и вторые входы реляторов 16, 110; второй вход релятора 14 подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х1 и х2; х3 и х4; х5. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, сигнал на выходе предлагаемого процессора определяется выражением

,

где символами ∨ и ⋅ обозначены соответственно операции max и min. При этом указанный процессор содержит десять реляторов.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый процессор с помощью четырех управляющих сигналов реализует выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов и обладает меньшими по сравнению с прототипом аппаратурными затратами.

Аналоговый процессор, предназначенный для ранговой обработки аналоговых сигналов, содержащий десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента исключающее или, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, отличающийся тем, что выходы i-го и j-го реляторов соединены соответственно с первыми входами (i+1)-го и (j+1)-го реляторов, выходы второго, k-го и шестого, десятого реляторов подключены соответственно к вторым входам девятого, (2k-13)-го и второго, восьмого реляторов, а выход пятого и вход управления первого реляторов, объединенные входы управления второго, седьмого реляторов соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления третьего, пятого, шестого, восьмого реляторов и объединенным входам управления четвертого, девятого, десятого реляторов.
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
Источник поступления информации: Роспатент

Показаны записи 71-80 из 216.
29.05.2018
№218.016.5837

Устройство для принудительной остановки транспортного средства

Устройство предназначено для принудительной остановки транспортного средства. Устройство содержит размещенные во внутренней полости 1 поперек дорожного полотна 2 элементы фиксирующего транспортное средство узла, выходящие из полости на поверхность 6 полотна под действием поворотной тяги 7 с...
Тип: Изобретение
Номер охранного документа: 0002654921
Дата охранного документа: 23.05.2018
29.05.2018
№218.016.585f

Шарнирно-рычажный механизм переменной структуры

Изобретение относится к области машиностроения, а более конкретно к шарнирно-рычажным механизмам. Шарнирно-рычажный механизм переменной структуры содержит стойку (1), кривошип (2), шатун (3) и коромысло. Коромысло состоит из нескольких частей (4, 5, 6, 7), соединенных шарнирами (8, 9, 10)....
Тип: Изобретение
Номер охранного документа: 0002655129
Дата охранного документа: 23.05.2018
29.05.2018
№218.016.586c

Кривошипно-ползунный механизм

Изобретение относится к области машиностроение, а более конкретно - к кривошипно-ползунным механизмам. Кривошипно-ползунный механизм содержит установленные на корпусе (1) кривошип (2), ползун (3) с рабочим инструментом (4). В теле шатуна между двух жестких участков (7, 8) сформирована...
Тип: Изобретение
Номер охранного документа: 0002655124
Дата охранного документа: 23.05.2018
29.05.2018
№218.016.5876

Шарнирно-рычажный механизм с регулируемой длиной звеньев

Изобретение относится к области машиностроения, а более конкретно к шарнирно-рычажным механизмам. Шарнирно-рычажный механизм с регулируемой длиной звеньев содержит шарнирно соединенные с неподвижной стойкой (1) и шатуном (2) ведущий кривошип (4) и ведомое коромысло (6), вращающееся вокруг...
Тип: Изобретение
Номер охранного документа: 0002655120
Дата охранного документа: 23.05.2018
09.06.2018
№218.016.5a94

Шарнирно-рычажный механизм переменной структуры

Изобретение относится к области машиностроения, а более конкретно к шарнирно-рычажным механизмам. Шарнирно-рычажный механизм переменной структуры содержит кривошип (1) и коромысло (2), шарнирно соединенные с неподвижной стойкой (5) и шатуном (8). Все звенья состоят из шарнирно соединенных...
Тип: Изобретение
Номер охранного документа: 0002655567
Дата охранного документа: 28.05.2018
09.06.2018
№218.016.5ac1

Шарнирно-рычажный механизм с регулируемой длиной звеньев

Изобретение относится к области машиностроения, а более конкретно к шарнирно-рычажным механизмам. Шарнирно-рычажный механизм с регулируемой длиной звеньев содержит размещенные на основании (1) кривошип (2) и коромысло (3), связанные шатуном (6) и снабженные узлами регулировки их длины. Узлы...
Тип: Изобретение
Номер охранного документа: 0002655568
Дата охранного документа: 28.05.2018
09.06.2018
№218.016.5b0a

Кривошипно-ползунный дезаксиальный механизм

Изобретение относится к области машиностроения, а более конкретно к кривошипно-ползунным механизмам. Кривошипно-ползунный дезаксиальный механизм содержит установленные на корпусе (1) ведущий кривошип (2) и ведомый ползун (3), связанный с рабочим инструментом (4). Механизм имеет дезаксиал,...
Тип: Изобретение
Номер охранного документа: 0002655559
Дата охранного документа: 28.05.2018
08.07.2018
№218.016.6dc0

Способ шлифования периферией круга с продольной подачей за несколько ходов и наложением ультразвуковых колебаний на заготовку

Изобретение относится к машиностроению и может быть использовано на операциях круглого наружного, плоского и внутреннего шлифования заготовок периферией круга с наложением ультразвуковых колебаний (УЗК). Шлифование заготовки осуществляют с продольной подачей за несколько рабочих ходов и...
Тип: Изобретение
Номер охранного документа: 0002660535
Дата охранного документа: 06.07.2018
08.07.2018
№218.016.6e2c

Маловентильный четырёхквадрантный электропривод переменного тока и способ управления им

Изобретение относится к области электротехники и может быть использовано в регулируемых электроприводах переменного тока. Технический результат - расширение функциональных возможностей за счет придания этому устройству свойств реверсивного четырехквадрантного электропривода, регулирование...
Тип: Изобретение
Номер охранного документа: 0002660187
Дата охранного документа: 05.07.2018
14.12.2018
№218.016.a756

Способ активного гашения удара транспортного средства о препятствие

Изобретение относится к способу активного гашения удара транспортного средства о препятствие. Способ включает формирование с помощью импульсного силовозбудителя, запитываемого от конденсаторной батареи через регулируемый разрядник, силового импульса, при этом сформированный силовой импульс...
Тип: Изобретение
Номер охранного документа: 0002674734
Дата охранного документа: 12.12.2018
Показаны записи 71-80 из 115.
17.10.2019
№219.017.d69a

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике, предназначено для ранговой обработки аналоговых сигналов и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение...
Тип: Изобретение
Номер охранного документа: 0002702968
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6a3

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции supramed(τ, …, τ), где τ, …, τ - длительности семи положительных импульсных сигналов x, …, x ∈ {0,1},...
Тип: Изобретение
Номер охранного документа: 0002702975
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6b4

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции submed(τ, …, τ), где τ, …, τ есть длительности семи положительных импульсных сигналов,...
Тип: Изобретение
Номер охранного документа: 0002702972
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6c6

Сумматор по модулю q

Устройство предназначено для обработки двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение реализации операции (X+Y) mod q...
Тип: Изобретение
Номер охранного документа: 0002702970
Дата охранного документа: 14.10.2019
18.10.2019
№219.017.d75a

Устройство селекции двоичных чисел

Изобретение предназначено для выполнения селекции и идентификации меньшего, либо селекции и идентификации большего, либо селекции произвольно назначенного из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как...
Тип: Изобретение
Номер охранного документа: 0002703352
Дата охранного документа: 16.10.2019
22.10.2019
№219.017.d8bd

Сумматор по модулю три

Изобретение относится к области цифровой вычислительной техники. Технический результат заключается в упрощении схемы сумматора по модулю три за счет уменьшения ее цены по Квайну и сокращении количества типов логических элементов аппаратурного состава при сохранении функциональных возможностей...
Тип: Изобретение
Номер охранного документа: 0002703676
Дата охранного документа: 21.10.2019
22.10.2019
№219.017.d8ca

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат – обеспечение выбора из шести синхронизированных импульсных сигналов. Для этого предложен импульсный селектор, который предназначен для реализации выбора из нескольких синхронизированных по переднему фронту положительных...
Тип: Изобретение
Номер охранного документа: 0002703677
Дата охранного документа: 21.10.2019
22.10.2019
№219.017.d8e4

Логический преобразователь

Изобретение относится к области цифровой вычислительной техники. Технический результат заключается в упрощении схемы логического преобразователя за счет уменьшения ее цены по Квайну при сохранении функциональных возможностей прототипа. Технический результат достигается за счет логического...
Тип: Изобретение
Номер охранного документа: 0002703675
Дата охранного документа: 21.10.2019
01.11.2019
№219.017.dcb9

Логический модуль

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является реализация любой из простых симметричных булевых функций τ, τ, τ, зависящих от n аргументов - входных двоичных...
Тип: Изобретение
Номер охранного документа: 0002704737
Дата охранного документа: 30.10.2019
01.11.2019
№219.017.dcc1

Пороговый модуль

Изобретение относится к вычислительной техники. Технический результат заключается в расширении арсенала средств того же назначения. Пороговый модуль предназначен для реализации пороговой функции с единичными весами аргументов (входных двоичных сигналов). Пороговый модуль, содержащий пять...
Тип: Изобретение
Номер охранного документа: 0002704735
Дата охранного документа: 30.10.2019
+ добавить свой РИД