×
29.12.2018
218.016.ad6f

Результат интеллектуальной деятельности: АНАЛОГОВЫЙ ПРОЦЕССОР

Вид РИД

Изобретение

№ охранного документа
0002676424
Дата охранного документа
28.12.2018
Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для реализации выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит десять реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.

Известны аналоговые процессоры (см., например, фиг. 1 в описании изобретения к патенту РФ 2177643, кл. G06G 7/52, 2001 г.), которые с помощью четырех управляющих сигналов реализуют выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых процессоров, относятся большие аппаратурные затраты, обусловленные тем, что, в частности, упомянутый аналог содержит тридцать девять реляторов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый процессор (фиг. 1 в описании изобретения к патенту РФ 2281550, кл. G06G 7/52, 2006 г.), который содержит реляторы и с помощью четырех управляющих сигналов реализует выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип содержит девятнадцать реляторов.

Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом процессоре, содержащем десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, особенность заключается в том, что выходы i-го () и j-го () реляторов соединены соответственно с первыми входами (i+1)-го и (j+1)-го реляторов, выходы второго, k-го () и шестого, десятого реляторов подключены соответственно к вторым входам девятого, (2k-13)-го и второго, восьмого реляторов, а выход пятого и вход управления первого реляторов, объединенные входы управления второго, седьмого реляторов соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления третьего, пятого, шестого, восьмого реляторов и объединенным входам управления четвертого, девятого, десятого реляторов.

На фиг. 1 и фиг. 2 представлены соответственно схема предлагаемого аналогового процессора и схема релятора, использованного при построении указанного процессора.

Аналоговый процессор содержит реляторы 11,…,110. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Выходы реляторов 1i () и 1j () соединены соответственно с первыми входами реляторов и 1i+1 и 1j+1, выходы реляторов 12, 1k () и 16, 110 подключены соответственно к вторым входам реляторов 19, 12k-13 и 12, 18, а выход релятора 15 и вход управления релятора 11 объединенные входы управления реляторов 12, 17 соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления реляторов 13, 15, 16, 18 и объединенным входам управления реляторов 14, 19, 110.

Работа предлагаемого аналогового процессора осуществляется следующим образом. На его первом,…,четвертом управляющих входах фиксируются соответственно необходимые управляющие сигналы ƒ1,…,ƒ4∈{0,1}. На первые и вторые входы реляторов 11 17; первые и вторые входы реляторов 16, 110; второй вход релятора 14 подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х1 и х2; х3 и х4; х5. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, сигнал на выходе предлагаемого процессора определяется выражением

,

где символами ∨ и ⋅ обозначены соответственно операции max и min. При этом указанный процессор содержит десять реляторов.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый процессор с помощью четырех управляющих сигналов реализует выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов и обладает меньшими по сравнению с прототипом аппаратурными затратами.

Аналоговый процессор, предназначенный для ранговой обработки аналоговых сигналов, содержащий десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента исключающее или, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, отличающийся тем, что выходы i-го и j-го реляторов соединены соответственно с первыми входами (i+1)-го и (j+1)-го реляторов, выходы второго, k-го и шестого, десятого реляторов подключены соответственно к вторым входам девятого, (2k-13)-го и второго, восьмого реляторов, а выход пятого и вход управления первого реляторов, объединенные входы управления второго, седьмого реляторов соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления третьего, пятого, шестого, восьмого реляторов и объединенным входам управления четвертого, девятого, десятого реляторов.
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
Источник поступления информации: Роспатент

Показаны записи 61-70 из 216.
10.05.2018
№218.016.409a

Способ получения износостойкого покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят вакуумно-плазменное нанесение износостойкого покрытия из нитрида титана, ниобия, алюминия, кремния и молибдена при их соотношении, мас. %: титан 44,8,...
Тип: Изобретение
Номер охранного документа: 0002648962
Дата охранного документа: 28.03.2018
10.05.2018
№218.016.4161

Смазочно-охлаждающая жидкость с углеродными нанотрубками

Изобретение относится к области механической обработки металлов и может быть использовано на предприятиях машиностроения. Предлагается смазочно-охлаждающая жидкость, содержащая модификатор, отличающаяся тем, что в качестве модификатора использована полученная при действии ультразвука водная...
Тип: Изобретение
Номер охранного документа: 0002649010
Дата охранного документа: 29.03.2018
10.05.2018
№218.016.4177

Способ измерения теплового импеданса цифровых интегральных микросхем

Изобретение относится к технике измерения параметров интегральных микросхем и может быть использовано для контроля качества цифровых интегральных микросхем и определения их температурных запасов. Способ измерения теплового импеданса цифровых интегральных микросхем состоит в том, что...
Тип: Изобретение
Номер охранного документа: 0002649083
Дата охранного документа: 29.03.2018
10.05.2018
№218.016.4204

Компаратор двоичных чисел

Изобретение относится к компараторам двоичных чисел. Технический результат заключается в упрощении структуры за счет устранения пересечений соединений. Компаратор двоичных чисел содержит два элемента задержки (l, l), элемент И (2), два элемента ИЛИ (3, 3), элемент НЕ (4), два мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002649296
Дата охранного документа: 30.03.2018
10.05.2018
№218.016.451a

Осветительное устройство

Изобретение относится к осветительной технике и может быть использовано для местного освещения рабочих мест мелкого сборочного производства, офисных рабочих мест. Техническим результатом является уменьшение затенения предмета за счет его объемного освещения. Осветительное устройство содержит...
Тип: Изобретение
Номер охранного документа: 0002650102
Дата охранного документа: 09.04.2018
10.05.2018
№218.016.4561

Способ усиления железобетонной опоры линии электропередач

Изобретение относится к области строительства и может быть использовано для усиления железобетонной опоры линии электропередач. Способ усиления железобетонной опоры линии электропередач состоит в том, что сначала на опору осуществляют наклейку холста углеволокна по спирали, витки холста при...
Тип: Изобретение
Номер охранного документа: 0002650150
Дата охранного документа: 09.04.2018
10.05.2018
№218.016.457f

Шарнирно-рычажный механизм

Изобретение относится к области машиностроения, а более конкретно к шарнирно-рычажным механизмам. Шарнирно-рычажный механизм содержит основание (1), установленные на нем с возможностью поворота в шарнирах (2, 3) ведущий кивошип (4) и ведомое звено (5). С ведомым звеном (5) шарнирно соединен...
Тип: Изобретение
Номер охранного документа: 0002650303
Дата охранного документа: 11.04.2018
10.05.2018
№218.016.466e

Травмобезопасная рулевая колонка транспортного средства

Изобретение относится к транспортному машиностроению и может быть использовано при конструировании транспортных средств с учетом требований активной и пассивной безопасности. Рулевая колонка содержит введенный в салон 1 участок рулевого вала 4, имеющий упорную втулку 3, расположенную в опоре 4,...
Тип: Изобретение
Номер охранного документа: 0002650309
Дата охранного документа: 11.04.2018
29.05.2018
№218.016.538d

Датчик давления, использующий оптический метод преобразования информации

Изобретение относится к контрольно-измерительной технике и может быть применено для измерения высоты и скорости полета воздушных судов на основании использования аэрометрического метода. Заявленный датчик давления содержит корпус, который имеет два отверстия, сообщающиеся с измеряемой средой, и...
Тип: Изобретение
Номер охранного документа: 0002653596
Дата охранного документа: 11.05.2018
29.05.2018
№218.016.53cb

Способ измерения магнитного курса подвижного объекта и устройство для его осуществления

Группа изобретений относится к навигационному приборостроению и может быть использована для построения навигационных автономных магнитных компасов. Измерение магнитного курса подвижного объекта осуществляется по значениям выходных сигналов одного феррозонда, первый и второй пермаллоевые...
Тип: Изобретение
Номер охранного документа: 0002653599
Дата охранного документа: 11.05.2018
Показаны записи 61-70 из 115.
02.10.2019
№219.017.ce00

Мажоритарный модуль

Изобретение относится к вычислительной технике. Мажоритарный модуль предназначен для реализации мажоритарной функции пяти аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же пяти аргументов и может быть использован в системах цифровой вычислительной техники как средство...
Тип: Изобретение
Номер охранного документа: 0002700553
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.ce1e

Логический модуль

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей логического модуля за счет обеспечения реализации любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от n аргументов - входных двоичных сигналов, при n=7....
Тип: Изобретение
Номер охранного документа: 0002700550
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.ce5b

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации с помощью константной настройки любой из простых симметричных булевых функций. Технический результат достигается за счет логического...
Тип: Изобретение
Номер охранного документа: 0002700558
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.ce77

Мажоритарный модуль

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации мажоритарной функции n аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же n аргументов, где n есть нечетное число,...
Тип: Изобретение
Номер охранного документа: 0002700555
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.cec7

Мажоритарный модуль

Изобретение относится к вычислительной технике. Мажоритарный модуль предназначен для реализации мажоритарной функции семи аргументов - входных двоичных сигналов - и может быть использован в системах цифровой вычислительной техники как средство предварительной обработки информации. Технический...
Тип: Изобретение
Номер охранного документа: 0002700552
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.cf6a

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в обеспечении параллельной реализации простых симметричных булевых функций. Технический результат достигается за счет логического преобразователя, предназначенного для реализации простых симметричных булевых...
Тип: Изобретение
Номер охранного документа: 0002700556
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.d10a

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от n аргументов - входных двоичных сигналов, при n=6. Логический...
Тип: Изобретение
Номер охранного документа: 0002700557
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.d15d

Мажоритарный модуль

Изобретение относится к вычислительной технике. Мажоритарный модуль предназначен для реализации мажоритарной функции семи аргументов - входных двоичных сигналов и может быть использован в системах цифровой вычислительной техники как средство предварительной обработки информации. Технический...
Тип: Изобретение
Номер охранного документа: 0002700554
Дата охранного документа: 17.09.2019
12.10.2019
№219.017.d55d

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - обеспечение воспроизведения операций med(τ, …, τ), supramed(τ, …, τ). Для этого предложен импульсный селектор, который предназначен для обработки синхронизированных по переднему фронту положительных импульсных сигналов х, …, х...
Тип: Изобретение
Номер охранного документа: 0002702726
Дата охранного документа: 09.10.2019
17.10.2019
№219.017.d676

Сумматор по модулю пять

Устройство предназначено для выполнения операции (X+Y) mod 5, где X,Y∈{000, …, 100} есть трехразрядные двоичные числа, задаваемые двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим...
Тип: Изобретение
Номер охранного документа: 0002702969
Дата охранного документа: 14.10.2019
+ добавить свой РИД