×
14.12.2018
218.016.a6e8

Результат интеллектуальной деятельности: БЫСТРОДЕЙСТВУЮЩИЙ БУФЕРНЫЙ УСИЛИТЕЛЬ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области радиотехники. Технический результат - повышение максимальной скорости нарастания выходного напряжения и уменьшение времени установления переходного процесса в буферном усилителе (БУ) при больших импульсных входных сигналах. Для этого предложен быстродействующий буферный усилитель, который дополнительно содержит инвертирующие усилители тока (7) и (9), база транзистора (13) соединена с входом (3), база транзистора (14) соединена с выходом (6), эмиттеры транзисторов (13) и (14) связаны с шиной (10) через токостабилизирующий двухполюсник (15), коллектор транзистора (14) подключен к шине (8), а коллектор первого транзистора (13) соединен с входом инвертирующего усилителя тока (7), база транзистора (16) соединена с входом (3), база транзистора (17) соединена с выходом (6), эмиттеры транзисторов (16) и (17) связаны с шиной (8) через токостабилизирующий двухполюсник (18), коллектор транзистора (17) подключен к шине (10), а коллектор транзистора (16) соединен с входом инвертирующего усилителя тока (9), причем между эмиттером транзистора (13) и эмиттером транзистора (16) включен конденсатор (19). 5 ил., 1 табл.

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного каскада для усиления быстроизменяющихся аналоговых сигналов по мощности (буферного усилителя), в структуре аналоговых микросхем различного функционального назначения, например, операционных усилителях (ОУ).

Одним из классических вариантов построения буферных усилителей (БУ) являются схемы на основе так называемых «бриллиантовых» составных транзисторов, которые широко применяются в современных аналоговых микросхемах [1-23], в том числе в быстродействующих драйверах линий связи и видеоусилителях (OPA633, BUF600/601, BUF604, BUF634, КМ1432УЕ1, AD9630, МА5033, MAX405, М1432УЕ2, М1432УЕ3 и др.).

Ближайшим прототипом заявляемого устройства является БУ, представленный в патенте США № 5.512.859, fig 3. (эта архитектура БУ присутствует в большем числе других патентов [2-23]). Он содержит первый 1 и второй 2 входные транзисторы разного типа проводимости, объединенные базы которых подключены ко входу устройства 3, первый 4 и второй 5 выходные транзисторы разного типа проводимости, объединенные эмиттеры которых соединены с выходом устройства 6, первая 7 цепь управления статическим режимом первого 1 входного транзистора, согласованная с первой 8 шиной источника питания, связанная с эмиттером первого 1 входного транзистора и базой первого 4 выходного транзистора, вторая 9 цепь управления статическим режимом второго 2 входного транзистора, согласованная со второй 10 шиной источника питания, связанная с эмиттером второго 2 входного транзистора и базой второго 5 выходного транзистора, первая 11 паразитная емкость, связанная с базой второго 5 выходного транзистора, вторая 12 паразитная емкость, связанная с базой первого 4 выходного транзистора, причем коллекторы первого 4 выходного и второго 2 входного транзисторов связаны с первой 8 шиной источника питания, а коллекторы первого 1 входного и второго 5 выходного транзисторов связаны со второй 10 шиной источника питания.

Существенный недостаток известного буферного усилителя состоит в том, что он имеет относительно малую скорость нарастания выходного напряжения (SR), которая обусловлена наличием паразитных емкостей в базовой цепи первого 4 и второго 5 выходных транзисторов. Как следствие, при большом импульсном входном сигнале, из-за нелинейных режимов работы первого 1 и второго 2 входных транзисторов, время установления переходного процесса в известном БУ имеет сравнительно большие значения. Для многих быстродействующих применений БУ – это недопустимо.

Основная задача предполагаемого изобретения состоит в повышении максимальной скорости нарастания выходного напряжения и уменьшении времени установления переходного процесса в БУ при больших импульсных входных сигналах, соизмеренных с напряжением питания.

Поставленная задача достигается тем, что в буферном усилителе фиг. 1, содержащем первый 1 и второй 2 входные транзисторы разного типа проводимости, объединенные базы которых подключены ко входу устройства 3, первый 4 и второй 5 выходные транзисторы разного типа проводимости, объединенные эмиттеры которых соединены с выходом устройства 6, первая 7 цепь управления статическим режимом первого 1 входного транзистора, согласованная с первой 8 шиной источника питания, связанная с эмиттером первого 1 входного транзистора и базой первого 4 выходного транзистора, вторая 9 цепь управления статическим режимом второго 2 входного транзистора, согласованная со второй 10 шиной источника питания, связанная с эмиттером второго 2 входного транзистора и базой второго 5 выходного транзистора, первая 11 паразитная емкость, связанная с базой второго 5 выходного транзистора, вторая 12 паразитная емкость, связанная с базой первого 4 выходного транзистора, причем коллекторы первого 4 выходного и второго 2 входного транзисторов связаны с первой 8 шиной источника питания, а коллекторы первого 1 входного и второго 5 выходного транзисторов связаны со второй 10 шиной источника питания, предусмотрены новые элементы и связи – в качестве первой 7 и второй 9 цепей управления статическим режимом соответствующих первого 1 и второго 2 входных транзисторов применяются первый 7 и второй 9 инвертирующие усилители тока, база первого 13 дополнительного транзистора соединена со входом устройства 3, база второго 14 дополнительного транзистора соединена с выходом устройства 6, объединенные эмиттеры первого 13 и второго 14 дополнительных транзисторов связаны со второй 10 шиной источника питания через первый 15 дополнительный токостабилизирующий двухполюсник, коллектор второго 14 дополнительного транзистора подключен к первой 8 шине источника питания, а коллектор первого 13 дополнительного транзистора соединен со входом первого 7 инвертирующего усилителя тока, база третьего 16 дополнительного транзистора соединена со входом устройства 3, база четвертого 17 дополнительного транзистора соединена с выходом устройства 6, объединенные эмиттеры третьего 16 и четвертого 17 дополнительных транзисторов связаны с первой 8 шиной источника питания через второй 18 дополнительный токостабилизирующий двухполюсник, коллектор четвертого 17 дополнительного транзистора подключен ко второй 10 шине источника питания, а коллектор третьего 16 дополнительного транзистора соединен со входом второго 9 инвертирующего усилителя тока, причем между эмиттером первого 13 дополнительного транзистора и эмиттером третьего 16 дополнительного транзистора включен корректирующий конденсатор 19.

На чертеже фиг. 1 представлена схема БУ-прототип, а на чертеже фиг. 2 – схема заявляемого устройства.

На чертеже фиг. 3 приведена схема заявляемого БУ фиг. 2 в среде PSpice на элементах радиационно-стойкого базового матричного кристалла АБМК_1.3 (ОАО «Интеграл», г. Минск).

На чертеже фиг. 4 показаны переходные процессы переднего фронта в заявляемом БУ фиг. 3 при амплитуде входного импульсного сигнала Uвх=3В и разных значениях ёмкости корректирующего конденсатора 19 С1(С19)=Сvar=0;10;50пФ.

На чертеже фиг. 5 показаны переходные процессы заднего фронта в заявляемом БУ фиг. 3 при амплитуде входного импульсного сигнала Uвх=3В и разных значениях ёмкости корректирующего конденсатора 19 С1(С19)=Сvar=0;10;50пФ.

Быстродействующий буферный усилитель фиг. 2 содержит первый 1 и второй 2 входные транзисторы разного типа проводимости, объединенные базы которых подключены ко входу устройства 3, первый 4 и второй 5 выходные транзисторы разного типа проводимости, объединенные эмиттеры которых соединены с выходом устройства 6, первая 7 цепь управления статическим режимом первого 1 входного транзистора, согласованная с первой 8 шиной источника питания, связанная с эмиттером первого 1 входного транзистора и базой первого 4 выходного транзистора, вторая 9 цепь управления статическим режимом второго 2 входного транзистора, согласованная со второй 10 шиной источника питания, связанная с эмиттером второго 2 входного транзистора и базой второго 5 выходного транзистора, первая 11 паразитная емкость, связанная с базой второго 5 выходного транзистора, вторая 12 паразитная емкость, связанная с базой первого 4 выходного транзистора, причем коллекторы первого 4 выходного и второго 2 входного транзисторов связаны с первой 8 шиной источника питания, а коллекторы первого 1 входного и второго 5 выходного транзисторов связаны со второй 10 шиной источника питания. В качестве в качестве первой 7 и второй 9 цепей управления статическим режимом соответствующих первого 1 и второго 2 входных транзисторов применяются первый 7 и второй 9 инвертирующие усилители тока, база первого 13 дополнительного транзистора соединена со входом устройства 3, база второго 14 дополнительного транзистора соединена с выходом устройства 6, объединенные эмиттеры первого 13 и второго 14 дополнительных транзисторов связаны со второй 10 шиной источника питания через первый 15 дополнительный токостабилизирующий двухполюсник, коллектор второго 14 дополнительного транзистора подключен к первой 8 шине источника питания, а коллектор первого 13 дополнительного транзистора соединен со входом первого 7 инвертирующего усилителя тока, база третьего 16 дополнительного транзистора соединена со входом устройства 3, база четвертого 17 дополнительного транзистора соединена с выходом устройства 6, объединенные эмиттеры третьего 16 и четвертого 17 дополнительных транзисторов связаны с первой 8 шиной источника питания через второй 18 дополнительный токостабилизирующий двухполюсник, коллектор четвертого 17 дополнительного транзистора подключен ко второй 10 шине источника питания, а коллектор третьего 16 дополнительного транзистора соединен со входом второго 9 инвертирующего усилителя тока, причем между эмиттером первого 13 дополнительного транзистора и эмиттером третьего 16 дополнительного транзистора включен корректирующий конденсатор 19.

Рассмотрим работу заявляемого БУ фиг. 2.

Статический режим схемы фиг. 2 устанавливается первым 15 и вторым 18 дополнительными токостабилизирующими двухполюсниками, а также зависит от разности между входным и выходным напряжениями БУ, которая в идеальном случае должна быть близка к нулю. При коэффициенте передачи по току Ki≈1 первого 7 и второго 9 инвертирующих усилителей тока статические эмиттерные токи первого 1
() и второго 2 () входных транзисторов будут определяться формулами

(1)

При малых входных импульсных сигналах все элементы схемы БУ работают в линейном режиме, и как следствие, БУ имеет максимально возможное быстродействие. В этом режиме переменная составляющая напряжения между эмиттерами первого 13 (второго 14) и третьего 16 (четвертого 17) дополнительных транзисторов близка к нулю, так как приращения напряжений между входом 3 и выходом 6 устройства идентичны. Поэтому корректирующий конденсатор 19 не влияют на работу схемы БУ в режиме малого сигнала.

При большом положительном импульсном входном сигнале (соизмеримом с напряжением питания) второй 14 и третий 16 дополнительные транзисторы запираются, и поэтому медленный заряд второй 12 паразитной емкости обеспечивается выходным током первого 7 инвертирующего усилителя тока. В этом режиме образуется большая разность напряжений между эмиттерами первого 13 и четвертого 17 дополнительных транзисторов, которая дифференцируются корректирующим конденсатором 19. В результате через корректирующий конденсатор 19 формируется большой импульс тока, который передается через первый 13 дополнительный транзистор на вход первого 7 инвертирующего усилителя тока, а затем – в цепь базы первого 4 выходного транзистора. Как следствие скорость перезаряда второй 12 паразитной емкости существенно возрастает, что способствует быстрому увеличению напряжения на базе первого 4 выходного транзистора и, как следствие, выходного напряжения БУ.

По мере приближения уровня выходного напряжения uвых к уровню входного напряжения БУ uвх, приращение напряжения на корректирующем конденсаторе 19, и следовательно, ток через данный корректирующий конденсатор 19 уменьшаются. В конечном итоге схема БУ фиг. 2 входит в линейный режим, когда ток заряда второй 12 паразитной емкости уменьшается до уровня тока 0,5I15=I0 первого 15 дополнительного токостабилизирующего двухполюсника.

Компьютерное моделирование схемы фиг. 3, представленное на чертежах фиг. 4 и фиг. 5, показывает, что в сравнении с БУ-прототипом динамические параметры предлагаемого БУ существенно улучшаются. Так для переднего фронта скорость нарастания выходного напряжения БУ увеличивается более, чем в 310 раз (см. табл. 1).

Таблица 1 – Взаимосвязь ёмкости корректирующего конденсатора 19 С1(С19)=Сvar=0;10;50пФ и максимальной скорости нарастания выходного напряжения БУ фиг. 3 при статических токах I1=I2=100мкА

Ёмкость корректирующего конденсатора С1(С19)=Сvar, пФ Передний фронт
SR, В/мкс
Задний фронт
SR, В/мкс
1 0 35,24 30,09
2 10 64,27 348,02
3 50 10859,72 929,28

Замечательной особенностью схемы фиг. 2 является малое значение напряжение смещения нуля. Это обусловлено наличием в данной схеме цепи отрицательной обратной связи между входом 3 и выходом 6 устройства, которая образуется первым 13 и вторым 14 (третьим 16 и четвертым 17) дополнительными транзисторами, а также первым 7 и вторым 9 инвертирующими усилителями тока.

Таким образом, заявляемое устройство в сравнением с БУ-прототипом обладает более высокими техническими параметрами.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент США № 5.512.859 fig.3

2. Патент США № 6.268.769 fig.3

3. Патент США № 6.420.933

4. Патент США № 5.223.122

5. Патентная заявка США № 2004/0196101

6. Патентная заявка США № 2005/0264358 fig.1

7. Патентная заявка США № 2002/0175759

8. Патент США № 5.049.653 fig.8

9. Патент США № 4.837.523

10. Патент США № 5.179.355

11. Патент Японии JP 10.163.763

12. Патент Японии JP 10.270.954

13. Патент США № 5.170.134 fig.6

14. Патент США № 4.540.950

15. Патент США № 4.424.493

16. Патент Японии JP 6310950

17. Патент США № 5.378.938

18. Патент США № 4.827.223

19. Патент США № 6.160.451

20. Патент США № 4.639.685

21. А.св. СССР 1506512

22. Патент США № 5.399.991

23.Патент США № 6.542.032.

Быстродействующий буферный усилитель, содержащий первый (1) и второй (2) входные транзисторы разного типа проводимости, объединенные базы которых подключены к входу устройства (3), первый (4) и второй (5) выходные транзисторы разного типа проводимости, объединенные эмиттеры которых соединены с выходом устройства (6), первую (7) цепь управления статическим режимом первого (1) входного транзистора, согласованную с первой (8) шиной источника питания, связанную с эмиттером первого (1) входного транзистора и базой первого (4) выходного транзистора, вторую (9) цепь управления статическим режимом второго (2) входного транзистора, согласованную со второй (10) шиной источника питания, связанную с эмиттером второго (2) входного транзистора и базой второго (5) выходного транзистора, первую (11) паразитную емкость, связанную с базой второго (5) выходного транзистора, вторую (12) паразитную емкость, связанную с базой первого (4) выходного транзистора, причем коллекторы первого (4) выходного и второго (2) входного транзисторов связаны с первой (8) шиной источника питания, а коллекторы первого (1) входного и второго (5) выходного транзисторов связаны со второй (10) шиной источника питания, отличающийся тем, что в качестве первой (7) и второй (9) цепей управления статическим режимом соответствующих первого (1) и второго (2) входных транзисторов применяются первый (7) и второй (9) инвертирующие усилители тока, база первого (13) дополнительного транзистора соединена с входом устройства (3), база второго (14) дополнительного транзистора соединена с выходом устройства (6), объединенные эмиттеры первого (13) и второго (14) дополнительных транзисторов связаны со второй (10) шиной источника питания через первый (15) дополнительный токостабилизирующий двухполюсник, коллектор второго (14) дополнительного транзистора подключен к первой (8) шине источника питания, а коллектор первого (13) дополнительного транзистора соединен с входом первого (7) инвертирующего усилителя тока, база третьего (16) дополнительного транзистора соединена с входом устройства (3), база четвертого (17) дополнительного транзистора соединена с выходом устройства (6), объединенные эмиттеры третьего (16) и четвертого (17) дополнительных транзисторов связаны с первой (8) шиной источника питания через второй (18) дополнительный токостабилизирующий двухполюсник, коллектор четвертого (17) дополнительного транзистора подключен ко второй (10) шине источника питания, а коллектор третьего (16) дополнительного транзистора соединен с входом второго (9) инвертирующего усилителя тока, причем между эмиттером первого (13) дополнительного транзистора и эмиттером третьего (16) дополнительного транзистора включен корректирующий конденсатор (19).
БЫСТРОДЕЙСТВУЮЩИЙ БУФЕРНЫЙ УСИЛИТЕЛЬ
БЫСТРОДЕЙСТВУЮЩИЙ БУФЕРНЫЙ УСИЛИТЕЛЬ
БЫСТРОДЕЙСТВУЮЩИЙ БУФЕРНЫЙ УСИЛИТЕЛЬ
БЫСТРОДЕЙСТВУЮЩИЙ БУФЕРНЫЙ УСИЛИТЕЛЬ
БЫСТРОДЕЙСТВУЮЩИЙ БУФЕРНЫЙ УСИЛИТЕЛЬ
Источник поступления информации: Роспатент

Показаны записи 81-90 из 186.
12.04.2019
№219.017.0b7f

Буферный усилитель на комплементарных полевых транзисторах с управляющим p-n переходом для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в качестве двухтактных буферных и выходных усилителей мощности различных аналоговых устройств (операционных усилителей, драйверов линий связи и т.п.), допускающих работу в условиях воздействия проникающей...
Тип: Изобретение
Номер охранного документа: 0002684489
Дата охранного документа: 09.04.2019
12.04.2019
№219.017.0bd4

Быстродействующий дифференциальный операционный усилитель с дифференцирующими цепями коррекции

Изобретение относится к дифференциальным операционным усилителям. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения без ухудшения энергетических параметров. Дифференциальный операционный усилитель содержит входной дифференциальный каскад с...
Тип: Изобретение
Номер охранного документа: 0002684500
Дата охранного документа: 09.04.2019
12.04.2019
№219.017.0c0b

Дифференциальный каскад на комплементарных полевых транзисторах

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения, например, операционных усилителях (ОУ), компараторах, мостовых усилителях мощности и т.п., в...
Тип: Изобретение
Номер охранного документа: 0002684473
Дата охранного документа: 09.04.2019
13.04.2019
№219.017.0c2b

Система отопления и вентиляции помещения путем утилизации отработанных дымовых газов котельной с независимой системой регулирования температуры

Изобретение относится к дисциплине энергосбережениия и может быть использовано для отопления и вентиляции жилых помещений, помещений с временным пребыванием людей и нежилых помещений. Технической задачей изобретения является создание системы отопления и вентиляции помещения с использованием...
Тип: Изобретение
Номер охранного документа: 0002684678
Дата охранного документа: 11.04.2019
27.04.2019
№219.017.3cdf

Фотоэлектрический способ определения средней концентрации и среднего размера частиц пыли

Изобретение относится к измерительной технике. Фотоэлектрический способ определения среднего размера и средней концентрации частиц пыли включает преобразование импульсного напряжения в световой поток, зондирование области исследуемой среды световым пучком, разделение светового потока,...
Тип: Изобретение
Номер охранного документа: 0002686401
Дата охранного документа: 25.04.2019
10.05.2019
№219.017.514b

Буферный усилитель для работы при низких температурах

Изобретение относится к вычислительной технике. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения буферного усилителя. Буферный усилитель для работы при низких температурах содержит вход и выход устройства, неинвертирующий...
Тип: Изобретение
Номер охранного документа: 0002687161
Дата охранного документа: 07.05.2019
29.05.2019
№219.017.6296

Полосовой arc-фильтр на двух операционных усилителях с понижением частоты полюса и независимой подстройкой основных параметров

Изобретение относится к радиотехнике и связи и может быть использовано в качестве интерфейса для ограничения спектра источника сигнала. Техническим результатом изобретения является создание схемы полосового АRC-фильтра с понижением частоты полюса, которая обеспечивает независимую подстройку...
Тип: Изобретение
Номер охранного документа: 0002688237
Дата охранного документа: 21.05.2019
29.05.2019
№219.017.62c0

Дифференциальный усилитель на комплементарных полевых транзисторах с управляющим p-n переходом

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов. Технический результат заключается в повышении стабильности статического режима входных полевых транзисторов при отрицательных температурах, возможности изменения...
Тип: Изобретение
Номер охранного документа: 0002688225
Дата охранного документа: 21.05.2019
29.05.2019
№219.017.62d9

Быстродействующий дифференциальный операционный усилитель

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в аналоговых интерфейсах и устройствах преобразования сигналов. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения ДОУ. Быстродействующий дифференциальный...
Тип: Изобретение
Номер охранного документа: 0002688227
Дата охранного документа: 21.05.2019
06.06.2019
№219.017.7401

Способ шелушения зерна овса

Изобретение относится к мукомольно-крупяной промышленности и может быть применено при проведении шелушения зерна овса. В процессе способа для перевода оболочек зерна в хрупкое состояние проводят предварительное вакуумирование зерна, находящегося в перфорированной гибкой оболочке с диаметром...
Тип: Изобретение
Номер охранного документа: 0002690476
Дата охранного документа: 03.06.2019
Показаны записи 81-90 из 216.
25.08.2017
№217.015.b502

Планарная индуктивность

Изобретение относится к пассивной элементной базе устройств радиотехники и связи и может найти широкое применение в различных усилителях, смесителях и RLC-фильтрах ВЧ и СВЧ диапазонов, радиоприемниках и радиопередатчиках и т.п. Технический результат: увеличение численных значений L планарной...
Тип: Изобретение
Номер охранного документа: 0002614188
Дата охранного документа: 23.03.2017
25.08.2017
№217.015.b96a

Биполярно-полевой мультидифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники. Технический результат: повышение коэффициента усиления по напряжению разомкнутого мультидифференциального операционного усилителя при сохранении высокой стабильности нулевого уровня. Для этого предложен биполярно-полевой мультидифференциальный...
Тип: Изобретение
Номер охранного документа: 0002615071
Дата охранного документа: 03.04.2017
25.08.2017
№217.015.b973

Прецизионный двухкаскадный дифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат заключается в повышении коэффициента усиления дифференциального сигнала в разомкнутом состоянии двухкаскадного ОУ до уровня 90÷400 дБ....
Тип: Изобретение
Номер охранного документа: 0002615070
Дата охранного документа: 03.04.2017
25.08.2017
№217.015.b9ac

Rs-триггер

Изобретение относится к области вычислительной техники. Технический результат: создание RS-триггера, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. Для этого предложен RS-триггер, который содержит первый 1 (S) и второй 2 (R) логические входы...
Тип: Изобретение
Номер охранного документа: 0002615069
Дата охранного документа: 03.04.2017
25.08.2017
№217.015.b9bd

Биполярно-полевой дифференциальный операционный усилитель

Изобретение относится к области радиотехники. Технический результат: повышение разомкнутого коэффициента усиления по напряжению операционного усилителя (ОУ) при сохранении высоких показателей по стабильности напряжения смещения нуля. Для этого предложен биполярно-полевой дифференциальный...
Тип: Изобретение
Номер охранного документа: 0002615068
Дата охранного документа: 03.04.2017
25.08.2017
№217.015.b9be

Операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Технический результат заключается в повышении прецизионности операционного усилителя в условиях дестабилизирующих факторов. Операционный усилитель...
Тип: Изобретение
Номер охранного документа: 0002615066
Дата охранного документа: 03.04.2017
25.08.2017
№217.015.bfe5

Дифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники. Технический результат: повышение коэффициента усиления по напряжению в разомкнутом дифференциальном операционном усилителе при высокой температурной и радиационной стабильности статического режима транзисторов его промежуточного каскада. В схему...
Тип: Изобретение
Номер охранного документа: 0002616573
Дата охранного документа: 17.04.2017
25.08.2017
№217.015.c03e

Инструментальный усилитель с повышенным ослаблением входного синфазного сигнала

Изобретение относится к области измерительной техники и может быть использовано в качестве прецизионного устройства усиления сигналов различных датчиков. Технический результат заключается в повышении коэффициента ослабления входных синфазных сигналов инструментального усилителя....
Тип: Изобретение
Номер охранного документа: 0002616570
Дата охранного документа: 17.04.2017
25.08.2017
№217.015.d063

Дифференциальный инструментальный усилитель с парафазным выходом

Изобретение относится к области аналоговой усилительной техники. Технический результат: повышение значения коэффициента передачи по напряжению. Для этого предложен дифференциальный инструментальный усилитель с парафазным выходом, который содержит неинвертирующий вход (1) устройства и синфазный...
Тип: Изобретение
Номер охранного документа: 0002621291
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0af

Дифференциальный операционный усилитель для работы при низких температурах

Изобретение относится к области электроники. Технический результат - повышение коэффициента ослабления входного синфазного сигнала. Для этого предложен дифференциальный операционный усилитель для работы при низких температурах, который содержит первый (1) входной полевой транзистор, первый (2)...
Тип: Изобретение
Номер охранного документа: 0002621286
Дата охранного документа: 01.06.2017
+ добавить свой РИД