×
18.05.2018
218.016.50be

Результат интеллектуальной деятельности: СХЕМА И СПОСОБ ДЛЯ ОПТИМИЗАЦИИ ДИАПАЗОНА ВХОДНОГО НАПРЯЖЕНИЯ ИНТЕГРАЛЬНОЙ МИКРОСХЕМЫ

Вид РИД

Изобретение

№ охранного документа
0002653179
Дата охранного документа
08.05.2018
Аннотация: Изобретение относится к технологии переключения подачи электропитания и может быть использовано для оптимизации диапазона входного напряжения интегральной микросхемы. В схеме для оптимизации диапазона входного напряжения интегральной микросхемы (ИС) блок повышения напряжения получает входное напряжение и затем выводит напряжение соответствующего уровня; триггерный блок сравнивает уровень напряжения, выведенного блоком повышения напряжения, с заданным пороговым напряжением и выводит сигнал разрешения соответствующего уровня на выход сигнала разрешения интегральной микросхемы на основании результата сравнения, чтобы управлять включением/отключением интегральной микросхемы; и блок стабилизатора напряжения получает напряжения, выведенные блоком повышения напряжения и триггерным блоком и затем выводит напряжение соответствующего уровня на блок повышения напряжения на основании уровней напряжения, выведенных блоком повышения напряжения и триггерным блоком, чтобы уровень напряжения на выходе блока повышения напряжения был выше или равен пороговому напряжению и за счет этого включалась интегральная микросхема, или чтобы уровень напряжения на выходе блока повышения напряжения поддерживался на уровне выше или равном пороговому напряжению и за счет этого на работу интегральной микросхемы не влияли изменения во входном напряжении. Технический результат – обеспечение непрерывной работы ИС в нормальном режиме при изменении входного напряжения в определенных пределах. 2 н. и 2 з.п. ф-лы, 2 ил.

Область техники

Настоящее раскрытие относится к технологии переключения подачи электропитания и, в частности, к схеме и способу для оптимизации диапазона входного напряжения интегральной микросхемы.

Предпосылки для создания изобретения

После подачи электропитания на выход сигнала разрешения (EN) интегральной микросхемы в ней выполняется процесс инициализации. После завершения процесса инициализации внутренний уровень переключения (а именно разрешающий уровень) становится высоким, и интегральная микросхема соответственно начинает нормально работать. Во время нормальной работы интегральной микросхемы, если напряжение подводимого электропитания нестабильно и колеблется, уровень выхода сигнала разрешения EN может быть снижен, так что интегральная микросхема прекращает работать.

Раскрытие изобретения

Для решения вышеуказанной задачи настоящее раскрытие предлагает схему и способ для оптимизации диапазона входного напряжения интегральной микросхемы, чтобы обеспечить продолжение работы интегральной микросхемы в нормальном режиме, когда входное напряжение изменяется в определенных пределах.

Настоящее раскрытие предлагает схему для оптимизации диапазона входного напряжения интегральной микросхемы, которая включает:

блок повышения напряжения, вход которого электрически соединен с входным напряжением, для уравнивания уровня напряжения на его выходном выводе на основании входного напряжения;

триггерный блок, электрически подсоединенное между уравнивающим устройством и выходом сигнала разрешения интегральной микросхемы, для сравнения уровня напряжения на выходе блока повышения напряжения с заданным пороговым напряжением и подачи сигнала разрешения соответствующего уровня на выход сигнала разрешения интегральной микросхемы на основании результата сравнения, чтобы управлять включением/отключением интегральной микросхемы; и

блок стабилизатора напряжения, первый вход которого электрически соединен с выходом блока повышения напряжения, второй вход которого электрически соединен с выходом триггерного блока, и выход которого электрически соединен с управляющим входом блока повышения напряжения, для подачи напряжения соответствующего уровня на блок повышения напряжения на основании напряжений на выходах блока повышения напряжения и триггерного блока, чтобы уровень напряжения на выходе блока повышения напряжения был выше или равен пороговому напряжению и за счет этого включалась интегральная микросхема, или чтобы уровень напряжения на выходе блока повышения напряжения поддерживался на уровне выше или равном пороговому напряжению и за счет этого на работу интегральной микросхемы не влияли изменения во входном напряжении.

Вышеупомянутое блок повышения напряжения включает переключающий транзистор р-типа, подтягивающий резистор и резистор деления напряжения; исток переключающего транзистора р-тииа. электрически соединен с первым выводом подтягивающего резистора и используется как вход блока повышения напряжения для приема входного напряжения; сток переключающего транзистора р-типа используется как выход блока повышения напряжения и электрически заземлен через резистор деления напряжения; и затвор переключающего транзистора p-типа используется как управляющий вход блока повышения напряжения и электрически соединен со вторым выводом подтягивающего резистора.

Вышеупомянутое триггерный блок включает триггер Шмитта и инвертор, соединенные последовательно, при этом вход триггера Шмитта используется как вход триггерного блока и электрически соединен с выходом блока повышения напряжения, и выход инвертора используется как выход триггерного блока и электрически соединен с выходом сигнала разрешения интегральной микросхемы.

Вышеупомянутое блок стабилизатора напряжения включает первый, второй и третий полупроводниковые стабилитроны, соединенные последовательно, и первый, и второй переключающие транзисторы; катод первого стабилитрона электрически соединен с управляющим входом блока повышения напряжения, анод первого стабилитрона электрически соединен с катодом второго стабилитрона, анод второго стабилитрона электрически соединен с катодом третьего стабилитрона и анод третьего стабилитрона электрически заземлен; первый электрод и второй электрод первого переключающего транзистора электрически соединены с обоими выводами третьего стабилитрона соответственно, и затвор первого переключающего транзистора электрически соединен с выходом блока повышения напряжения; и первый электрод, и второй электрод второго переключающего транзистора электрически соединены с катодом второго стабилитрона и анодом третьего стабилитрона соответственно, и затвор второго переключающего транзистора электрически соединен с выходом триггерного блока.

Вышеупомянутые первый и второй переключающие транзисторы являются переключающими транзисторами n-типа.

Вышеупомянутые первый и второй переключающие транзисторы являются переключающими транзисторами р-типа.

Помимо этого, настоящее раскрытие также предлагает способ оптимизации схемы с диапазоном входного напряжения интегральной микросхемы, включающий следующие этапы:

получение блоком повышения напряжения входного напряжения с последующим выводом напряжения соответствующего уровня;

сравнение триггерным блоком уровня напряжения, выведенного блоком повышения напряжения, с заданным пороговым напряжением, и подача сигнала разрешения соответствующего уровня на выход сигнала разрешения интегральной микросхемы на основании результата сравнения, чтобы управлять включением/отключением интегральной микросхемы; и

получение блоком стабилизатора напряжения уровней напряжения, выведенных блоком повышения напряжения и триггерным блоком с последующим выводом напряжения соответствующего уровня на блок повышения напряжения на основании уровней напряжения, выведенных блоком повышения напряжения и триггерным блоком, чтобы уровень напряжения на выходе блока повышения напряжения был выше или равен пороговому напряжению и за счет этого включалась интегральная микросхема, или чтобы уровень напряжения на выходе блока повышения напряжения поддерживался на уровне выше или равном пороговому напряжению и за счет этого на работу интегральной микросхемы не влияли изменения во входном напряжении.

По сравнению с известным уровнем техники, схема и способ, предложенные в настоящем раскрытии, для оптимизации диапазона входного напряжения интегральной микросхемы обеспечивают продолжение работы ИС в нормальном режиме, когда входное напряжение изменяется в определенных пределах.

Краткое описание чертежей

Прилагаемые чертежи представлены для более глубокого понимания настоящего раскрытия и являются частью описания для толкования настоящего раскрытия вместе с вариантами осуществления настоящего изобретения, а не для ограничения настоящего изобретения. На прилагаемых чертежах показано следующее.

Фиг. 1 - принципиальная схема деталей схемы для оптимизации диапазона входного напряжения интегральной микросхемы согласно настоящему изобретению.

Фиг.2 - принципиальная схема соединений в одном варианте осуществления схемы для оптимизации диапазона входного напряжения интегральной микросхемы согласно настоящему изобретению.

Подробное описание вариантов осуществления

На Фиг. 1 показана принципиальная схема предложенной схемы для оптимизации диапазона входного напряжения Vin интегральной микросхемы согласно настоящему изобретению, при этом схема включает следующее.

Блок повышения напряжения 10, имеющее вход 11, электрически соединенный с входным напряжением Vin, и предназначенное для уравнивания уровня напряжения выхода 12 с входным напряжением Vin.

Триггерный блок 20, имеющее вход 21, электрически соединенный с выходом 12 блока повышения напряжения 10, и выход 22, электрически соединенный с выходом сигнала разрешения EN интегральной микросхемы, и предназначенное для сравнения уровня напряжения, выводимого блоком повышения напряжения 10, с заданным пороговым напряжением VT+, при этом:

сигнал разрешения низкого уровня выводится триггерным блоком 20 на выход сигнала разрешения EN интегральной микросхемы, когда уровень напряжения, выводимого блоком повышения напряжения 10, ниже заданного порогового напряжения VT+, так что интегральная микросхема не может работать, и

сигнал разрешения высокого уровня выводится триггерным блоком 20 на выход сигнала разрешения EN интегральной микросхемы, когда уровень напряжения, выводимого блоком повышения напряжения 10, выше или равен заданному пороговому напряжению VT+, так что интегральная микросхема начинает работать;

блок стабилизатора напряжения 30, имеющее первый вход 31, электрически соединенный с выходом 12 блока повышения напряжения 10, второй вход 32, электрически соединенный с выходом 22 триггерного блока 20, и выход 33, электрически соединенный с управляющим входом 13 блока повышения напряжения 10, и предназначенное для подачи стабилизирующего напряжения соответствующего уровня на блок повышения напряжения 10 согласно напряжениям, выведенным блоком повышения напряжения 10 и триггерным блоком 20, так что

на первой стадии уровень напряжения, выведенного блоком повышения напряжения 10, выше или равен пороговому напряжению VT+, так что интегральная микросхема начинает работать, и

на второй стадии уровень напряжения, выведенного блоком повышения напряжения 10, поддерживается на уровне выше или равном пороговому напряжению VT+, так что на работу интегральной микросхемы не влияют изменения во входном напряжении Vin.

На Фиг. 2 показана принципиальная схема соединений в одном варианте осуществления схемы для оптимизации входного напряжения Vin интегральной микросхемы согласно настоящему изобретению.

В данном случае блок повышения напряжения 10 включает переключающий транзистор p-типа Q1, подтягивающий резистор R1 и резистор деления напряжения R2. Исток переключающего транзистора p-типа Q1 электрически соединен с первым выводом подтягивающего резистора R1 и используется в качестве входа 11 блока повышения напряжения 10 для приема входного напряжения Vin. Сток переключающего транзистора p-типа Q1 используется как выход 12 блока повышения напряжения 10 и электрически заземлен через резистор деления напряжения R2. Затвор переключающего транзистора p-типа Q1 используется как управляющий вход 13 блока повышения напряжения 10 и электрически соединен со вторым выводом подтягивающего резистора R1.

В данном случае входное напряжение Vin составляет 20 В и колеблется в определенных пределах, например от 20 В до 6 В.

Триггерный блок 20 включает триггер Шмитта и инвертор NOT, соединенные последовательно друг с другом, вход триггера Шмитта используется как вход 21 триггерного блока 20 и электрически соединен с выходом 12 блока повышения напряжения 10, и выход инвертора NOT используется как выход 22 триггерного блока 20 и электрически соединен с выходом сигнала разрешения EN интегральной микросхемы.

В данном случае пороговое напряжение VT+ триггера Шмитта составляет 5 В. То есть, когда уровень напряжения, подводимого к триггеру Шмитта ниже чем 5 В, триггер Шмитта выводит напряжение высокого уровня, и затем, после того как это напряжение высокого уровня будет инвертировано инвертором NOT, сигнал разрешения низкого уровня подается на выход сигнала разрешения EN интегральной микросхемы. Когда уровень напряжения, подводимого к триггеру Шмитта, выше или равно 5 В, триггер Шмитта выводит напряжение низкого уровня, и после того, как это напряжение низкого уровня будет инвертировано инвертором NOT, сигнал разрешения высокого уровня подается на выход сигнала разрешения EN интегральной микросхемы.

Блок стабилизатора напряжения 30 включает первый, второй и третий стабилитроны ZD1, ZD2 и ZD3, соединенные последовательно, и первый, и второй переключающие транзисторы Q2 и Q3 n-типа.

В данном случае катод первого стабилитрона ZD1 электрически соединен с управляющим входом 13 блока повышения напряжения 10, а именно со вторым выводом подтягивающего резистора R1, анод первого стабилитрона ZD1 электрически соединен с катодом второго стабилитрона ZD2, анод второго стабилитрона ZD2 электрически соединен с катодом третьего стабилитрона ZD3 и анод третьего стабилитрона ZD3 электрически заземлен.

Исток первого переключающего транзистора Q2 n-типа электрически соединен с катодом третьего стабилитрона ZD3 в блоке стабилизатора напряжения 30, и его сток электрически заземлен, и затвор первого переключающего транзистора Q2 n-типа электрически соединен с выходом 12 блока повышения напряжения 10, так что катод третьего стабилитрона ZD3 соединяется с заземлением под действием напряжения высокого уровня, выводимого блоком повышения напряжения 10, то есть два вывода третьего стабилитрона ZD3 короткозамкнуты.

Исток второго переключающего транзистора Q3 n-типа электрически соединен с катодом второго стабилитрона ZD2 в блоке стабилизатора напряжения 30, и его сток электрически заземлен, и затвор второго переключающего транзистора Q3 n-типа электрически соединен с выходом 22 триггерного блока 20, так что катод второго стабилитрона ZD2 соединяется с заземлением под действием напряжения высокого уровня, выводимого триггерным блоком 20, то есть второй и третий стабилитроны ZD2 и ZD3 короткозамкнуты одновременно.

В данном случае напряжения обратного переключения первого, второго и третьего стабилитронов ZD1, ZD2 и ZD3 составляют 5,1 В. Первый и второй переключающие транзисторы Q2 и Q3 n-типа выполняют функции короткого замыкания соответствующих стабилитронов под управлением сигналов их затворов. Таким образом, также возможна замена на другие управляемые переключатели с такими же или сходными функциями.

Принцип работы вышеупомянутой схемы будет более подробно описан ниже.

На первой стадии:

1) когда блок повышения напряжения 10 начинает получать входное напряжение Vin (Vin = 20 В), первый, второй и третий стабилитроны ZD1, ZD2 и ZD3 в блоке стабилизатора напряжения 30 включаются для работы и ток протекает через подтягивающий резистор R1. Из-за действий первого, второго и третьего стабилитронов ZD1, ZD2 и ZD3 по стабилизации напряжения напряжение на втором выводе подтягивающего резистора R1 (а именно напряжение на затворе переключающего транзистора p-типа Q1) устанавливается на уровне приблизительно 15 В. В это время исток и сток переключающего транзистора p-типа соединены, затем ток истока-стока переключающего транзистора p-типа протекает через резистор деления напряжения R2 и напряжение на выходном выводе 12 блока повышения напряжения 10 начинает повышаться и становится выше нуля;

2) когда напряжение на выходном выводе 12 блока повышения напряжения 10 повышается, напряжение на затворе первого переключающего транзистора Q2 «-типа также повышается, и исток, и сток соединяются, чтобы закоротить два вывода третьего стабилитрона ZD3. В это время работают только первый и второй стабилитроны ZD1 и ZD2 в блоке стабилизатора напряжения 30. Из-за действий первого и второго стабилитронов ZD1 и ZD2 по стабилизации напряжения напряжение на втором выводе подтягивающего резистора R1 (а именно напряжение на затворе переключающего транзистора Q1 p-типа) устанавливается на уровне приблизительно 10 В, и за счет этого падение напряжения между двумя выводами подтягивающего резистора R1 увеличивается, то есть абсолютное значение разницы напряжений затвора-истока (ниже нуля) переключающего транзистора р-типа увеличивается. Согласно кривой рабочей характеристики переключающего транзистора р-типа, ток истока-стока переключающего транзистора p-типа также увеличивается, так что напряжение на выходном выводе 12 блока повышения напряжения 10 непрерывно повышается пока выходное напряжение ниже, чем пороговое напряжение VT+ триггера Шмитта. В данный период триггер Шмитта выводит напряжение высокого уровня, которое затем поступает в инвертор NOT, и, таким образом, сигнал разрешения низкого уровня подается на выход сигнала разрешения EN интегральной микросхемы, так что интегральная микросхема пока не начинает работать;

3) когда напряжение на выходном выводе 12 блока повышения напряжения 10 станет выше или равным пороговому напряжению VT+ триггера Шмитта, триггер Шмитта выводит напряжение низкого уровня, которое затем поступает в инвертор NOT, и, таким образом, сигнал разрешения высокого уровня выводится на выход сигнала разрешения EN интегральной микросхемы, так что интегральная микросхема начинает работать.

На второй стадии:

поскольку напряжение на выходном выводе 22 триггерного блока 20 высокое, исток и сток второго переключающего транзистора Q3 n-типа соединяются, чтобы закоротить второй и третий стабилитроны ZD2 и ZD3 одновременно. В это время работает только один первый стабилитрон ZD1 в блоке стабилизатора напряжения 30. Из-за действия первого стабилитрона ZD 1 по стабилизации напряжения напряжение на втором выводе подтягивающего резистора R1 (а именно напряжение на затворе переключающего транзистора Q1 р-типа) устанавливается на уровне приблизительно 5 В. В это время, даже в случае большого колебания входного напряжения Vin, например, падению с 20 В до 6 В, ток протекает через подтягивающий резистор R1 и переключающий транзистор Q1 р-типа поэтому находится во включенном состоянии, пока входное напряжение Vin выше, чем напряжение обратного переключения 5,1 В первого стабилитрона ZD1, при этом первый стабилитрон ZD1 остается включенным. В это время напряжение на выходном выводе 12 блока повышения напряжения 10 приблизительно равно входному напряжению Vin, но выше или равно пороговому напряжению VT+ триггера Шмитта, и триггерный блок 20, таким образом, подает сигнал разрешения высокого уровня на вывод EN интегральной микросхемы, так что интегральная микросхема продолжает работать в нормальном режиме, и на нее не влияет колебание входного напряжения. Конечно, входное напряжение Vin не должно быть неопределенно низким. Когда входное напряжение ниже, чем напряжение обратного переключения 5,1 В первого стабилитрона ZD1, переключающий транзистор Q1 р-типа отключается и напряжение на выходном выводе 12 блока повышения напряжения 10 становится ниже, чем пороговое напряжение VT+ триггера Шмитта, так что интегральная микросхема прекращает работать.

Из вышесказанного следует, что схема, предложенная настоящим изобретением для оптимизации диапазона входного напряжения интегральной микросхемы, может обеспечивать продолжение работы интегральной микросхемы в нормальном режиме, когда входное напряжение изменяется в определенных пределах.

Вышеприведенное описание относится к одному варианту осуществления, касающемуся использования схемы для оптимизации диапазона входного напряжения интегральной микросхемы с целях стабилизации работы, например интегральной микросхемы жидкокристаллического дисплея. Конечно, настоящее изобретение также может использоваться для питания ИС других типов. Обычный уровень входного напряжения Vin также может быть не ограничен значением 20 В и колебания также могут быть не ограничены диапазоном 20 В - 6 В, при этом выбор соответствующих деталей схемы и их параметров может быть отрегулирован и изменен согласно конкретным требованиям. Например, число стабилитронов в блоке стабилизатора напряжения может быть не ограничено тремя, и для блока стабилизатора напряжения могут быть выбраны стабилитроны с другими напряжениями обратного переключения.

Выше описаны просто предпочтительные конкретные варианты осуществления настоящего изобретения, но они не ограничивают объем охраны настоящего изобретения. Любые изменения или замены в объеме технического раскрытия настоящего изобретения, легко понятные для специалиста в данной области техники, считаются включенными в объем охраны настоящего изобретения. Соответственно, объем охраны настоящего изобретения должен определяться объемом охраны формулы изобретения.


СХЕМА И СПОСОБ ДЛЯ ОПТИМИЗАЦИИ ДИАПАЗОНА ВХОДНОГО НАПРЯЖЕНИЯ ИНТЕГРАЛЬНОЙ МИКРОСХЕМЫ
СХЕМА И СПОСОБ ДЛЯ ОПТИМИЗАЦИИ ДИАПАЗОНА ВХОДНОГО НАПРЯЖЕНИЯ ИНТЕГРАЛЬНОЙ МИКРОСХЕМЫ
Источник поступления информации: Портал edrid.ru

Показаны записи 1-10 из 117.
25.08.2017
№217.015.cbfb

Дисплей с активной матрицей, микросхема возбуждения развертки и способ их изготовления

Изобретение относится к дисплеям с активной матрицей, микросхеме возбуждения развертки и способу возбуждения развертки. Технический результат заключается в создании дисплея с активной матрицей и микросхемы возбуждения развертки с уменьшенным числом линии передачи. Микросхема возбуждения...
Тип: Изобретение
Номер охранного документа: 0002620497
Дата охранного документа: 26.05.2017
25.08.2017
№217.015.cce5

Подложка матрицы, способ ее изготовления и дисплейное устройство с плоской панелью

Изобретение относится к технологиям производства дисплеев. В дисплейном устройстве каждый из веерных проводников включает первые металлические полосы в определенном количестве на стеклянной подложке, которая расположена в направлении прохождения веерного проводника и отделена; изолирующий слой,...
Тип: Изобретение
Номер охранного документа: 0002619814
Дата охранного документа: 18.05.2017
25.08.2017
№217.015.cd8a

Подложка матрицы и жидкокристаллическая панель

Изобретение относится к жидкокристаллическим панелям и подложкам матрицы. Каждый из пикселей подложки матрицы включает по меньшей мере два электрода пикселя и по меньшей мере две схемы переключения. Первый электрод пикселя соединен с соответствующей строкой развертки и соответствующей строкой...
Тип: Изобретение
Номер охранного документа: 0002619813
Дата охранного документа: 18.05.2017
25.08.2017
№217.015.cd8f

Способ изготовления пластины маски и подложки матрицы

Использование: для изготовления пластины маски и подложки матрицы. Сущность изобретения заключается в том, что пластина маски включает рисунок веерных проводников, имеющий некоторое число линий веерного тиснения, при этом эффективная длина каждой линии веерного тиснения равна, и каждая линия...
Тип: Изобретение
Номер охранного документа: 0002619817
Дата охранного документа: 18.05.2017
25.08.2017
№217.015.d1f6

Подложка матрицы и жидкокристаллическая панель

Изобретение относится к технологии изготовления жидкокристаллических дисплеев и, более конкретно, к подложке матрицы и жидкокристаллической панели. Подложка матрицы включает первые линии сканирования, линии данных, пиксели и общий электрод. Причем каждый пиксель соответствует одной первой линии...
Тип: Изобретение
Номер охранного документа: 0002621857
Дата охранного документа: 07.06.2017
25.08.2017
№217.015.d232

Подложка матрицы и жидкокристаллическая панель

Изобретение относится к технологии изготовления дисплеев и, более конкретно, к подложке матрицы и жидкокристаллической панели. Каждый пиксель подложки матрицы включает первый электрод пикселя, второй электрод пикселя и третий электрод пикселя. Помимо этого, пиксель, кроме того, включает...
Тип: Изобретение
Номер охранного документа: 0002621884
Дата охранного документа: 07.06.2017
25.08.2017
№217.015.d242

Жидкокристаллический дисплей и узел его наружной рамки

Заявленная группа изобретений относится к технологии производства жидкокристаллических дисплеев, а именно к жидкокристаллическому дисплею (LCD) и узлу его наружной рамки. Узел наружной рамки включает переднюю рамку и заднюю рамку. Передняя рамка включает некоторое число вставляемых частей,...
Тип: Изобретение
Номер охранного документа: 0002621892
Дата охранного документа: 07.06.2017
25.08.2017
№217.015.d28b

Подложка матрицы и панель жидкокристаллического дисплея

Настоящее изобретение относится к области изготовления жидкокристаллических дисплеев и, в частности, к подложке матрицы и к панели жидкокристаллического дисплея. Подложка матрицы включает первые линии сканирования (ПЛС), вторые линии сканирования (ВТС), третьи линии сканирования (ТЛС), линии...
Тип: Изобретение
Номер охранного документа: 0002621891
Дата охранного документа: 07.06.2017
25.08.2017
№217.015.d2a5

Система сд-подсветки и устройство отображения

Настоящее изобретение раскрывает систему СД-подсветки и устройство отображения. Система СД-подсветки включает модуль ЖК-дисплея и схему управления СД-подсветкой. Модуль ЖК-дисплея включает цепочки светодиодов. Схема управления СД-подсветкой включает модуль тока, блок сравнения, блок...
Тип: Изобретение
Номер охранного документа: 0002621883
Дата охранного документа: 07.06.2017
25.08.2017
№217.015.d329

Подложка матрицы и панель жидкокристаллического дисплея

Изобретение относится к области изготовления дисплеев и, в частности, к подложке матрицы и панели жидкокристаллического дисплея. Подложка матрицы включает первые линии развертки (ПЛР), расположенные строками, вторые линии развертки (ВЛР), расположенные строками, линии данных (ЛД), пиксельные...
Тип: Изобретение
Номер охранного документа: 0002621856
Дата охранного документа: 07.06.2017
Показаны записи 1-10 из 10.
25.08.2017
№217.015.d2a5

Система сд-подсветки и устройство отображения

Настоящее изобретение раскрывает систему СД-подсветки и устройство отображения. Система СД-подсветки включает модуль ЖК-дисплея и схему управления СД-подсветкой. Модуль ЖК-дисплея включает цепочки светодиодов. Схема управления СД-подсветкой включает модуль тока, блок сравнения, блок...
Тип: Изобретение
Номер охранного документа: 0002621883
Дата охранного документа: 07.06.2017
26.08.2017
№217.015.eacc

Источник сд-подсветки и жидкокристаллическое устройство

Изобретение относится к технологии изготовления жидкокристаллических дисплеев и, более конкретно, к источнику СД-подсветки и жидкокристаллическому устройству (ЖК-дисплею). Источник СД-подсветки включает: инвертор для повышения подводимого напряжения постоянного тока и для вывода повышенного...
Тип: Изобретение
Номер охранного документа: 0002627937
Дата охранного документа: 14.08.2017
29.12.2017
№217.015.f2b6

Схема обратноходового импульсного источника питания и драйвер подсветки, в котором она используется

Изобретение относится к области электротехники и может быть использовано в бытовых приборах, зарядных устройствах и других приборах. Техническим результатом является уменьшение потерь переключающей способности МОП-транзисторов. Схема обратноходового импульсного источника питания и драйвер...
Тип: Изобретение
Номер охранного документа: 0002637773
Дата охранного документа: 07.12.2017
29.12.2017
№217.015.f2fa

Схема обратноходового драйвера быстрого пуска и способ возбуждения

Изобретение относится к области электротехники и может быть использовано для возбуждения мощной нагрузки, например светодиодной трубки для подсветки в жидкокристаллическом дисплее. Техническим результатом является ускорение возбуждения и снижение энергопотребления. Схема обратноходового...
Тип: Изобретение
Номер охранного документа: 0002637775
Дата охранного документа: 07.12.2017
20.01.2018
№218.016.0f35

Повышающий преобразователь для светодиодов и драйвер светодиодной подсветки с таким преобразователем

Изобретение относится к жидкокристаллическим дисплеям, в частности к повышающему преобразователю для сведодиодов жидкокристаллического дисплея и к драйверу светодиодной подсветки жидкокристаллического дисплея. Технический результат заключается в осуществлении одинаковой защиты схем от...
Тип: Изобретение
Номер охранного документа: 0002633146
Дата охранного документа: 11.10.2017
20.01.2018
№218.016.14a5

Обратноходовая повышающая схема, схема драйвера светодиодной подсветки и жидкокристаллическое устройство

Раскрыта обратноходовая повышающая схема. Изобретение относится к технологии подсветки жидкокристаллических устройств. Технический результат заключается в уменьшении количества теплоты, генерируемой переключающим модулем, и увеличении диапазона напряжения. Схема включает преобразователь,...
Тип: Изобретение
Номер охранного документа: 0002635067
Дата охранного документа: 08.11.2017
17.02.2018
№218.016.2d9a

Формирователь сд-подсветки и жидкокристаллическое устройство

Формирователь ЖК-подсветки включает инвертор для преобразования входного напряжения в необходимое выходное напряжение и для подачи выходного напряжения на по меньшей мере одну цепочку светодиодов, повторитель соединен с отрицательным концом цепочки светодиодов, и модуль опорного напряжения...
Тип: Изобретение
Номер охранного документа: 0002643784
Дата охранного документа: 06.02.2018
10.05.2018
№218.016.3e37

Схема защиты от перенапряжения, схема возбуждения светодиодной подсветки и жк-дисплей

Изобретение относится к схеме защиты от перенапряжения, схеме возбуждения светодиодной подсветки, включающей схему защиты от перенапряжения, и к жидкокристаллическому дисплею (ЖК-дисплею) со схемой возбуждения светодиодной подсветки. Техническим результатом является повышение эффективности...
Тип: Изобретение
Номер охранного документа: 0002648293
Дата охранного документа: 23.03.2018
10.05.2018
№218.016.43d2

Схема защиты от превышения потребляемого тока, схема возбуждения светодиодной подсветки и жидкокристаллическое устройство

Изобретение относится к технологии изготовления жидкокристаллических дисплеев с обеспечением схемы возбуждения светодиодной подсветки со схемой защиты от превышения потребляемого тока. Технический результат заключается в повышении надежности схемы защиты. Схема защиты от превышения...
Тип: Изобретение
Номер охранного документа: 0002649751
Дата охранного документа: 04.04.2018
10.05.2018
№218.016.4891

Схема управления светодиодной подсветкой и жидкокристаллическое устройство отображения

Заявлены схема управления светодиодной подсветкой и жидкокристаллическое устройство отображения с перенастройкой управляющей частоты в соответствии с величиной рабочего тока. Технический результат заключается в сокращении энергопотребления и повышении управляемости схем управления такими...
Тип: Изобретение
Номер охранного документа: 0002651145
Дата охранного документа: 18.04.2018
+ добавить свой РИД