×
13.02.2018
218.016.24ea

Результат интеллектуальной деятельности: КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области вычислительной техники и может использоваться в датчиковых системах, нейронных сетях, устройствах передачи информации. Технический результат заключается в обеспечении сравнения двух входных токовых сигналов I, I с гистерезисом по входу I и возможностью регулирования. Компаратор содержит токовое зеркало 2, согласованное с шиной источника питания, входные транзисторы, токостабилизирующий двухполюсник 11 связанный со второй 9 шиной источника питания и подключенный к эмиттеру второго 12 дополнительного транзистора, причем база второго 12 дополнительного транзистора связана с источником напряжения смещения 7, а его коллектор подключен к токовому выходу 8 устройства. 3 з.п. ф-лы, 10 ил.

Изобретение относится к области вычислительной техники и может использоваться в различных цифровых структурах, датчиковых системах, нейронных сетях, устройствах передачи информации и т.п.

В вычислительных и управляющих системах сегодня широко используются потенциальные логические элементы и компараторы, работающие по законам булевой алгебры и имеющие по входу и выходу два логических состояния «0» и «1», характеризующихся низким и высоким потенциалами [1-17].

Известны также компараторы двух входных токовых логических сигналов [18-29], которые имеют в основном потенциальные выходы.

Кроме этого, достаточно перспективны компараторы и цифровые элементы на их основе с входными и выходными токовыми логическими переменными, на базе которых могут быть реализованы различные спецвычислители и СФ-блоки ЭВМ (так называемые ускорители), работающие на принципах линейной (не булевой) алгебры [30-36].

В монографии [37], а также работах [38, 39] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока I0. Заявляемое устройство относится к этому типу цифровых устройств.

Ближайшим прототипом заявляемого устройства является компаратор двух входных токов с токовым выходом, представленный в патенте RU 2547233. Его назначение - обеспечить формирование выходного токового сигнала в результате сравнения на неравенство двух входных токов (Ix1, Ix2) в общем случае - многозначных. Компаратор-прототип фиг. 1 содержит первый 1 токовый логический вход, связанный со входом токового зеркала 2, согласованного с первой 3 шиной источника питания, второй 4 токовый логический вход, связанный с выходом токового зеркала 2 и объединенными эмиттерами первого 5 и второго 6 входных транзисторов, источник напряжения смещения 7, соединенный с базой первого 5 входного транзистора, коллектор которого подключен к первой 3 шине источника питания, токовый выход устройства 8, вторую 9 шину источника питания.

Существенный недостаток известного устройства состоит в том, что на его основе не реализуется компаратор входных токовых логических сигналов с гистерезисом. Наличие гистерезиса у компаратора имеет большое значение в случаях, когда величины двух сравниваемых токов (Ix1, Ix2) близки. В этом режиме возможны множественные переключения компаратора из-за шумов, помех, воздействий температуры или радиации, что недопустимо, т.к. приводит к сбоям в дальнейшей обработке сигналов.

Основная задача предлагаемого изобретения состоит в создании устройства, которое обеспечивает сравнение двух входных токовых сигналов Ix1, Ix2 и имеет гистерезис по входу Ix1, который может регулироваться по усмотрению разработчика. В конечном итоге это позволит создавать электронную компонентную базу для сенсоров с токовыми выходами, а также различных вычислительных устройств на основе искусственных нейронов.

Поставленная задача решается тем, что в компараторе токов (фиг. 1), содержащем первый 1 токовый логический вход, связанный со входом токового зеркала 2, согласованного с первой 3 шиной источника питания, второй 4 токовый логический вход, связанный с выходом токового зеркала 2 и объединенными эмиттерами первого 5 и второго 6 входных транзисторов, источник напряжения смещения 7, соединенный с базой первого 5 входного транзистора, коллектор которого подключен к первой 3 шине источника питания, токовый выход устройства 8, вторую 9 шину источника питания, предусмотрены новые элементы и связи - коллектор второго 6 входного транзистора подключен ко второй 9 шине источника питания, а его база связана с источником напряжения смещения 7, база первого 10 дополнительного транзистора соединена с объединенными эмиттерами первого 5 и второго 6 входных транзисторов, его коллектор подключен ко входу токового зеркала 2, а эмиттер через токостабилизирующий двухполюсник 11 связан со второй 9 шиной источника питания и подключен к эмиттеру второго 12 дополнительного транзистора, причем база второго 12 дополнительного транзистора связана с источником напряжения смещения 7, а его коллектор подключен к токовому выходу устройства 8.

На фиг. 1 представлена схема компаратора-прототипа.

На фиг. 2 приведена схема заявляемого устройства в соответствии с п. 1 формулы изобретения.

На фиг. 3 показана схема заявляемого компаратора в соответствии с п. 2 формулы изобретения.

На фиг. 4 представлена модификация схемы компаратора фиг. 3 в соответствии с пп. 3 и 4 формулы изобретения. Такие связи позволяют регулировать гистерезис заявляемого устройства.

На фиг. 5 представлена теоретическая временная диаграмма работы компаратора токов фиг. 3.

На фиг. 6 приведена схема заявляемого устройства фиг. 3 в среде компьютерного моделирования PSpice (для технологии аналогового базового матричного кристалла АБМК_2_1).

На фиг. 7 приведена схема заявляемого устройства фиг. 4 в среде PSpice (для технологии аналогового базового матричного кристалла АБМК_2_1).

На фиг. 8 приведена временная диаграмма работы компаратора токов фиг. 6 (соответствует фиг. 3) без гистерезиса при фиксированном токе Ix2=120 мкА. Данный режим соответствует работе компаратора-прототипа и обеспечивается в схеме фиг. 6 (фиг. 3) подключением коллекторов первого 10 и третьего 17 дополнительных транзисторов к первой 3 шине источника питания.

На фиг. 9 представлена временная диаграмма работы заявляемого компаратора токов фиг. 3.

На фиг. 10 представлена временная диаграмма работы компаратора токов фиг. 7 (соответствует фиг. 4) с другими параметрами гистерезиса, которые определяются числом коллекторов элементарных транзисторов в третьем 17 (фиг. 4) (соответствует Q2 на чертеже фиг. 7) составном дополнительном транзисторе, подключенных ко входу токового зеркала 2 (F1).

Компаратор токов с гистерезисом фиг. 2 содержит первый 1 токовый логический вход, связанный со входом токового зеркала 2, согласованного с первой 3 шиной источника питания, второй 4 токовый логический вход, связанный с выходом токового зеркала 2 и объединенными эмиттерами первого 5 и второго 6 входных транзисторов, источник напряжения смещения 7, соединенный с базой первого 5 входного транзистора, коллектор которого подключен к первой 3 шине источника питания, токовый выход устройства 8, вторую 9 шину источника питания. Коллектор второго 6 входного транзистора подключен ко второй 9 шине источника питания, а его база связана с источником напряжения смещения 7, база первого 10 дополнительного транзистора соединена с объединенными эмиттерами первого 5 и второго 6 входных транзисторов, его коллектор подключен ко входу токового зеркала 2, а эмиттер через токостабилизирующий двухполюсник 11 связан со второй 9 шиной источника питания и подключен к эмиттеру второго 12 дополнительного транзистора, причем база второго 12 дополнительного транзистора связана с источником напряжения смещения 7, а его коллектор подключен к токовому выходу устройства 8.

В схеме фиг. 2 первая входная логическая переменная Ix1, подаваемая на первый 1 токовый логический вход, моделируется источником тока 13. Кроме этого, вторая входная логическая переменная Ix2, подаваемая на второй 2 токовый логический вход устройства, моделируется источником тока 14.

Двухполюсник 15 на фиг. 2 моделирует свойства нагрузки, которая подключается к токовому выходу 8 устройства.

Суммирующий узел 16 на фиг. 2 является токовым входом Bx.i, в котором обеспечивается сравнение токовых логических переменных.

На фиг. 3 в соответствии с п. 2 формулы изобретения в схему введен третий 17 дополнительный транзистор, база которого соединена с базой первого 10 дополнительного транзистора, эмиттер соединен с эмиттером первого 10 дополнительного транзистора, а коллектор подключен к первой 3 шине источника питания.

На фиг. 4 в соответствии с п. 3 формулы изобретения третий 17 дополнительный транзистор выполнен как составной транзистор, который содержит N17>1 параллельно включенных элементарных биполярных транзисторов.

Кроме этого, на фиг. 4 в соответствии с п. 4 формулы изобретения первый 10 дополнительный транзистор выполнен как составной транзистор, который содержит NT.3>l параллельно включенных элементарных биполярных транзисторов.

Данная схемотехника позволяет регулировать гистерезис заявляемого компаратора путем изменения коэффициентов N и NT.З, где N - общее количество параллельно включенных эмиттерно-базовых переходов элементарных транзисторов, входящих в структуру первого 10 и третьего 17 дополнительных транзисторов, NT.З - количество коллекторов элементарных транзисторов, входящих в структуру первого 10 составного дополнительного транзистора, связанного с токовым зеркалом 2.

Рассмотрим работу компаратора токов фиг. 3 на основе диаграммы фиг. 5.

Если зафиксировать второй логический ток на уровне Ix2=Ip=I0/m, то первый уровень порогового тока Ix1, при котором переключается компаратор, можно найти из уравнения

где m=I0/Ip - отношение кванта тока I0 к заданному фиксированному значению логической переменной Ix2=Ip, Ip - заданный фиксированный уровень тока Ix2, причем Ip=0÷I0.

То есть компаратор в этом случае срабатывает при Ix1=Ip (точка «А0» на чертеже фиг. 5). После этого на вход токового зеркала 2 поступает не только ток Ix1, но и часть кванта тока I0 (тока коллектора первого 10 дополнительного транзистора). Поэтому компаратор переходит в другое состояние, когда

где

Из уравнения (2) можно найти входной пороговый ток , при котором компаратор возвращается в исходное состояние (точка «В» на чертеже фиг. 5):

Если m=1, Nт.з=1, N=2, то . При Nт.з=1, N=4, m=1, из (3) получаем, что (фиг. 10). В пределе, когда коэффициенты m=1 и n=1, имеем .

Таким образом, при изменении отношения n=Nт.з/N в диапазоне 0÷1 и фиксированном значении Ix2=Ip=I0/m параметры гистерезиса для логической переменной Ix1 изменяются в диапазоне Ix1=I0÷0.

Аналогично можно определить параметры гистерезиса при других численных значениях коэффициента m (Ix2=Ip=I0/m).

Представленные на чертежах фиг. 8, фиг. 9, фиг. 10 временные работы компаратора подтверждают полученные выше результаты анализа.

Таким образом, заявляемое устройство имеет управляемые параметры гистерезиса, что обеспечивает ему существенные преимущества в сравнении с прототипом.

Источники информации

1. Патентная заявка WO 2004/112247

2. Патент US 6157693, fig. 5

3. Патентная заявка US 2009/0237163, fig. 2

4. Патентная заявка US 2006/0006910

5. Патентная заявка US 2008/0032656, fig. 6

6. Патентная заявка US 2010/0097141, fig. 7

7. Патент ФРГ №2551068

8. Патент ФРГ №2620999

9. Патентная заявка US 2007/0018694

10. Патент US 6414519

11. Патент US 6566912

12. Патент US 6700413

13. Патент US 6680625

14. Патент JP 10098374

15. Патент US 6573758

16. Патент РФ №2549142

17. Патент РФ №2553070

18. Патент US 5446397

19. Патент US 7583108

20. Патент US 6008673

21. Патент US 7170329

22. Патент US 6424183

23. Патент US 6275075

24. Патент US 6586972

25. Патент US 6320427

26. Патент US 5136184

27. Патент US 5077491

28. Патент US 4069460

29. Патент US 4.348.602

30. Патент РФ 2546085

31. Патент РФ 2547225

32. Патент РФ 2547233

33. Патент РФ 2549142

34. Патент РФ 2553070

35. Патент РФ 2503071

36. Патент РФ 2554557

37. Малюгин В.Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. №4. С. 84-93.

38. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

39. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог. - ТРТУ, 2004 г., 118 с.


КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
КОМПАРАТОР ТОКОВ С ГИСТЕРЕЗИСОМ
Источник поступления информации: Роспатент

Показаны записи 41-50 из 358.
27.07.2013
№216.012.5b23

Избирательный усилитель

Изобретение относится к области радиотехники и связи. Технический результат заключается в повышение добротности АЧХ усилителя и его коэффициента усиления по напряжению (К) на частоте квазирезонанса (f). Избирательный усилитель содержит первый входной транзистор, база которого соединена с...
Тип: Изобретение
Номер охранного документа: 0002488952
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b24

Избирательный усилитель

Предлагаемое изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации и т.п. Технический результат заключается в повышении добротности АЧХ ИУ и его коэффициента усиления по напряжению (Ко) на частоте...
Тип: Изобретение
Номер охранного документа: 0002488953
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b25

Дифференциальный усилитель с нулевым уровнем выходных статических напряжений

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления широкополосных сигналов, в структуре аналоговых микросхем различного функционального назначения (видеоусилителей, операционных усилителей, непрерывных стабилизаторов напряжения,...
Тип: Изобретение
Номер охранного документа: 0002488954
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b26

Избирательный усилитель на основе неинвертирующего усилителя тока

Изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации. Технический результат заключается в повышении добротности АЧХ ИУ и его коэффициента усиления по напряжению (K) на частоте квазирезонанса f. Технический...
Тип: Изобретение
Номер охранного документа: 0002488955
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b2a

Преобразователь входного напряжения в длительность импульсов

Изобретение относится к информационно-измерительной технике, в частности к преобразователям напряжения в длительность импульсов. Технический результат - повышение точности преобразования входного напряжения интегрального преобразователя (ИП) в длительность импульсов. Он достигается тем, что...
Тип: Изобретение
Номер охранного документа: 0002488959
Дата охранного документа: 27.07.2013
20.08.2013
№216.012.623f

Избирательный усилитель для прецизионного аналого-цифрового интерфейса

Изобретение относится к области радиотехники и связи и может использоваться в качестве устройства усиления аналоговых сигналов датчиков различного функционального назначения. Технический результат заключается в повышении амплитудной характеристики выходных сигналов и получении максимально...
Тип: Изобретение
Номер охранного документа: 0002490783
Дата охранного документа: 20.08.2013
10.01.2014
№216.012.95ea

Аналоговый смеситель сигналов

Изобретение относится к области радиотехники и связи. Техническим результатом является обеспечение работоспособности смесителя сигналов при однофазном управлении по каналу «Y». Аналоговый смеситель сигналов содержит противофазные входы с источниками сигналов канала «X», первый, второй, третий и...
Тип: Изобретение
Номер охранного документа: 0002504072
Дата охранного документа: 10.01.2014
10.01.2014
№216.012.95eb

Избирательный усилитель с парафазным выходом

Изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации и т.п. Техническим результатом является уменьшение общего энергопотребления за счет повышения добротности АЧХ усилителя и его коэффициента усиления по...
Тип: Изобретение
Номер охранного документа: 0002504073
Дата охранного документа: 10.01.2014
10.01.2014
№216.012.95ec

Одноразрядный полный сумматор с многозначным внутренним представлением сигналов

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления, передачи информации. Технический результат: создание устройства, в котором внутреннее преобразование информации производится в...
Тип: Изобретение
Номер охранного документа: 0002504074
Дата охранного документа: 10.01.2014
20.01.2014
№216.012.991d

Входной каскад быстродействующего операционного усилителя

Изобретение относится к области радиотехники и связи. Техническим результатом является расширение диапазона активной работы входного каскада ОУ для дифференциального сигнала за счет новых элементов связи. Входной каскад быстродействующего операционного усилителя содержит первый (1) и второй (2)...
Тип: Изобретение
Номер охранного документа: 0002504896
Дата охранного документа: 20.01.2014
Показаны записи 41-50 из 240.
20.04.2015
№216.013.44ec

Логический элемент сравнения на равенство двух многозначных переменных

Предполагаемое изобретение относится к области цифровой вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления и передачи цифровой информации. Технический результат заключается в создании логического элемента...
Тип: Изобретение
Номер охранного документа: 0002549142
Дата охранного документа: 20.04.2015
20.04.2015
№216.013.44ee

К-значный логический элемент "максимум"

Изобретение относится к области вычислительной техники. Техническим результатом является создание логического элемента, обеспечивающего реализацию функции «максимум» двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов....
Тип: Изобретение
Номер охранного документа: 0002549144
Дата охранного документа: 20.04.2015
10.06.2015
№216.013.542d

K-значный логический элемент "минимум"

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Технический результат - обеспечение реализации функции «минимум»...
Тип: Изобретение
Номер охранного документа: 0002553070
Дата охранного документа: 10.06.2015
10.06.2015
№216.013.542e

Многозначный логический элемент обратного циклического сдвига

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в специализированных цифровых структурах, системах автоматического управления, устройствах передачи и обработки цифровой информации. Техническим результатом является создание логического элемента,...
Тип: Изобретение
Номер охранного документа: 0002553071
Дата охранного документа: 10.06.2015
27.06.2015
№216.013.59e8

Многозначный логический элемент обратного циклического сдвига

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Техническим результатом является создание логического элемента, обеспечивающего...
Тип: Изобретение
Номер охранного документа: 0002554557
Дата охранного документа: 27.06.2015
10.08.2015
№216.013.6df3

Дешифратор 2 на 4

Изобретение относится к дешифраторам. Технический результат заключается в повышении быстродействия устройств преобразования информации с использованием заявляемого дешифратора. Первый логический вход устройства связан со входом третьего токового зеркала, второй логический вход устройства...
Тип: Изобретение
Номер охранного документа: 0002559705
Дата охранного документа: 10.08.2015
27.10.2015
№216.013.8a17

Избирательный усилитель на основе планарной индуктивности с низкой добротностью

Изобретение относится к микросхемам СВЧ-фильтрации радиосигналов систем сотовой связи, спутникового телевидения, радиолокации. Технический результат заключается в повышении добротности резонансной амплитудно-частотной характеристики избирательного усилителя при использовании низкодобротных...
Тип: Изобретение
Номер охранного документа: 0002566954
Дата охранного документа: 27.10.2015
27.10.2015
№216.013.8a1d

Избирательный усилитель с высоким асимптотическим затуханием в диапазоне дорезонансных частот

Изобретение относится к вычислительной технике. Технический результат заключается в расширении допустимого диапазона частот квазирезонанса f, зависящего от численных значений сопротивления первого частотозадающего резистора. Избирательный усилитель с высоким асимптотическим затуханием в...
Тип: Изобретение
Номер охранного документа: 0002566960
Дата охранного документа: 27.10.2015
27.10.2015
№216.013.8a20

Дифференциальный входной каскад быстродействующего операционного усилителя для кмоп-техпроцессов

Изобретение относится к схемам входных каскадов на КМОП-транзисторах. Технический результат: расширение диапазона активной работы дифференциального входного каскада. Исток первого входного транзистора соединен со стоком четвертого входного полевого транзистора через первый дополнительный...
Тип: Изобретение
Номер охранного документа: 0002566963
Дата охранного документа: 27.10.2015
27.10.2015
№216.013.8a21

Мультидифференциальный усилитель для радиационно стойкого биполярно-полевого технологического процесса

Изобретение относится к прецизионным устройствам усиления сигналов различных сенсоров. Технический результат заключается в создании радиационно стойкого симметричного мультидифференциального усилителя для биполярно-полевого технологического процесса с повышенным коэффициентом усиления входного...
Тип: Изобретение
Номер охранного документа: 0002566964
Дата охранного документа: 27.10.2015
+ добавить свой РИД