×
20.01.2018
218.016.1d8f

Результат интеллектуальной деятельности: ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления и передачи информации. Технический результат заключается в возможности в рамках одной и той же архитектуры реализовывать две пороговые логические функции «Ограничение снизу» и «Ограничение сверху» двух многозначных входных переменных ("х", "х"). Токовый элемент ограничения многозначной выходной логической переменной содержит: первый (1) и второй (4) источники входного логического тока, соответствующие первой многозначной логической переменной "х", третий (5) источник входного логического тока, соответствующий второй логической переменной "х", устанавливающей уровень ограничения выходного тока устройства, первый (8) и второй (9) входные транзисторы, первую (2) и вторую (6) шины источника питания и источник вспомогательного напряжения (10). В схему введены первый (11), второй (12), третий (13) и четвертый (14) дополнительные транзисторы и первый (15) дополнительный источник входного логического тока, соответствующий второй логической переменной "х". 4 ил.

Предполагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации и т.п.

Токовая логика, базирующаяся на принципах линейной (не булевой алгебры), относится к одному из новых направлений синтеза и практической реализации цифровых структур (ЦС) и постоянно развивается [1-15]. Преимущества таких ЦС - потенциальная возможность работы в жестких условиях эксплуатации (космороботы, беспилотные летательные аппараты, ядерные объекты и т.д.).

Одним из важных направлений синтеза и практической реализации цифровых структур является пороговая логика, теоретические основы которой заложены в работах [16-20]. Для ее практического использования в токовых устройствах автоматики и связи необходимо иметь специальные элементы ограничения выходных токовых логических переменных. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент «максимум», представленный в патенте RU 2568385 (фиг.1). Он содержит первый 1 источник входного логического тока, соответствующий первой многозначной логической переменной "х", который включен между первой 2 шиной источника питания и токовым входом 3 устройства, второй 4 источник входного логического тока, соответствующий первой многозначной логической переменной "х", третий 5 источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, который включен между токовым входом 3 устройства и второй 6 шиной источника питания, первый 7 токовый выход устройства, первый 8 и второй 9 входные транзисторы разного типа проводимости, эмиттеры которых объединены и подключены к токовому входу 3 устройства, причем коллектор первого 8 входного транзистора согласован с первой 2 шиной источника питания, а коллектор второго 9 входного транзистора подключен ко второй 6 шине источника питания, источник вспомогательного напряжения 10, связанный с базами первого 8 и второго 9 входных транзисторов.

Существенный недостаток известного устройства фиг.1 состоит в том, что оно реализует лишь одну токовую пороговую логическую функцию «Ограничение сверху» двух многозначных входных переменных ("х", "хогр"), соответствующих значениям входных токов Ix, Iогр. Это требует неоправданного расширения номенклатуры базовых токовых элементов для реализации второй токовой пороговой функции «Ограничение снизу» двух многозначных входных переменных ("х", "хогр"), соответствующих значениям входных токов Ix, Iогр, и не позволяет создать на его основе универсальный базис логических элементов для построения средств вычислительной техники, функционирующих на принципах пороговой логики.

Основная задача предлагаемого изобретения состоит в создании элемента ограничения, который в рамках одной и той же архитектуры может реализовывать две пороговые логические функции «Ограничение снизу» и «Ограничение сверху» двух многозначных входных переменных ("х", "хогр"). Это позволяет уменьшить номенклатуру базовых элементов токовой логики и повысить технологичность изготовления элементной базы многозначной пороговой логики, работающей на принципах линейной алгебры [21-23].

Поставленная задача решается тем, что в токовом логическом элементе (фиг. 1), содержащем первый 1 источник входного логического тока, соответствующий первой многозначной логической переменной "х", который включен между первой 2 шиной источника питания и токовым входом 3 устройства, второй 4 источник входного логического тока, соответствующий первой многозначной логической переменной "х", третий 5 источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, который включен между токовым входом 3 устройства и второй 6 шиной источника питания, первый 7 токовый выход устройства, первый 8 и второй 9 входные транзисторы разного типа проводимости, эмиттеры которых объединены и подключены к токовому входу 3 устройства, причем коллектор первого 8 входного транзистора согласован с первой 2 шиной источника питания, а коллектор второго 9 входного транзистора подключен ко второй 6 шине источника питания, источник вспомогательного напряжения 10, связанный с базами первого 8 и второго 9 входных транзисторов, предусмотрены новые элементы и связи - в схему добавлены первый 11, второй 12, третий 13 и четвертый 14 дополнительные транзисторы, причем второй 4 источник входного логического тока включен между объединенными эмиттерами первого 11 и второго 12 дополнительных транзисторов и второй 6 шиной источника питания, первый 15 дополнительный источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, включен между объединенными эмиттерами третьего 13 и четвертого 14 дополнительных транзисторов и второй 6 шиной источника питания, коллекторы второго 12 и третьего 13 дополнительных транзисторов объединены и связаны с первым 7 токовым выходом устройства, коллекторы первого 11 и четвертого 14 дополнительных транзисторов объединены и подключены ко второму 16 дополнительному токовому выходу устройства, базы первого 11 и третьего 13 дополнительных транзисторов объединены и подключены к токовому входу 3 устройства, базы второго 12 и четвертого 14 дополнительных транзисторов объединены и подключены к источнику вспомогательного напряжения 10.

Схема известного устройства показана на фиг. 1. На фиг. 2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На фиг. 3 представлена принципиальная схема заявляемого устройства фиг. 2 в среде компьютерного моделирования PSpice.

На фиг. 4 приведены временные диаграммы работы заявляемого устройства фиг. 3, где ток, соответствующий первой входной переменной "х", равен I1=I2≈Ix, а ток второй входной переменной "хогр" равен I3=I4≈Iогр.

Токовый элемент ограничения многозначной выходной логической переменной фиг. 2 содержит первый 1 источник входного логического тока, соответствующий первой многозначной логической переменной "х", который включен между первой 2 шиной источника питания и токовым входом 3 устройства, второй 4 источник входного логического тока, соответствующий первой многозначной логической переменной "х", третий 5 источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, который включен между токовым входом 3 устройства и второй 6 шиной источника питания, первый 7 токовый выход устройства, первый 8 и второй 9 входные транзисторы разного типа проводимости, эмиттеры которых объединены и подключены к токовому входу 3 устройства, причем коллектор первого 8 входного транзистора согласован с первой 2 шиной источника питания, а коллектор второго 9 входного транзистора подключен ко второй 6 шине источника питания, источник вспомогательного напряжения 10, связанный с базами первого 8 и второго 9 входных транзисторов. В схему введены первый 11, второй 12, третий 13 и четвертый 14 дополнительные транзисторы, причем второй 4 источник входного логического тока включен между объединенными эмиттерами первого 11 и второго 12 дополнительных транзисторов и второй 6 шиной источника питания, первый 15 дополнительный источник входного логического тока, соответствующий второй логической переменной "хогр", устанавливающей уровень ограничения выходного тока устройства, включен между объединенными эмиттерами третьего 13 и четвертого 14 дополнительных транзисторов и второй 6 шиной источника питания, коллекторы второго 12 и третьего 13 дополнительных транзисторов объединены и связаны с первым 7 токовым выходом устройства, коллекторы первого 11 и четвертого 14 выходных транзисторов объединены и подключены ко второму 16 дополнительному токовому выходу устройства, базы первого 11 и третьего 13 дополнительных транзисторов объединены и подключены к токовому входу 3 устройства, базы второго 12 и четвертого 14 дополнительных транзисторов объединены и подключены к источнику вспомогательного напряжения 10, первый 17 и второй 18 двухполюсники моделируют свойства нагрузки.

Рассмотрим работу устройства фиг. 2. При подаче на токовый вход заданного уровня ограничения Iогр входной многозначный сигнал х на выходе у ограничивается «снизу» или «сверху» величиной Iогр. При этом направления выходных токов могут быть любыми, в зависимости от условий функционирования предыдущих и последующих элементов схемы.

Входные токовые сигналы первого 1 (Ix) и третьего 5 (Iогр) источников входного логического тока поступают на токовый вход 3 устройства. Так как ток Ix является втекающим, а ток Iогр - вытекающим, то в эмиттеры первого 8 и второго 9 входных транзисторов поступает разность этих входных токов. Токи второго 4 (Ix) и четвертого 15 (Iогр) источников входного логического тока являются вытекающими.

При выполнении неравенства Ix>Iогр в токовом входе 3 устройства формируется разностный втекающий ток, который будет «уходить» в эмиттер второго 9 входного транзистора, снижая напряжение на базах первого 11 и второго 13 дополнительных транзисторов до значения Ес-Uбэ9, где Uбэ9 - напряжение открытого эмиттерного перехода второго 9 входного транзистора. Первый дополнительный транзистор 11 будет открыт и его выходной вытекающий ток будет равен току Ix, который поступит на второй 16 токовый выход устройства (Вых.i2). Третий 13 дополнительный транзистор также будет открыт и его выходной ток будет равен току Iогр, который поступит на первый 7 токовый выход устройства (Вых.i1). При этом второй 12 и четвертый 14 дополнительные транзисторы будут закрыты.

При выполнении неравенства Ix<Iогр в токовом входе 3 устройства формируется разностный вытекающий ток, который будет протекать через эмиттер первого 8 входного n-p-n-транзистора, увеличивая напряжение на базах первого 11 и второго 13 дополнительных транзисторов до значения Ес+Uбэ8, где Uбэ8 - напряжение открытого эмиттерного перехода первого 8 входного транзистора. Второй 12 дополнительный транзистор будет открыт, и его вытекающий выходной ток будет равен току Ix, который поступит на первый 7 токовый выход устройства (Вых.i1), при этом четвертый 14 дополнительный транзистор также будет открыт и его выходной ток будет равен току Iогр, который поступит на второй 16 дополнительный токовый выход устройства (Вых.i2), а первый 11 и третий 13 дополнительные транзисторы будут закрыты.

Показанные на чертеже фиг. 4 результаты моделирования подтверждают указанные свойства заявляемой схемы логического элемента пороговой логики.

Таким образом, в схеме фиг. 2 по первому 7 токовому выходу предлагаемого устройства выходной сигнал принимает значение, соответствующее меньшему из двух входных сигналов ("х", "хогр"), а по второму 16 дополнительному токовому выходу - выходной сигнал принимает значение, соответствующее большему из двух входных сигналов ("х", "хогр").

Резисторы 17 и 18 являются вспомогательными и служат для определения наличия тока в выходных цепях. Они используются только в процессе экспериментальных исследований схемы.

Предлагаемое схемотехническое решение порогового элемента характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную пороговую логику.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент РФ №2514789.

2. Патент РФ №2520416.

3. Патент РФ №2546078.

4. Патент РФ №2546082.

5. Патент РФ №2546085.

6. Патент РФ №2547225.

7. Патент РФ №2547231.

8. Патент РФ №2547233.

9. Патент РФ №2549144.

10. Патент РФ №2549142.

11. Патент РФ №2553070.

12. Патент РФ №2553071.

13. Патент РФ №2554557.

14. Патент РФ №2559705.

15. Патент РФ №2568385.

16. Дертоузос М. Пороговая логика // М.: Мир, 1967. 344 с.

17. Зуев Ю.А. Пороговые функции и пороговые представления булевых функций // Матем. вопросы кибернетики. Вып. 5. - М.: Физматлит, 1994. - С. 5-61.

18. Никонов В.Г., Никонов Н.В. Особенности пороговых представлений k-значных функций. // «Труды по дискретной математике», 2008, Т. 11.

19. Волгин Л.И. Синтез и схемотехника аналоговых электронных средств в элементном базисе усилителей и повторителей тока: монография / Л.И. Волгин, А.И. Зарукин; под общ. ред. Л.И. Волгина; УлГТУ. - Ульяновск: УлГТУ, 2005. - 200 с.: ил.

20. Бурделев А.В., Никонов В.Г. О построении аналитического задания k-значной пороговой функции. «Computational nanotechnology», 2015, вып. 2.

21. Прокопенко Н.Н., Чернов Н.И., Югай В.Я., Бутырлагин Н.В. Линейный синтез k-значной цифровой элементной базы с токовыми логическими сигналами: принцип обобщения // Проблемы разработки перспективных микро- и наноэлектронных систем - 2016. Сборник трудов / под общ. ред. академика РАН А.Л. Стемпковского. М.: ИППМ РАН, 2016. Часть I. С. 70-77.

22. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

23. Чернов Н.И. Линейный синтез цифровых структур АСОИУ // Учебное пособие Таганрог. - ТРТУ, 2004 г., 118 с.

Токовый элемент ограничения многозначной выходной логической переменной, содержащий первый (1) источник входного логического тока, соответствующий первой многозначной логической переменной "х", который включен между первой (2) шиной источника питания и токовым входом (3) устройства, второй (4) источник входного логического тока, соответствующий первой многозначной логической переменной "х", третий (5) источник входного логического тока, соответствующий второй логической переменной "х", устанавливающей уровень ограничения выходного тока устройства, который включен между токовым входом (3) устройства и второй (6) шиной источника питания, первый (7) токовый выход устройства, первый (8) и второй (9) входные транзисторы разного типа проводимости, эмиттеры которых объединены и подключены к токовому входу (3) устройства, причем коллектор первого (8) входного транзистора согласован с первой (2) шиной источника питания, а коллектор второго (9) входного транзистора подключен ко второй (6) шине источника питания, источник вспомогательного напряжения (10), связанный с базами первого (8) и второго (9) входных транзисторов, отличающийся тем, что в схему введены первый (11), второй (12), третий (13) и четвертый (14) дополнительные транзисторы, причем второй (4) источник входного логического тока включен между объединенными эмиттерами первого (11) и второго (12) дополнительных транзисторов и второй (6) шиной источника питания, первый (15) дополнительный источник входного логического тока, соответствующий второй логической переменной "х", устанавливающей уровень ограничения выходного тока устройства, включен между объединенными эмиттерами третьего (13) и четвертого (14) дополнительных транзисторов и второй (6) шиной источника питания, коллекторы второго (12) и третьего (13) дополнительных транзисторов объединены и связаны с первым (7) токовым выходом устройства, коллекторы первого (11) и четвертого (14) дополнительных транзисторов объединены и подключены ко второму (16) дополнительному токовому выходу устройства, базы первого (11) и третьего (13) дополнительных транзисторов объединены и подключены к токовому входу (3) устройства, базы второго (12) и четвертого (14) дополнительных транзисторов объединены и подключены к источнику вспомогательного напряжения (10).
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
ТОКОВЫЙ ЭЛЕМЕНТ ОГРАНИЧЕНИЯ МНОГОЗНАЧНОЙ ВЫХОДНОЙ ЛОГИЧЕСКОЙ ПЕРЕМЕННОЙ
Источник поступления информации: Роспатент

Показаны записи 1-10 из 358.
27.01.2013
№216.012.215a

Избирательный усилитель

Изобретение относится к области радиотехники и связи. Техническим результатом является повышение добротности АЧХ усилителя и его коэффициента усиления по напряжению на частоте квазирезонанса f. Избирательный усилитель, содержит первый (1) входной транзистор, источник входного сигнала (2),...
Тип: Изобретение
Номер охранного документа: 0002474039
Дата охранного документа: 27.01.2013
27.01.2013
№216.012.215b

Избирательный усилитель

Предлагаемое изобретение относится к области радиотехники и связи и может использоваться в устройствах СВЧ-фильтрации радиосигналов систем сотовой связи, спутникового телевидения, радиолокации и т.п. Техническим результатом является повышение добротности АЧХ усилителя и его коэффициента...
Тип: Изобретение
Номер охранного документа: 0002474040
Дата охранного документа: 27.01.2013
10.02.2013
№216.012.24ea

Операционный усилитель

Изобретение относится к области радиотехники и связи. Техническим результатом является уменьшение входного статического тока ОУ, а также повышение быстродействия ОУ при импульсных входных сигналах. Операционный усилитель содержит первый (1) и второй (2) входные транзисторы, неинвертирующий вход...
Тип: Изобретение
Номер охранного документа: 0002474952
Дата охранного документа: 10.02.2013
10.02.2013
№216.012.24eb

Дифференциальный усилитель с расширенным диапазоном изменения входного синфазного сигнала

Изобретение относится к области радиотехники и связи. Техническим результатом является расширение допустимого диапазона изменения входных синфазных сигналов на 0,7÷0,8, что является существенным улучшением одного из важных качественных показателей ДУ. Дифференциальный усилитель с расширенным...
Тип: Изобретение
Номер охранного документа: 0002474953
Дата охранного документа: 10.02.2013
10.02.2013
№216.012.24ec

Токовое зеркало

Изобретение относится к области радиотехники и связи. Техническим результатом является повышение точности передачи малых входных токов токового зеркала Вильсона при его реализации на p-n-p транзисторах с изоляцией p-n переходами на подложку. Токовое зеркало содержит первый (1) входной...
Тип: Изобретение
Номер охранного документа: 0002474954
Дата охранного документа: 10.02.2013
20.02.2013
№216.012.28b1

Избирательный усилитель

Изобретение относится к области радиотехники и связи. Техническим результатом является повышение добротности АЧХ усилителя и его коэффициента усиления по напряжению на частоте квазирезонанса f. Избирательный усилитель содержит источник сигнала (1), связанный со входом устройства (2), первый (3)...
Тип: Изобретение
Номер охранного документа: 0002475937
Дата охранного документа: 20.02.2013
20.02.2013
№216.012.28b2

Избирательный усилитель

Изобретение относится к области радиотехники и связи. Техническим результатом является повышение добротности АЧХ усилителя и его коэффициента усиления по напряжению на частоте квазирезонанса f. Избирательный усилитель содержит входной транзистор (1), эмиттер которого через первый (2)...
Тип: Изобретение
Номер охранного документа: 0002475938
Дата охранного документа: 20.02.2013
20.02.2013
№216.012.28b3

Избирательный усилитель

Изобретение относится к области радиотехники и связи и может использоваться в устройствах СВЧ-фильтрации радиосигналов систем сотовой связи, спутникового телевидения, радиолокации и т.п. Технический результат заключается в повышении добротности АЧХ усилителя и его коэффициента усиления по...
Тип: Изобретение
Номер охранного документа: 0002475939
Дата охранного документа: 20.02.2013
20.02.2013
№216.012.28b4

Радиационно-стойкий дифференциальный усилитель

Изобретение относится к области радиотехники и связи. Техническим результатом является повышение стабильности коэффициента усиления по напряжению при радиационном воздействии. Радиационно-стойкий дифференциальный усилитель содержит входной дифференциальный каскад (1) с общей эмиттерной цепью...
Тип: Изобретение
Номер охранного документа: 0002475940
Дата охранного документа: 20.02.2013
20.02.2013
№216.012.28b5

Дифференциальный усилитель с комплементарным входным каскадом

Изобретение относится к области радиотехники и связи. Техническим результатом является обеспечение высокой стабильности статического режима дифференциального усилителя и повышение значения его коэффициента усиления по напряжению. Дифференциальный усилитель с комплементарным входным каскадом...
Тип: Изобретение
Номер охранного документа: 0002475941
Дата охранного документа: 20.02.2013
Показаны записи 1-10 из 240.
20.04.2014
№216.012.bb74

Быстродействующий аналого-цифровой преобразователь с дифференциальным входом

Изобретение относится к области измерительной и вычислительной техники, радиотехники и связи. Технический результат заключается в расширении в несколько раз предельного частотного диапазона обрабатываемых входных сигналов АЦП за счет снижения погрешности передачи входных дифференциальных...
Тип: Изобретение
Номер охранного документа: 0002513716
Дата охранного документа: 20.04.2014
10.05.2014
№216.012.c282

Быстродействующий драйвер дифференциальной линии связи

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления и преобразования аналоговых сигналов, в структуре «систем на кристалле» и «систем в корпусе» различного функционального назначения (например, операционных усилителей, работающих на...
Тип: Изобретение
Номер охранного документа: 0002515543
Дата охранного документа: 10.05.2014
27.05.2014
№216.012.cacc

Быстродействующий датчик физических величин с потенциальным выходом

Изобретение относится к области информационно-измерительной техники и автоматики и может быть использовано в датчиках, обеспечивающих измерение различных физических величин. Техническим результатом является повышение быстродействия датчика за счет минимизации влияния внутренней емкости 2...
Тип: Изобретение
Номер охранного документа: 0002517682
Дата охранного документа: 27.05.2014
27.05.2014
№216.012.cadc

Широкополосный аттенюатор для быстродействующих аналоговых и аналого-цифровых интерфейсов

Широкополосный аттенюатор для быстродействующих аналоговых и аналого-цифровых интерфейсов относится к области измерительной техники, электротехники, радиотехники и связи и может использоваться в структуре различных интерфейсов, в измерительных приборах, быстродействующих аналого-цифровых (АЦП)...
Тип: Изобретение
Номер охранного документа: 0002517698
Дата охранного документа: 27.05.2014
10.06.2014
№216.012.cfea

Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом

Изобретение относится к области измерительной и вычислительной техники, радиотехники и связи. Технический результат: расширение в несколько раз частотного диапазона обрабатываемых сигналов АЦП за счет снижения погрешности передачи входных дифференциальных напряжений от источников входных...
Тип: Изобретение
Номер охранного документа: 0002518997
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.d149

Управляемый усилитель и смеситель аналоговых сигналов на базе дифференциального каскада дарлингтона

Предлагаемое изобретение относится к области радиотехники и связи и может быть использовано в радиоприемных устройствах, фазовых детекторах и модуляторах, а также в системах умножения частоты или в качестве усилителя, коэффициент передачи по напряжению которого с входов канала «X» зависит от...
Тип: Изобретение
Номер охранного документа: 0002519348
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.d190

Широкополосный повторитель напряжения

Изобретение относится к области радиотехники и связи. Техническим результатом является расширение диапазона рабочих частот широкополосного повторителя напряжения при наличии емкости на выходе С, которая не может быть уменьшена по объективным причинам - является неотъемлемой частью цепи...
Тип: Изобретение
Номер охранного документа: 0002519419
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.d19a

Измерительный усилитель с управляемыми параметрами амплитудно-частотной характеристики

Изобретение относится к области измерительной техники, радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации. Технический результат заключается в увеличении затухания выходного сигнала в диапазоне низких частот при повышенной и достаточно...
Тип: Изобретение
Номер охранного документа: 0002519429
Дата охранного документа: 10.06.2014
10.07.2014
№216.012.dbc8

Быстродействующий драйвер емкостной нагрузки

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления и преобразования аналоговых и цифровых импульсных сигналов в устройствах различного функционального назначения, работающих на емкостную нагрузку. Достигаемый технический результат -...
Тип: Изобретение
Номер охранного документа: 0002522042
Дата охранного документа: 10.07.2014
20.07.2014
№216.012.e026

Компенсационный стабилизатор напряжения

Устройство относится к области электротехники. Технический результат заключается в получении температурно-стабильного выходного напряжения и снижении минимальной разности напряжения вход-выход стабилизатора. Для этого предложен стабилизатор напряжения, содержащий первый и второй транзисторы,...
Тип: Изобретение
Номер охранного документа: 0002523168
Дата охранного документа: 20.07.2014
+ добавить свой РИД