×
25.08.2017
217.015.d0d0

Результат интеллектуальной деятельности: ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Технический результат: повышение коэффициента усиления по напряжению (К) при сохранении высокой температурной и радиационной стабильности напряжения смещения нуля. Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления содержит входной дифференциальный каскад, первый выходной транзистор, коллектор которого связан со входом токового зеркала, источник питания, второй выходной транзистор, первый вспомогательный транзистор, второй вспомогательный транзистор, третий вспомогательный транзистор, первый дополнительный повторитель напряжения, четвертый вспомогательный транзистор и второй дополнительный повторитель напряжения. 11 ил.

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов.

В современной радиоэлектронной аппаратуре находят применение дифференциальные операционные усилители (ОУ) и трансимпедансные преобразователи, выполненные на базе входного дифференциального каскада (ДК) с активной нагрузкой в виде классических токовых зеркал [1-8], в т.ч. так называемых токовых зеркал Вильсона [9-12]. ОУ с такой архитектурой, в т.ч. с входными полевыми транзисторами, широко применяются в составе микросхем, выпускаемых как отечественными, так и зарубежными фирмами (СА3078, LM13600, LM13700, NE5517, AU5517) [9-12]. В них токовые зеркала обеспечивают высокую стабильность статического режима выходных транзисторов промежуточного каскада (ПК) ОУ, обеспечивающего основное усиление, и фактически преобразуют изменения выходных токов входного ДК в соответствующие приращения выходного тока ПК. Однако в схемах ОУ с данной архитектурой общий коэффициент усиления по напряжению (Kу) получается небольшим. Это связано с тем, что входное сопротивление классических токовых зеркал, на котором выделяются выходные напряжения входного ДК, не велико (десятки Ом) и, как следствие, входной каскад работает только в режиме преобразователя «напряжение-ток» и имеет малый коэффициент усиления по напряжению (KДК<1).

Ближайшим прототипом заявляемого устройства является операционный усилитель по патенту US 3.921.090, fig. 1. Кроме этого, данная архитектура ОУ приведена в других патентах [1-8] и справочниках [9-12].

ОУ-прототип содержит (фиг. 1) входной дифференциальный каскад 1, согласованный по общей эмиттерной цепи 2 с первой 3 шиной источника питания, первый 4 и второй 5 противофазные токовые выходы входного дифференциального каскада 1, первый 6 выходной транзистор, коллектор которого связан со входом токового зеркала 7, согласованного с первой 3 шиной источника питания, второй 8 выходной транзистор, коллектор которого подключен к выходу токового зеркала 7 и токовому выходу устройства 9, первый 10 вспомогательный транзистор, коллектор которого подключен к первому 4 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой второго 12 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, третий 13 вспомогательный транзистор, коллектор которого подключен ко второму 5 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой четвертого 14 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания.

Существенный недостаток известного ОУ состоит в том, что в нем невозможно получить повышенный коэффициент усиления по напряжению, т.к. его входной каскад не дает усиления по напряжению.

Основная задача предлагаемого изобретения состоит в повышении коэффициента усиления по напряжению (Ку) двухкаскадного разомкнутого ОУ при сохранении высокой температурной и радиационной стабильности напряжения смещения нуля.

Поставленная задача достигается тем, что в дифференциальном операционном усилителе (фиг. 1), содержащем входной дифференциальный каскад 1, согласованный по общей эмиттерной цепи 2 с первой 3 шиной источника питания, первый 4 и второй 5 противофазные токовые выходы входного дифференциального каскада 1, первый 6 выходной транзистор, коллектор которого связан со входом токового зеркала 7, согласованного с первой 3 шиной источника питания, второй 8 выходной транзистор, коллектор которого подключен к выходу токового зеркала 7 и токовому выходу устройства 9, первый 10 вспомогательный транзистор, коллектор которого подключен к первому 4 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой второго 12 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, третий 13 вспомогательный транзистор, коллектор которого подключен ко второму 5 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой четвертого 14 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, предусмотрены новые элементы и связи - первый 4 токовый выход входного дифференциального каскада 1 связан с базой первого 10 вспомогательного, а также базами первого 6 выходного и второго 12 вспомогательного транзисторов через первый 15 дополнительный повторитель напряжения, второй 5 токовый выход входного дифференциального каскада 1 связан с базой третьего 13 вспомогательного, а также базами второго 8 выходного и четвертого 14 вспомогательного транзисторов через второй 16 дополнительный повторитель напряжения, коллектор четвертого 14 вспомогательного транзистора соединен с первым 4 токовым выходом входного дифференциального каскада 1, коллектор второго 12 вспомогательного транзистора подключен ко второму 5 токовому выходу входного дифференциального каскада 1, причем эмиттеры первого 6 и второго 8 выходных транзисторов соединены со второй 11 шиной источника питания.

На фиг. 1 показана схема ОУ-прототипа для случая, когда токовые зеркала Вильсона, являющиеся нагрузкой входного ДК1, реализованы на n-p-n-транзисторах 6, 10, 12 и 8, 13, 14, а на чертеже фиг. 2 - схема заявляемого устройства в соответствии с формулой изобретения.

На фиг. 3 приведена схема фиг.2 с конкретным выполнением первого 15 и второго 16 дополнительных повторителей напряжения.

В схеме фиг. 4 первый 6 выходной транзистор, первый 10 и второй 12 вспомогательные транзисторы, второй 8 выходной транзистор, третий 13 и четвертый 14 вспомогательные транзисторы выполнены в виде активных элементов с несколькими коллекторами и объединены в единую интегральную структуру. Для расширения вариантов установления статического режима транзисторов здесь могут использоваться вспомогательные источники опорного тока 26 и 27. Кроме этого, в данной схеме предусмотрен классический буферный усилитель 28, обеспечивающий низкоомный выход устройства 29.

В схеме фиг. 5 входной дифференциальный каскад 1 имеет 4 входа, что позволяет реализовать на базе данной структуры так называемый мультидифференциальный операционный усилитель, имеющий ряд неоспоримых преимуществ в сравнении с классическими ОУ [13].

На фиг. 6 приведена схема ОУ фиг. 4 в среде PSpice на моделях интегральных транзисторов АБМК_1_4 ОАО «Интеграл» (г. Минск).

На фиг. 7 показана амплитудно-частотная характеристика коэффициента усиления по напряжению ОУ фиг. 6 без отрицательной обратной связи (верхний график) и с отрицательной обратной связью (нижний график).

На фиг. 8 приведена зависимость систематической составляющей напряжения смещения нуля (Uсм) ОУ фиг. 6 от температуры в диапазоне минус 60÷+80°С (а) и потока нейтронов (б) для случая, когда транзисторы ОУ не имеют разброса параметров, а токовое зеркало 7 и буферный усилитель 28 идеальны. Это позволяет оценить предельные возможности архитектуры предлагаемого устройства, к которым можно стремиться.

На фиг. 9 приведена схема ОУ фиг. 5 в среде PSpice на моделях интегральных транзисторов АБМК_1_4 ОАО «Интеграл» (г. Минск).

На фиг. 10 показана амплитудно-частотная характеристика коэффициента усиления по напряжению ОУ фиг. 9 без отрицательной обратной связи и со 100% отрицательной обратной связью.

На фиг. 11 приведена зависимость систематической составляющей напряжения смещения нуля (Uсм) схемы фиг.9 от температуры (а) и потока нейтронов (б) без учета разброса параметров элементов, а также идеальном токовом зеркале 7 и буферном усилителе 28.

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления (фиг. 2) содержит входной дифференциальный каскад 1, согласованный по общей эмиттерной цепи 2 с первой 3 шиной источника питания, первый 4 и второй 5 противофазные токовые выходы входного дифференциального каскада 1, первый 6 выходной транзистор, коллектор которого связан со входом токового зеркала 7, согласованного с первой 3 шиной источника питания, второй 8 выходной транзистор, коллектор которого подключен к выходу токового зеркала 7 и токовому выходу устройства 9, первый 10 вспомогательный транзистор, коллектор которого подключен к первому 4 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой второго 12 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, третий 13 вспомогательный транзистор, коллектор которого подключен ко второму 5 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой четвертого 14 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания. В схему введены: первый 4 токовый выход входного дифференциального каскада 1 связан с базой первого 10 вспомогательного, а также базами первого 6 выходного и второго 12 вспомогательного транзисторов через первый 15 дополнительный повторитель напряжения, второй 5 токовый выход входного дифференциального каскада 1 связан с базой третьего 13 вспомогательного, а также базами второго 8 выходного и четвертого 14 вспомогательного транзисторов через второй 16 дополнительный повторитель напряжения, коллектор четвертого 14 вспомогательного транзистора соединен с первым 4 токовым выходом входного дифференциального каскада 1, коллектор второго 12 вспомогательного транзистора подключен ко второму 5 токовому выходу входного дифференциального каскада 1, причем эмиттеры первого 6 и второго 8 выходных транзисторов соединены со второй 11 шиной источника питания.

Кроме этого, в схеме фиг. 2 входной дифференциальный каскад 1 имеет противофазные входы 17 и 18, причем его схема включает входные полевые транзисторы 19, 20, статический режим которых устанавливается источником опорного тока 21.

В схеме фиг. 3 первый 15 и второй 16 дополнительные повторители напряжения выполнены соответственно на транзисторе 22 и резисторе 23, а также транзисторе 24 и резисторе 25.

На фиг. 4, который соответствует фиг. 3, используются вспомогательные источники опорного тока 26 и 27, а также выходной буферный усилитель 28, вход которого соединен с токовым выходом устройства 9, а выход 29 обеспечивает низкоомный потенциальный выход устройства.

В схеме фиг. 5, которая соответствует схеме фиг. 2, входной дифференциальный каскад 1 реализован на дополнительных входных транзисторах 30, 31, 32, 33, причем база дополнительного транзистора 30 соединена с первым неинвертирующим входом 34 ОУ, затвор дополнительного транзистора 31 подключен к инвертирующему входу 35 ОУ, база транзистора 32 соединена с инвертирующим входом 36 ОУ, а затвор транзистора 33 связан с четвертым неинвертирующим входом устройства.

Для уменьшения влияния напряжения Эрли первого 6 и второго 8 выходных транзисторов на напряжение смещения нуля ОУ в схеме фиг. 5 предусмотрена цепь смещения 38, реализуемая в виде источника опорного напряжения, вспомогательного резистора и т.п.

Рассмотрим работу ОУ фиг. 2.

Статический режим по току транзисторов ОУ фиг. 2 устанавливается источником опорного тока 21, входящим в структуру входного дифференциального каскада 1. При этом токи коллекторов транзисторов схемы (Iкi), токи первого 4 и второго 5 выходов ДК принимают значения: I21=4I0, I4=2I0, Iк10=Iк14=I0, I5=2I0, Iк12=I0, Iк13=I0, Iк6=I0, Iк8=I0, где I4=I5 - статические токи первого 4 и второго 5 выходов входного дифференциального каскада 1.

Если принять I20=4I0, то коллекторные токи всех транзисторов схемы будут равны некоторому опорному току I0, который выбирается разработчиком, например I0=1 мА.

Таким образом, в заявляемой схеме, также как и в ОУ-прототипе, обеспечивается высокая стабильность статического режима транзисторов промежуточного каскада (первый 6 и второй 8 выходные транзисторы), которая определяется единственным в схеме ОУ источником опорного тока 21.

За счет применения в схеме фиг. 2 первого 15 и второго 16 дополнительных повторителей напряжения и цепей взаимной компенсации эквивалентных сопротивлений (Ri4, Ri5) в цепи токовых выходов 4 и 5 входного ДК, которая обеспечивается четвертым 14 и вторым 12 вспомогательными транзисторами, эквивалентные сопротивления в цепи токовых выходов 4 (Ri4) и 5 (Ri5) существенно возрастают. Это приводит к существенному увеличению коэффициентов усиления по напряжению входного дифференциального каскада 1

где u4-5 - напряжение между первым 4 и вторым 5 токовыми выходами;

uвх - входное напряжение ОУ (напряжение между узлами 17, 18);

SДК - крутизна преобразования входного напряжения ДК (uвх) в приращения выходных токов первого 4 и второго 5 токовых выходов ДК в режиме их короткого замыкания.

В ОУ-прототипе этот коэффициент усиления (KДК) не превышает единицы, т.к. здесь Ri4≈Ri5=25÷50 Ом, а крутизна SДК в схемах с полевыми транзисторами всегда мала.

Результаты компьютерного моделирования (фиг. 7, фиг. 10) показывают, что предлагаемая схема ОУ имеет усиление по напряжению порядка 100 дБ (100000 раз) без введения каких-либо дополнительных каскадов усиления. Это повышает общее усиление разомкнутого ОУ.

При 100% отрицательной обратной связи на вход 36 и введении входного сигнала на вход 35 схемы фиг. 5 ОУ фиг. 5 является инвертирующим повторителем входного напряжения с Kу≈-1. Следует заметить, что на базе известного ОУ-прототипа такой режим без резисторов отрицательной обратной связи не реализуется [13].

Предлагаемые схемотехнические решения ОУ имеют малые значения систематической составляющей напряжения смещения нуля (Uсм) при температурных и радиационных воздействиях (фиг. 8, фиг. 9). Это свидетельствует о высокой стабильности статического режима транзисторов схемы ОУ.

Таким образом, предлагаемое двухкаскадное устройство имеет существенные преимущества в сравнении с известными, обеспечивает разомкнутое усиление по напряжению порядка Kу≈100000 и может найти широкое применение в системах преобразования радиотехнических сигналов.

ИСТОЧНИКИ ИНФОРМАЦИИ

1. Патент US 5.371.476, fig. 1.

2. Патент US 4.348.602, fig. 2.

3. Патент US 6.657.465.

4. Патент US 7.786.799, fig. 3.

5. Патент Японии JP 61-140210, fig. 1.

6. Патент US 7.411.451, fig. 2.

7. Патент US 4.607.232.

8. Патент US 5.936.468.

9. Справочник: операционные усилители и компараторы (Авербух В.Д. и др.). - М.: Изд-во «Додэка-ХХ1», 2001, С. 106 (микросхема СА3078).

10. Микросхема LM13600

http://www.komponenten.es.aau.dk/fileadmin/komponenten/Data_Sheet/Linear/LM13600.pdf

11. Микросхема LM13700 http://pdf1.alldatasheet.com/datasheet-pdf/view/549473/TI1/LM13700MX.html

12. Микросхема NF5517 http://pdf1.alldatasheet.com/datasheet-pdf/view/175236/ONSEMI/NE5517.html

13. Основные свойства, параметры и базовые схемы включения мультидифференциальных операционных усилителей с высокоимпедансным узлом / Н.Н. Прокопенко, О.В. Дворников, П.С. Будяков // Электронная техника. Серия 2. Полупроводниковые приборы. Выпуск 2 (233), Москва, ОАО «Пульсар», 2014 г. С. 53-64.

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления, содержащий входной дифференциальный каскад, согласованный по общей эмиттерной цепи с первой шиной источника питания, первый и второй противофазные токовые выходы входного дифференциального каскада, первый выходной транзистор, коллектор которого связан со входом токового зеркала, согласованного с первой шиной источника питания, второй выходной транзистор, коллектор которого подключен к выходу токового зеркала и токовому выходу устройства, первый вспомогательный транзистор, коллектор которого подключен к первому токовому выходу входного дифференциального каскада, эмиттер соединен со второй шиной источника питания, а база связана с базой второго вспомогательного транзистора, эмиттер которого соединен со второй шиной источника питания, третий вспомогательный транзистор, коллектор которого подключен ко второму токовому выходу входного дифференциального каскада, эмиттер соединен со второй шиной источника питания, а база связана с базой четвертого вспомогательного транзистора, эмиттер которого соединен со второй шиной источника питания, отличающийся тем, что первый токовый выход входного дифференциального каскада связан с базой первого вспомогательного транзистора, а также базами первого выходного и второго вспомогательного транзисторов через первый дополнительный повторитель напряжения, второй токовый выход входного дифференциального каскада связан с базой третьего вспомогательного транзистора, а также с базами второго выходного и четвертого вспомогательного транзисторов через второй дополнительный повторитель напряжения, коллектор четвертого вспомогательного транзистора соединен с первым токовым выходом входного дифференциального каскада, коллектор второго вспомогательного транзистора подключен ко второму токовому выходу входного дифференциального каскада, причем эмиттеры первого и второго выходных транзисторов соединены со второй шиной источника питания.
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
Источник поступления информации: Роспатент

Показаны записи 261-270 из 359.
29.05.2019
№219.017.62c0

Дифференциальный усилитель на комплементарных полевых транзисторах с управляющим p-n переходом

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов. Технический результат заключается в повышении стабильности статического режима входных полевых транзисторов при отрицательных температурах, возможности изменения...
Тип: Изобретение
Номер охранного документа: 0002688225
Дата охранного документа: 21.05.2019
29.05.2019
№219.017.62d9

Быстродействующий дифференциальный операционный усилитель

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в аналоговых интерфейсах и устройствах преобразования сигналов. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения ДОУ. Быстродействующий дифференциальный...
Тип: Изобретение
Номер охранного документа: 0002688227
Дата охранного документа: 21.05.2019
06.06.2019
№219.017.7401

Способ шелушения зерна овса

Изобретение относится к мукомольно-крупяной промышленности и может быть применено при проведении шелушения зерна овса. В процессе способа для перевода оболочек зерна в хрупкое состояние проводят предварительное вакуумирование зерна, находящегося в перфорированной гибкой оболочке с диаметром...
Тип: Изобретение
Номер охранного документа: 0002690476
Дата охранного документа: 03.06.2019
13.06.2019
№219.017.811a

Способ тоновой аппроксимации палитры монохромного полутонового изображения

Изобретение относится к вычислительной технике. Технический результат − обеспечение оптимальности тоновой аппроксимации монохромного мультитонового изображения. Способ тоновой аппроксимации палитры монохромного полутонового изображения включает: выбор количества различающихся тонов,...
Тип: Изобретение
Номер охранного документа: 0002691082
Дата охранного документа: 10.06.2019
20.06.2019
№219.017.8da7

Оптический пылемер

Пылемер может быть использован для управления вентиляционным оборудованием, а также для определения общей доли респирабельной фракции пыли, вызывающей профессиональные легочные заболевания. Пылемер содержит источник света, два светоделительных зеркала, две диафрагмы, два фотоприемника,...
Тип: Изобретение
Номер охранного документа: 0002691978
Дата охранного документа: 19.06.2019
27.06.2019
№219.017.98a2

Токовый пороговый логический элемент "неравнозначность"

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат: создание токового порогового логического элемента «Неравнозначность», в...
Тип: Изобретение
Номер охранного документа: 0002692573
Дата охранного документа: 25.06.2019
02.07.2019
№219.017.a2e8

Активный rc-фильтр для обработки сигналов пьезоэлектрических датчиков

Изобретение относится к измерительной технике и может использоваться в составе электромеханических систем балансировки роторов. Технический результат заключается в увеличении гарантированного затухания амплитудно-частотной характеристики активного RC-фильтра для обработки пьезоэлектрических...
Тип: Изобретение
Номер охранного документа: 0002692967
Дата охранного документа: 28.06.2019
05.07.2019
№219.017.a59f

Токовый пороговый логический элемент обратного циклического сдвига

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат заключается в повышении быстродействия устройств преобразования информации. Технический результат достигается за счет токового порогового логического элемента обратного циклического сдвига,...
Тип: Изобретение
Номер охранного документа: 0002693590
Дата охранного документа: 03.07.2019
11.07.2019
№219.017.b296

Полосовой arc-фильтр на двух операционных усилителях с повышением частоты полюса и независимой подстройкой основных параметров

Изобретение относится к средствам ограничения спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в повышении частоты полюса, которая обеспечивает независимую подстройку трех основных...
Тип: Изобретение
Номер охранного документа: 0002694134
Дата охранного документа: 09.07.2019
11.07.2019
№219.017.b2d4

Arc-фильтр верхних частот с независимой подстройкой основных параметров

Изобретение относится к средствам ограничения спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в обеспечении независимой подстройки таких параметров амплитудно-частотной характеристики,...
Тип: Изобретение
Номер охранного документа: 0002694135
Дата охранного документа: 09.07.2019
Показаны записи 241-241 из 241.
19.06.2023
№223.018.81f3

Быстродействующий операционный усилитель с дифференцирующими цепями коррекции в мостовом входном дифференциальном каскаде

Изобретение относится к области радиотехники и может быть использовано в различных аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков физических величин. Технический результат: повышение предельных значений максимальной скорости нарастания выходного напряжения без...
Тип: Изобретение
Номер охранного документа: 0002797168
Дата охранного документа: 31.05.2023
+ добавить свой РИД