×
27.08.2016
216.015.50d1

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ

Вид РИД

Изобретение

№ охранного документа
0002595958
Дата охранного документа
27.08.2016
Аннотация: Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является упрощение устройства. Логический вычислитель предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Логический вычислитель содержит n-разрядный регистр (1) и n мажоритарных элементов (2, …, 2). За счет мажоритарных элементов повышена однородность состава. В результате достигнуто упрощение устройства. 2 ил., 1 табл.
Основные результаты: Логический вычислитель, предназначенный для реализации параллельного набора n простых симметричных булевых функций, зависящих от последовательного набора n аргументов - входных двоичных сигналов, содержащий n-разрядный регистр, i-й вход и вход сброса, вход записи которого соединены соответственно с i-м выходом и первым, вторым управляющими входами логического вычислителя, отличающийся тем, что в него введены n мажоритарных элементов, причем второй, третий входы и выход i-го мажоритарного элемента соединены соответственно с i-м выходом n-разрядного регистра, информационным входом и i-м выходом логического вычислителя, второй вход предыдущего мажоритарного элемента подключен к первому входу последующего мажоритарного элемента, а первый вход первого мажоритарного элемента соединен с шиной единичного потенциала.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические вычислители (см., например, патент РФ 2276399, кл. G06F 7/00, 2006 г.), которые реализуют параллельный набор n простых симметричных булевых функций, зависящих от последовательного набора n аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических вычислителей, относится неоднородность состава, обусловленная тем, что, в частности, упомянутый аналог состоит из элементов И, элементов ИЛИ и D-триггеров.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический вычислитель (патент РФ 2294558, кл. G06F 7/57, 2007 г.), который содержит n-разрядный регистр и реализует параллельный набор n простых симметричных булевых функций, зависящих от последовательного набора n аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится неоднородность состава, обусловленная тем, что прототип состоит из элементов И, элементов ИЛИ и регистра.

Техническим результатом изобретения является упрощение устройства за счет повышения однородности состава при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом вычислителе, содержащем n-разрядный регистр, i-й вход и вход сброса, вход записи которого соединены соответственно с i-м выходом и первым, вторым управляющими входами логического вычислителя, особенность заключается в том, что в него введены n мажоритарных элементов, причем второй, третий входы и выход i-го мажоритарного элемента соединены соответственно с i-м выходом n-разрядного регистра, информационным входом и i-м выходом логического вычислителя, второй вход предыдущего мажоритарного элемента подключен к первому входу последующего мажоритарного элемента, а первый вход первого мажоритарного элемента соединен с шиной единичного потенциала.

На фиг. 1 и фиг. 2 представлены соответственно схема предлагаемого логического вычислителя и временные диаграммы, поясняющие принцип его работы.

Логический вычислитель содержит n-разрядный регистр 1 и мажоритарные элементы 21, …, 2n, причем i-й вход и вход сброса, вход записи регистра 1 соединены соответственно с i-м выходом и первым, вторым управляющими входами логического вычислителя, второй, третий входы и выход элемента 2i соединены соответственно с i-м выходом регистра 1, информационным входом и i-м выходом логического вычислителя, второй вход элемента 2k подключен к первому входу элемента 2k+1, а первый вход элемента 21 соединен с шиной единичного потенциала.

Работа предлагаемого логического вычислителя осуществляется следующим образом. На его первый, второй управляющие входы подаются соответственно импульсные сигналы (фиг. 2), причем период Т сигнала y2 должен удовлетворять условию Т>Δt, где Δt=ΔtР+ΔtЭ, а ΔtР и ΔtЭ есть длительности задержек, вносимых регистром 1 и мажоритарным элементом. Синхронно с передним фронтом импульса сигнала y1 и передними фронтами первого, …, (n-1)-го импульсов сигнала y2 на информационный вход логического вычислителя последовательно подаются двоичные сигналы х1 и х2, …, xn соответственно (фиг. 2). Тогда сигнал на выходе элемента 2i будет определяться рекуррентным выражением

где есть номер момента времени tj (фиг. 2); Wi0=0; W0(j-1)=1. В представленной ниже таблице приведены значения выражения (1) при n=4.

Таким образом, на первом, втором, …, n-м выходах предлагаемого логического вычислителя при j=n соответственно имеем

где τ1, …, τn есть простые симметричные булевы функции (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. - М.: Энергия, 1974). Отметим, что обнуление выходных сигналов регистра 1 и загрузка в него данных происходят соответственно по низкому уровню сигнала на входе сброса и по положительному перепаду (из «0» в «1») сигнала на входе записи, поэтому указанный регистр может быть аппаратно выполнен с помощью, например, микросхемы КР1533ИР38.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический вычислитель реализует параллельный набор n простых симметричных булевых функций, зависящих от последовательного набора n аргументов - входных двоичных сигналов, и имеет более однородный по сравнению с прототипом состав.

Логический вычислитель, предназначенный для реализации параллельного набора n простых симметричных булевых функций, зависящих от последовательного набора n аргументов - входных двоичных сигналов, содержащий n-разрядный регистр, i-й вход и вход сброса, вход записи которого соединены соответственно с i-м выходом и первым, вторым управляющими входами логического вычислителя, отличающийся тем, что в него введены n мажоритарных элементов, причем второй, третий входы и выход i-го мажоритарного элемента соединены соответственно с i-м выходом n-разрядного регистра, информационным входом и i-м выходом логического вычислителя, второй вход предыдущего мажоритарного элемента подключен к первому входу последующего мажоритарного элемента, а первый вход первого мажоритарного элемента соединен с шиной единичного потенциала.
ЛОГИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ
ЛОГИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ
ЛОГИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ
Источник поступления информации: Роспатент

Показаны записи 71-75 из 75.
13.02.2018
№218.016.203c

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в упрощении устройства за счет уменьшения числа типов используемых элементов и цены по Квайну. Логический...
Тип: Изобретение
Номер охранного документа: 0002641446
Дата охранного документа: 17.01.2018
13.02.2018
№218.016.2087

Логический преобразователь

Изобретение относится к логическим преобразователям. Технический результат заключается в расширении арсенала технических средств для реализации простых симметричных булевых функций. Указанный результат достигается за счет того, что логический преобразователь содержит восемь мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002641454
Дата охранного документа: 17.01.2018
25.01.2019
№219.016.b402

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей прототипа. Устройство селекции двоичных чисел предназначено для выполнения селекции минимального либо максимального из двух двухразрядных...
Тип: Изобретение
Номер охранного документа: 0002678165
Дата охранного документа: 23.01.2019
13.02.2019
№219.016.b95a

Способ контурной лазерной резки

Изобретение относится к способам лазерно-лучевой резки листового металлопроката. Листовой металлопрокат перед лазерной резкой подвергают холодной пластической деформации, способствующей снижению теплопроводности металла и уменьшению (локализации) зоны температурного воздействия на участке реза....
Тип: Изобретение
Номер охранного документа: 0002679496
Дата охранного документа: 11.02.2019
14.03.2019
№219.016.dee1

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей устройства за счет обеспечения селекции минимального либо максимального из двух, либо медианного (срединного) из трех двухразрядных двоичных чисел, задаваемых двоичными...
Тип: Изобретение
Номер охранного документа: 0002681693
Дата охранного документа: 12.03.2019
Показаны записи 111-116 из 116.
20.05.2023
№223.018.66a4

Сумматор-умножитель по модулю три

Изобретение относится к сумматору-умножителю по модулю три. Технический результат заключается в упрощении конструкции устройства. Устройство содержит три элемента И, шесть элементов ИЛИ и четыре элемента исключающее ИЛИ, причем первый, второй входы третьего элемента И соединены соответственно с...
Тип: Изобретение
Номер охранного документа: 0002762548
Дата охранного документа: 21.12.2021
20.05.2023
№223.018.66b2

Параллельный счетчик единиц

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей параллельного счетчика единиц при сохранении глубины схемы прототипа. Параллельный счетчик единиц содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (1, …, 1) и четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002761103
Дата охранного документа: 03.12.2021
20.05.2023
№223.018.6703

Арифметическое устройство по модулю три

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации с помощью константной настройки любой из операций (А+В) mod 3, (А-В) mod 3, где А, В ∈ {00,01,10} есть двухразрядные двоичные числа, задаваемые двоичными сигналами. Раскрыто...
Тип: Изобретение
Номер охранного документа: 0002757831
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6706

Пороговый модуль

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации пороговой функции с единичными весами аргументов и порогом три. Раскрыт пороговый модуль, содержащий восемь элементов ИЛИ и семь элементов И, причем первый, второй входы i-го...
Тип: Изобретение
Номер охранного документа: 0002757821
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6711

Логический модуль

Изобретение относится к области вычислительной техники. Техническим результатом изобретения является обеспечение реализации простых симметричных булевых функций. Раскрыт логический модуль, предназначенный для реализации простых симметричных булевых функций, содержащий четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002758188
Дата охранного документа: 26.10.2021
20.05.2023
№223.018.6712

Ранговый фильтр

Изобретение относится к ранговому фильтру. Технический результат заключается в повышении быстродействия рангового фильтра. Фильтр содержит два сортировщика и восемь реляторов, причем каждый релятор содержит компаратор, подключенный выходом к первому входу элемента исключающее ИЛИ, второй вход...
Тип: Изобретение
Номер охранного документа: 0002758190
Дата охранного документа: 26.10.2021
+ добавить свой РИД