×
10.04.2016
216.015.3018

МАЖОРИТАРНЫЙ МОДУЛЬ

Вид РИД

Изобретение

Юридическая информация Свернуть Развернуть
№ охранного документа
0002580801
Дата охранного документа
10.04.2016
Краткое описание РИД Свернуть Развернуть
Аннотация: Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации. Технический результат заключается в расширении функциональных возможностей, а именно в реализации мажоритарной функции нескольких аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же аргументов. Мажоритарный модуль содержит два элемента И (11, 12), два элемента ИЛИ (21, 22) и девять мажоритарных элементов (31, … , 39). За счет указанных элементов и новой схемы их соединения, глубина которой равна четырем, обеспечивается обработка пяти входных двоичных сигналов. В результате достигнуто расширение функциональных возможностей мажоритарного модуля и уменьшение относительного показателя схемной глубины. 1 ил.
Основные результаты: Мажоритарный модуль, содержащий элемент И, элемент ИЛИ и два мажоритарных элемента, причем первый вход первого, первый и второй входы второго мажоритарных элементов соединены соответственно с первым, вторым настроечными входами мажоритарного модуля и выходом первого мажоритарного элемента, отличающийся тем, что в него дополнительно введены элемент И, элемент ИЛИ и семь мажоритарных элементов, объединенные третий вход второго, второй вход пятого мажоритарных элементов, объединенные первый вход первого элемента ИЛИ, второй вход четвертого, третий вход шестого мажоритарных элементов, объединенные второй вход первого элемента ИЛИ, второй вход первого, третий вход пятого мажоритарных элементов, объединенные второй вход первого элемента И, третий вход первого, второй вход восьмого мажоритарных элементов и объединенные второй вход второго элемента И, третьи входы четвертого, восьмого мажоритарных элементов образуют соответственно первый, второй, третий, четвертый и пятый информационные входы мажоритарного модуля, выходы первого элемента ИЛИ и пятого мажоритарного элемента соединены соответственно с первым входом первого элемента И и объединенными первым входом второго элемента И, вторым входом шестого мажоритарного элемента, второй, третий входы i-го (i∈{3,7}) мажоритарного элемента и первый, второй входы второго элемента ИЛИ подключены соответственно к выходам (i-1)-го, (i+1)-го мажоритарных элементов и выходам первого, второго элементов И, а первый, второй, третий входы и выход девятого мажоритарного элемента соединены соответственно с выходами третьего, седьмого мажоритарных элементов, второго элемента ИЛИ и выходом мажоритарного модуля, первый и второй настроечные входы которого подключены соответственно к объединенным первым входам третьего, пятого, седьмого и объединенным первым входам четвертого, шестого, восьмого мажоритарных элементов.
Реферат Свернуть Развернуть

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны мажоритарные модули (см., например, патент РФ 2398265, кл. G06F 7/57, 2010 г.), которые с помощью константной настройки реализуют мажоритарную функцию Мaj(х123)=х1х2 ∨ х1х3 ∨ х2х3 трех аргументов - входных двоичных сигналов х123 ∈ {0,1} либо дизъюнкцию (конъюнкцию) тех же трех аргументов. При этом , где n=3, h=3 и есть соответственно количество аргументов реализуемых функций, глубина схемы и относительный показатель схемной глубины.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных мажоритарных модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка пяти входных сигналов, и большая величина относительного показателя схемной глубины.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип мажоритарный модуль (патент РФ 2249844, кл. G06F7/38, 2005 г.), который содержит элемент И, элемент ИЛИ, два мажоритарных элемента и реализует мажоритарную функцию Maj(x1,x2,x3)=х1х2 ∨ х1х3 ∨ х2х3 трех аргументов - входных двоичных сигналов х123 ∈ {0,1} либо дизъюнкцию (конъюнкцию) тех же трех аргументов. При этом n=3, h=3 и .

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка пяти входных сигналов, и большая величина относительного показателя схемной глубины.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации мажоритарной функции пяти аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же пяти аргументов и уменьшение относительного показателя схемной глубины.

Указанный технический результат при осуществлении изобретения достигается тем, что в мажоритарном модуле, содержащем элемент И, элемент ИЛИ и два мажоритарных элемента, первый вход первого, первый и второй входы второго мажоритарных элементов соединены соответственно с первым, вторым настроечными входами мажоритарного модуля и выходом первого мажоритарного элемента, особенность заключается в том, что в него дополнительно введены элемент И, элемент ИЛИ и семь мажоритарных элементов, объединенные третий вход второго, второй вход пятого мажоритарных элементов, объединенные первый вход первого элемента ИЛИ, второй вход четвертого, третий вход шестого мажоритарных элементов, объединенные второй вход первого элемента ИЛИ, второй вход первого, третий вход пятого мажоритарных элементов, объединенные второй вход первого элемента И, третий вход первого, второй вход восьмого мажоритарных элементов и объединенные второй вход второго элемента И, третьи входы четвертого, восьмого мажоритарных элементов образуют соответственно первый, второй, третий, четвертый и пятый информационные входы мажоритарного модуля, выходы первого элемента ИЛИ и пятого мажоритарного элемента соединены соответственно с первым входом первого элемента И и объединенными первым входом второго элемента И, вторым входом шестого мажоритарного элемента, второй, третий входы i-го (i∈{3,7}) мажоритарного элемента и первый, второй входы второго элемента ИЛИ подключены соответственно к выходам (i-1)-го, (i+1)-го мажоритарных элементов и выходам первого, второго элементов И, а первый, второй, третий входы и выход девятого мажоритарного элемента соединены соответственно с выходами третьего, седьмого мажоритарных элементов, второго элемента ИЛИ и выходом мажоритарного модуля, первый и второй настроечные входы которого подключены соответственно к объединенным первым входам третьего, пятого, седьмого и объединенным первым входам четвертого, шестого, восьмого мажоритарных элементов.

На чертеже. представлена схема предлагаемого мажоритарного модуля.

Мажоритарный модуль содержит элементы И 11, 12, элементы ИЛИ 21, 22 и мажоритарные элементы 31,…,39, причем объединенные третий вход элемента 32, второй вход элемента 35, объединенные первый вход элемента 21, второй вход элемента 34, третий вход элемента 36, объединенные третий вход элемента 35, вторые входы элементов 21, 31, объединенные третий вход элемента 31, вторые входы элементов 11, 38 и объединенные второй вход элемента 12, третьи входы элементов 34, 38 образуют соответственно первый, второй, третий, четвертый и пятый информационные входы мажоритарного модуля, выходы элементов 21, 31 и 35 соединены соответственно с первым входом элемента 11, вторым входом элемента 32 и объединенными первым входом элемента 12, вторым входом элемента 36, второй, третий входы элемента 3i (i∈{3,7}) и первый, второй входы элемента 22 подключены соответственно к выходам элементов 3i-1, 3i+1 и 11, 12, а первый, второй, третий входы и выход элемента 39 соединены соответственно с выходами элементов 33, 37, 22 и выходом мажоритарного модуля, первый и второй настроечные входы которого подключены соответственно к объединенным первым входам элементов 31, 33, 35, 37 и объединенным первым входам элементов 32, 34, 36, 38.

Работа предлагаемого мажоритарного модуля осуществляется следующим образом.

На его первый,…,пятый информационные и первый, второй настроечные входы подаются соответственно двоичные сигналы х1,…,х5 ∈ {0,1} и у12 ∈ {0,1}. На выходе мажоритарного элемента имеем aj1#aj2#aj3=aj1aj2∨аj3∨aj2aj3, где аj1j2j3 и #,∨, • есть соответственно сигналы на его первом, втором, третьем входах и символы операций Maj, ИЛИ, И. Следовательно, сигнал на выходе элемента 39 определяется выражением

где Таким образом, на выходе предлагаемого модуля получим

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый мажоритарный модуль обладает более широкими по сравнению с прототипом функциональными возможностями, так как реализует мажоритарную функцию n=5 аргументов - входных двоичных сигналов либо дизъюнкцию (конъюнкцию) тех же пяти аргументов. При этом глубина h схемы предлагаемого мажоритарного модуля и относительный показатель схемной глубины составляют h=4 и .

Мажоритарный модуль, содержащий элемент И, элемент ИЛИ и два мажоритарных элемента, причем первый вход первого, первый и второй входы второго мажоритарных элементов соединены соответственно с первым, вторым настроечными входами мажоритарного модуля и выходом первого мажоритарного элемента, отличающийся тем, что в него дополнительно введены элемент И, элемент ИЛИ и семь мажоритарных элементов, объединенные третий вход второго, второй вход пятого мажоритарных элементов, объединенные первый вход первого элемента ИЛИ, второй вход четвертого, третий вход шестого мажоритарных элементов, объединенные второй вход первого элемента ИЛИ, второй вход первого, третий вход пятого мажоритарных элементов, объединенные второй вход первого элемента И, третий вход первого, второй вход восьмого мажоритарных элементов и объединенные второй вход второго элемента И, третьи входы четвертого, восьмого мажоритарных элементов образуют соответственно первый, второй, третий, четвертый и пятый информационные входы мажоритарного модуля, выходы первого элемента ИЛИ и пятого мажоритарного элемента соединены соответственно с первым входом первого элемента И и объединенными первым входом второго элемента И, вторым входом шестого мажоритарного элемента, второй, третий входы i-го (i∈{3,7}) мажоритарного элемента и первый, второй входы второго элемента ИЛИ подключены соответственно к выходам (i-1)-го, (i+1)-го мажоритарных элементов и выходам первого, второго элементов И, а первый, второй, третий входы и выход девятого мажоритарного элемента соединены соответственно с выходами третьего, седьмого мажоритарных элементов, второго элемента ИЛИ и выходом мажоритарного модуля, первый и второй настроечные входы которого подключены соответственно к объединенным первым входам третьего, пятого, седьмого и объединенным первым входам четвертого, шестого, восьмого мажоритарных элементов.
МАЖОРИТАРНЫЙ МОДУЛЬ
МАЖОРИТАРНЫЙ МОДУЛЬ
Источник поступления информации: Роспатент

Показаны записи 1-10 из 75.
27.01.2013
№216.012.2105

Мажоритарный модуль

Изобретение относится к области вычислительной техники и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации для реализации мажоритарной функции либо дизъюнкции, либо конъюнкции входных двоичных сигналов. Техническим результатом...
Тип: Изобретение
Номер охранного документа: 0002473954
Дата охранного документа: 27.01.2013
10.02.2013
№216.012.249d

Аналоговый процессор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации для выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти...
Тип: Изобретение
Номер охранного документа: 0002474875
Дата охранного документа: 10.02.2013
20.02.2013
№216.012.2836

Логический преобразователь

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является упрощение устройства за счет сокращения количества выводов, на которые подаются входные двоичные сигналы, и...
Тип: Изобретение
Номер охранного документа: 0002475814
Дата охранного документа: 20.02.2013
20.02.2013
№216.012.28c1

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является уменьшение аппаратурных затрат при сохранении функциональных возможностей. Импульсный селектор предназначен для...
Тип: Изобретение
Номер охранного документа: 0002475953
Дата охранного документа: 20.02.2013
10.04.2013
№216.012.34a8

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано в системах автоматического регулирования и управления. Техническим результатом является расширение функциональных возможностей за счет обработки n импульсных сигналов. Импульсный селектор содержит 3n-4 ключей и резистор,...
Тип: Изобретение
Номер охранного документа: 0002479023
Дата охранного документа: 10.04.2013
10.04.2013
№216.012.3508

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей за счет обеспечения выбора из кортежа (τ,…,τ) компоненты τ=τ, занимающей...
Тип: Изобретение
Номер охранного документа: 0002479119
Дата охранного документа: 10.04.2013
27.05.2013
№216.012.4570

Ранговый селектор

Изобретение относится к автоматике и аналоговой вычислительной технике. Техническим результатом является уменьшение аппаратурных затрат при сохранении функциональных возможностей. Ранговый селектор содержит n дифференциальных компараторов (l, …, l), n элементов И (2, …, 2), 4n+3 ключей (3, …,...
Тип: Изобретение
Номер охранного документа: 0002483353
Дата охранного документа: 27.05.2013
20.08.2013
№216.012.61f0

Реляторный модуль

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Техническим результатом изобретения является...
Тип: Изобретение
Номер охранного документа: 0002490704
Дата охранного документа: 20.08.2013
20.08.2013
№216.012.61f1

Реляторный модуль

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Техническим результатом изобретения является...
Тип: Изобретение
Номер охранного документа: 0002490705
Дата охранного документа: 20.08.2013
20.08.2013
№216.012.61f2

Аналоговый мультиплексор

Изобретение относится к автоматике и многозначной вычислительной технике и может быть использовано для построения функциональных узлов многозначных вычислительных машин, средств автоматического регулирования и управления, многозначных процессоров. Техническим результатом является расширение...
Тип: Изобретение
Номер охранного документа: 0002490706
Дата охранного документа: 20.08.2013
Показаны записи 1-10 из 116.
20.11.2014
№216.013.068d

Двоичный сумматор

Изобретение предназначено для сложения двух четырехразрядных двоичных чисел, задаваемых двоичными сигналами и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является повышение однородности...
Тип: Изобретение
Номер охранного документа: 0002533078
Дата охранного документа: 20.11.2014
20.11.2014
№216.013.068e

Мажоритарный модуль

Изобретение предназначено для реализации мажоритарной функции n аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же n аргументов, где n≠1 есть любое нечетное натуральное число, и может быть использовано в системах цифровой вычислительной техники как средство...
Тип: Изобретение
Номер охранного документа: 0002533079
Дата охранного документа: 20.11.2014
20.11.2014
№216.013.068f

Декомпозиционный способ реализации бесповторных функций непрерывной логики

Изобретение относится к аналоговой вычислительной технике и может быть использовано при построении средств логической обработки континуальных данных. Техническим результатом является обеспечение реализации произвольной бесповторной непрерывно-логической функции, зависящей от n (n>1) аргументов...
Тип: Изобретение
Номер охранного документа: 0002533080
Дата охранного документа: 20.11.2014
27.02.2015
№216.013.2ca1

Ранговый фильтр

Изобретение предназначено для ранговой обработки аналоговых сигналов и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является расширение функциональных возможностей за счет обеспечения выбора...
Тип: Изобретение
Номер охранного документа: 0002542893
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2ca3

Логический преобразователь

Устройство предназначено для реализации простых симметричных булевых функций и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является обеспечение реализации любой из простых симметричных булевых функций τ, τ, τ, τ,...
Тип: Изобретение
Номер охранного документа: 0002542895
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2caf

Логический преобразователь

Изобретение относится к вычислительной технике, предназначено для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано как средство преобразования кодов. Техническим результатом является упрощение...
Тип: Изобретение
Номер охранного документа: 0002542907
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2cb8

Импульсный селектор

Импульсный селектор предназначен для воспроизведения операции submed(τ,…,τ), где τ, …, τ есть длительности положительных импульсных сигналов x,…,x∈{0,1}, синхронизированных по переднему фронту, и может быть использован в системах автоматического регулирования и управления как средство...
Тип: Изобретение
Номер охранного документа: 0002542916
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2cbc

Логический модуль

Изобретение предназначено для реализации любой из трех простых симметричных булевых функций, зависящих от трех аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является...
Тип: Изобретение
Номер охранного документа: 0002542920
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2e3f

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Техническим результатом изобретения является...
Тип: Изобретение
Номер охранного документа: 0002543307
Дата охранного документа: 27.02.2015
10.04.2015
№216.013.39ec

Логический модуль

Изобретение предназначено для реализации логических функций и может быть использовано в системах цифровой вычислительной техники как средство обработки двоичных кодов. Техническим результатом является расширение функциональных возможностей устройства за счет реализации любой из логических...
Тип: Изобретение
Номер охранного документа: 0002546316
Дата охранного документа: 10.04.2015
+ добавить свой РИД