×
10.06.2015
216.013.542d

Результат интеллектуальной деятельности: K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "МИНИМУМ"

Вид РИД

Изобретение

Аннотация: Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Технический результат - обеспечение реализации функции «минимум» двух многозначных переменных при внутреннем преобразовании информации в многозначной токовой форме сигналов. K-значный логический элемент «минимум» содержит первый и второй входы устройства, выход, первый вспомогательный транзистор, база которого подключена к первому источнику напряжения смещения, второй вспомогательный транзистор другого типа проводимости, база которого подключена ко второму источнику напряжения смещения, причем эмиттеры первого и второго вспомогательных транзисторов объединены, первое токовое зеркало, согласованное с первой шиной источника питания, второе токовое зеркало, согласованное с первой шиной источника питания, первый вход устройства соединен со входом первого токового зеркала, второй вход устройства соединен со входом второго токового зеркала, выход которого подключен к объединенным эмиттерам первого и второго вспомогательных транзисторов, третье токовое зеркало, согласованное со второй шиной источника питания, к которой подключен коллектор второго вспомогательного транзистора, выходной транзистор. 16 ил.
Основные результаты: K-значный логический элемент «минимум», содержащий первый (1) и второй (2) входы устройства, выход (3) устройства, первый (4) вспомогательный транзистор, база которого подключена к первому (5) источнику напряжения смещения, второй (6) вспомогательный транзистор другого типа проводимости, база которого подключена ко второму (7) источнику напряжения смещения, причем эмиттеры первого (4) и второго (6) вспомогательных транзисторов объединены, первое (8) токовое зеркало, согласованное с первой (9) шиной источника питания, второе (10) токовое зеркало, согласованное с первой (9) шиной источника питания, первый (1) вход устройства соединен со входом первого (8) токового зеркала, второй (2) вход устройства соединен со входом второго (10) токового зеркала, выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, третье (11) токовое зеркало, согласованное со второй (12) шиной источника питания, к которой подключен коллектор второго (6) вспомогательного транзистора, отличающийся тем, что первое (8) токовое зеркало содержит первый (13) и второй (14) токовые выходы, первый (13) токовый выход первого (8) токового зеркала соединен со входом третьего (11) токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, второй (14) токовый выход первого (8) токового зеркала соединен с коллектором первого (4) вспомогательного транзистора и эмиттером выходного транзистора (15), база которого подключена к третьему (16) источнику напряжению смещения, а коллектор соединен с выходом (3) устройства.

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации и т.п.

В различных аналого-цифровых вычислительных и управляющих устройствах широко используются транзисторные каскады преобразования входных логических переменных (токов), реализованные на основе токовых зеркал [1-14]. Данные функциональные узлы используются, например, во входных каскадах операционных преобразователей сигналов с так называемой «токовой отрицательной обратной связью» [1-14], а также в качестве самостоятельных нелинейных преобразователей входных токов без цепей обратной связи [9, 18, 19], реализующих функцию логической обработки входных токовых переменных.

В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патентной заявке US 2004/227477, структура которого присутствует во многих других патентах [1-14], в т.ч. JP 2004/328427. Он содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, первый 1 вход устройства соединен со входом первого 8 токового зеркала, второй 2 вход устройства соединен со входом второго 10 токового зеркала, выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, третье 11 токовое зеркало, согласованное со второй 12 шиной источника питания, к которой подключен коллектор второго 6 вспомогательного транзистора.

Существенный недостаток известного устройства состоит в том, что он не реализует функцию «минимум» двух многозначных входных переменных (х1, х2), соответствующих многоуровневым значениям входных токов I1, I2. Это не позволяет на его основе создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов.

Основная задача предлагаемого изобретения состоит в создании логического элемента, обеспечивающего реализацию функции «минимум» двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие устройств преобразования информации и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].

Поставленная задача решается тем, что в известном логическом элементе (фиг.1), содержащем первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, первый 1 вход устройства соединен со входом первого 8 токового зеркала, второй 2 вход устройства соединен со входом второго 10 токового зеркала, выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, третье 11 токовое зеркало, согласованное со второй 12 шиной источника питания, к которой подключен коллектор второго 6 вспомогательного транзистора, предусмотрены новые элементы и связи - первое 8 токовое зеркало содержит первый 13 и второй 14 токовые выходы, первый 13 токовый выход первого 8 токового зеркала соединен со входом третьего 11 токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, второй 14 токовый выход первого 8 токового зеркала соединен с коллектором первого 4 вспомогательного транзистора и эмиттером выходного транзистора 15, база которого подключена к третьему 16 источнику напряжению смещения, а коллектор соединен с выходом 3 устройства.

Схема известного устройства показана на фиг.1. На фиг.2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На фиг.3 представлена принципиальная схема заявляемого устройства фиг.2 в среде моделирования МС9, в котором токовые зеркала 8, 10 и 11 реализованы на биполярных транзисторах.

На фиг.4 представлены результаты компьютерного моделирования схемы фиг.3 для случая двоичных входных токовых сигналов х1, х2.

На фиг.5 представлены результаты компьютерного моделирования схемы фиг.3 для случая троичных входных токовых сигналов х1, x2.

На фиг.6 приведена схема фиг.2 в среде моделирования Cadence Virtuoso на транзисторах NJV, которая реализует функцию «минимум» для двоичных входных сигналов.

На фиг.7 показаны результаты компьютерного моделирования схемы фиг.6 (осциллограммы входных и выходных двоичных сигналов).

Результаты компьютерного моделирования схемы фиг.6, характеризующие временные задержки входных и выходных двоичных сигналов, показаны на фиг.8, 9 и 10.

На фиг.11 приведена схема фиг.2 в среде моделирования Cadence Virtuoso на транзисторах NJV, которая реализует функцию «минимум» для троичных входных сигналов.

На фиг.12 показаны осциллограммы входных и выходных троичных сигналов для схемы фиг.11.

Результаты компьютерного моделирования схемы фиг.11, характеризующие временные задержки входных и выходных троичных сигналов, показаны на фиг.13, 14 и 15.

На фиг.16 приведена таблица истинности, описывающая математическое выражение (2) текста заявки на изобретение.

k-значный логический элемент «минимум» фиг.2 содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, первый 1 вход устройства соединен со входом первого 8 токового зеркала, второй 2 вход устройства соединен со входом второго 10 токового зеркала, выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, третье 11 токовое зеркало, согласованное со второй 12 шиной источника питания, к которой подключен коллектор второго 6 вспомогательного транзистора. Первое 8 токовое зеркало содержит первый 13 и второй 14 токовые выходы, первый 13 токовый выход первого 8 токового зеркала соединен со входом третьего 11 токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, второй 14 токовый выход первого 8 токового зеркала соединен с коллектором первого 4 вспомогательного транзистора и эмиттером выходного транзистора 15, база которого подключена к третьему 16 источнику напряжения смещения, а коллектор соединен с выходом 3 устройства. В частном случае количество источников напряжения смещения может быть уменьшено за счет объединения, например, источников 5, 16 и 7. Двухполюсник 17 моделирует свойства цепи нагрузки, которая подключается к выходу устройства 3.

Рассмотрим работу устройства фиг.2, которое выполняет логическую операцию определения минимума двух входных логических переменных, описываемую выражением

где символом ÷ обозначена операция усеченной разности:

Как видно из таблицы фиг.16, значения результата полностью совпадают со значениями трехзначной функции min (x1,x2).

Реализация описанной операции в схеме фиг.2 происходит следующим образом. Сигналы, соответствующие входным переменным х1 и х2, в виде квантов втекающего тока (т.е. в виде -х1 и -х2) через входы 1 и 2 поступают на входы первого 8 и второго 10 токовых зеркал соответственно. Сигнал xi размножается и в виде квантов вытекающего тока (т.е. в виде +х2) снимается с выходов 13 и 14 токового зеркала 8. Аналогично, сигнал х2 также в виде квантов вытекающего тока (т.е. в виде +х2) снимается с выхода второго токового зеркала 10.

Сигнал х1 с выхода 13 токового зеркала 8 с помощью третьего токового зеркала 11 инвертируется по знаку (т.е. преобразуется в квант втекающего тока или - x1) и «монтажно» объединяется с выходным сигналом +х2 с выхода второго токового зеркала 10. При этом в точке объединения формируется разностный сигнал х12, подаваемый на объединенные выводы эмиттеров транзисторов 4 и 6, режимы работы которых задаются потенциалами источников напряжения смещения 5 (Ес5) и 7 (Ес7) соответственно.

Если разность квантов тока положительна (т.е. х12>0), то транзистор 4 закрыт, а транзистор 6 открыт. Поэтому разностный вытекающий ток через транзистор 6 уходит на «землю».

Если разность квантов тока неположительна (т.е. х12≤0), то разностный ток равен нулю, транзистор 4 открыт и через него из сигнала x1 с выхода 14 первого токового зеркала 10 вычитается сигнал разности -(х12), снимаемый с выхода третьего токового зеркала. Тем самым реализуется разность х1÷(х1÷х2). Разностный сигнал поступает на эмиттер транзистора 18. Режим работы этого транзистора задается напряжением смещения на его базе, задаваемым источником напряжения смещения 16 (Ec16).

Выходной сигнал схемы в виде кванта вытекающего тока снимается с коллектора транзистора 18. Резистор 17 служит для определения наличия или отсутствия кванта тока на коллекторе транзистора 18 в ходе экспериментальных исследований схемы и в реальных схемах может не использоваться.

Как видно из приведенного описания реализация логической функции min(x1,x2) в схеме фиг.2 производится формированием алгебраической суммы квантов тока и выделением определенных значений этой суммы токов. Все элементы приведенной схемы работают в активном режиме, предполагающем отсутствие насыщения в процессе переключений, что повышает общее быстродействие схемы. Кроме того, использование многозначного внутреннего представления сигналов повышает информативность линий связи, что уменьшает их количество. Использование стабильных значений квантов тока, а также определение выходного сигнала разностью этих токов обеспечивает малую зависимость функционирования схемы от внешних дестабилизирующих факторов (девиация питающего напряжения, радиационное и температурное воздействия, синфазная помеха и др.).

Показанные на фиг.4 и 5, а также фиг.7 и 12 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение k-значного логического элемента «минимум» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 8159304, fig. 5.

2. Патент US №5977829, fig. 1.

3. Патент US №5789982, fig. 2.

4. Патент US №5140282.

5. Патент US №6624701, fig. 4.

6. Патент US №6529078.

7. Патент US №5734294.

8. Патент US №5557220.

9. Патент US №6624701.

10. Патент RU№2319296.

11. Патент RU №2436224.

12. Патент RU№2319296.

13. Патент RU №2321157.

14. Патент RU №2383099.

15. Малюгин В.Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. №4. С. 84-93.

16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие. Таганрог. - ТРТУ, 2004 г., 118 с.

18. Патент US 6556075, fig.2.

19. Патент US 6556075, fig.6.

K-значный логический элемент «минимум», содержащий первый (1) и второй (2) входы устройства, выход (3) устройства, первый (4) вспомогательный транзистор, база которого подключена к первому (5) источнику напряжения смещения, второй (6) вспомогательный транзистор другого типа проводимости, база которого подключена ко второму (7) источнику напряжения смещения, причем эмиттеры первого (4) и второго (6) вспомогательных транзисторов объединены, первое (8) токовое зеркало, согласованное с первой (9) шиной источника питания, второе (10) токовое зеркало, согласованное с первой (9) шиной источника питания, первый (1) вход устройства соединен со входом первого (8) токового зеркала, второй (2) вход устройства соединен со входом второго (10) токового зеркала, выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, третье (11) токовое зеркало, согласованное со второй (12) шиной источника питания, к которой подключен коллектор второго (6) вспомогательного транзистора, отличающийся тем, что первое (8) токовое зеркало содержит первый (13) и второй (14) токовые выходы, первый (13) токовый выход первого (8) токового зеркала соединен со входом третьего (11) токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, второй (14) токовый выход первого (8) токового зеркала соединен с коллектором первого (4) вспомогательного транзистора и эмиттером выходного транзистора (15), база которого подключена к третьему (16) источнику напряжению смещения, а коллектор соединен с выходом (3) устройства.
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Показаны записи 41-50 из 199.
27.07.2013
№216.012.5b23

Избирательный усилитель

Изобретение относится к области радиотехники и связи. Технический результат заключается в повышение добротности АЧХ усилителя и его коэффициента усиления по напряжению (К) на частоте квазирезонанса (f). Избирательный усилитель содержит первый входной транзистор, база которого соединена с...
Тип: Изобретение
Номер охранного документа: 0002488952
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b24

Избирательный усилитель

Предлагаемое изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации и т.п. Технический результат заключается в повышении добротности АЧХ ИУ и его коэффициента усиления по напряжению (Ко) на частоте...
Тип: Изобретение
Номер охранного документа: 0002488953
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b25

Дифференциальный усилитель с нулевым уровнем выходных статических напряжений

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления широкополосных сигналов, в структуре аналоговых микросхем различного функционального назначения (видеоусилителей, операционных усилителей, непрерывных стабилизаторов напряжения,...
Тип: Изобретение
Номер охранного документа: 0002488954
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b26

Избирательный усилитель на основе неинвертирующего усилителя тока

Изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации. Технический результат заключается в повышении добротности АЧХ ИУ и его коэффициента усиления по напряжению (K) на частоте квазирезонанса f. Технический...
Тип: Изобретение
Номер охранного документа: 0002488955
Дата охранного документа: 27.07.2013
27.07.2013
№216.012.5b2a

Преобразователь входного напряжения в длительность импульсов

Изобретение относится к информационно-измерительной технике, в частности к преобразователям напряжения в длительность импульсов. Технический результат - повышение точности преобразования входного напряжения интегрального преобразователя (ИП) в длительность импульсов. Он достигается тем, что...
Тип: Изобретение
Номер охранного документа: 0002488959
Дата охранного документа: 27.07.2013
20.08.2013
№216.012.623f

Избирательный усилитель для прецизионного аналого-цифрового интерфейса

Изобретение относится к области радиотехники и связи и может использоваться в качестве устройства усиления аналоговых сигналов датчиков различного функционального назначения. Технический результат заключается в повышении амплитудной характеристики выходных сигналов и получении максимально...
Тип: Изобретение
Номер охранного документа: 0002490783
Дата охранного документа: 20.08.2013
10.01.2014
№216.012.95ea

Аналоговый смеситель сигналов

Изобретение относится к области радиотехники и связи. Техническим результатом является обеспечение работоспособности смесителя сигналов при однофазном управлении по каналу «Y». Аналоговый смеситель сигналов содержит противофазные входы с источниками сигналов канала «X», первый, второй, третий и...
Тип: Изобретение
Номер охранного документа: 0002504072
Дата охранного документа: 10.01.2014
10.01.2014
№216.012.95eb

Избирательный усилитель с парафазным выходом

Изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации и т.п. Техническим результатом является уменьшение общего энергопотребления за счет повышения добротности АЧХ усилителя и его коэффициента усиления по...
Тип: Изобретение
Номер охранного документа: 0002504073
Дата охранного документа: 10.01.2014
10.01.2014
№216.012.95ec

Одноразрядный полный сумматор с многозначным внутренним представлением сигналов

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления, передачи информации. Технический результат: создание устройства, в котором внутреннее преобразование информации производится в...
Тип: Изобретение
Номер охранного документа: 0002504074
Дата охранного документа: 10.01.2014
20.01.2014
№216.012.991d

Входной каскад быстродействующего операционного усилителя

Изобретение относится к области радиотехники и связи. Техническим результатом является расширение диапазона активной работы входного каскада ОУ для дифференциального сигнала за счет новых элементов связи. Входной каскад быстродействующего операционного усилителя содержит первый (1) и второй (2)...
Тип: Изобретение
Номер охранного документа: 0002504896
Дата охранного документа: 20.01.2014
Показаны записи 41-50 из 216.
20.04.2015
№216.013.44ec

Логический элемент сравнения на равенство двух многозначных переменных

Предполагаемое изобретение относится к области цифровой вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления и передачи цифровой информации. Технический результат заключается в создании логического элемента...
Тип: Изобретение
Номер охранного документа: 0002549142
Дата охранного документа: 20.04.2015
20.04.2015
№216.013.44ee

К-значный логический элемент "максимум"

Изобретение относится к области вычислительной техники. Техническим результатом является создание логического элемента, обеспечивающего реализацию функции «максимум» двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов....
Тип: Изобретение
Номер охранного документа: 0002549144
Дата охранного документа: 20.04.2015
10.06.2015
№216.013.542e

Многозначный логический элемент обратного циклического сдвига

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в специализированных цифровых структурах, системах автоматического управления, устройствах передачи и обработки цифровой информации. Техническим результатом является создание логического элемента,...
Тип: Изобретение
Номер охранного документа: 0002553071
Дата охранного документа: 10.06.2015
27.06.2015
№216.013.59e8

Многозначный логический элемент обратного циклического сдвига

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Техническим результатом является создание логического элемента, обеспечивающего...
Тип: Изобретение
Номер охранного документа: 0002554557
Дата охранного документа: 27.06.2015
10.08.2015
№216.013.6df3

Дешифратор 2 на 4

Изобретение относится к дешифраторам. Технический результат заключается в повышении быстродействия устройств преобразования информации с использованием заявляемого дешифратора. Первый логический вход устройства связан со входом третьего токового зеркала, второй логический вход устройства...
Тип: Изобретение
Номер охранного документа: 0002559705
Дата охранного документа: 10.08.2015
27.10.2015
№216.013.8a17

Избирательный усилитель на основе планарной индуктивности с низкой добротностью

Изобретение относится к микросхемам СВЧ-фильтрации радиосигналов систем сотовой связи, спутникового телевидения, радиолокации. Технический результат заключается в повышении добротности резонансной амплитудно-частотной характеристики избирательного усилителя при использовании низкодобротных...
Тип: Изобретение
Номер охранного документа: 0002566954
Дата охранного документа: 27.10.2015
27.10.2015
№216.013.8a1d

Избирательный усилитель с высоким асимптотическим затуханием в диапазоне дорезонансных частот

Изобретение относится к вычислительной технике. Технический результат заключается в расширении допустимого диапазона частот квазирезонанса f, зависящего от численных значений сопротивления первого частотозадающего резистора. Избирательный усилитель с высоким асимптотическим затуханием в...
Тип: Изобретение
Номер охранного документа: 0002566960
Дата охранного документа: 27.10.2015
27.10.2015
№216.013.8a20

Дифференциальный входной каскад быстродействующего операционного усилителя для кмоп-техпроцессов

Изобретение относится к схемам входных каскадов на КМОП-транзисторах. Технический результат: расширение диапазона активной работы дифференциального входного каскада. Исток первого входного транзистора соединен со стоком четвертого входного полевого транзистора через первый дополнительный...
Тип: Изобретение
Номер охранного документа: 0002566963
Дата охранного документа: 27.10.2015
27.10.2015
№216.013.8a21

Мультидифференциальный усилитель для радиационно стойкого биполярно-полевого технологического процесса

Изобретение относится к прецизионным устройствам усиления сигналов различных сенсоров. Технический результат заключается в создании радиационно стойкого симметричного мультидифференциального усилителя для биполярно-полевого технологического процесса с повышенным коэффициентом усиления входного...
Тип: Изобретение
Номер охранного документа: 0002566964
Дата охранного документа: 27.10.2015
20.11.2015
№216.013.8f5c

Дифференциальный усилитель с расширенным частотным диапазоном

Изобретение относится к устройствам усиления аналоговых сигналов в структуре аналоговых микросхем различного функционального назначения (например, широкополосных и избирательных усилителях ВЧ и СВЧ диапазонов). Технический результат заключается в расширении диапазона рабочих частот КУ...
Тип: Изобретение
Номер охранного документа: 0002568316
Дата охранного документа: 20.11.2015
+ добавить свой РИД