×
20.04.2015
216.013.44ee

Результат интеллектуальной деятельности: К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "МАКСИМУМ"

Вид РИД

Изобретение

Аннотация: Изобретение относится к области вычислительной техники. Техническим результатом является создание логического элемента, обеспечивающего реализацию функции «максимум» двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. k-значный логический элемент «максимум» содержит первый и второй логические входы устройства, выход устройства, первый вспомогательный транзистор, второй вспомогательный транзистор другого типа проводимости, первое токовое зеркало, вход которого соединен с первым логическим входом устройства, второе токовое зеркало, вход которого подключен ко второму логическому входу устройства, третье и четвертое токовые зеркала, первый и второй согласующие транзисторы, причем первый токовый выход второго токового зеркала соединен с объединенными эмиттерами первого и второго вспомогательных транзисторов. Первый токовый выход первого токового зеркала соединен с токовым входом третьего токового зеркала, выход которого соединен с объединенными эмиттерами первого и второго вспомогательных транзисторов, второй токовый выход первого токового зеркала подключен к коллектору первого вспомогательного транзистора и эмиттеру первого согласующего транзистора, коллектор которого связан со входом четвертого токового зеркала, третий токовый выход первого токового зеркала соединен со вторым токовым выходом второго токового зеркала, подключен к эмиттеру второго согласующего транзистора и связан с токовым выходом четвертого токового зеркала. 16 ил., 1 табл.
Основные результаты: k-значный логический элемент «максимум», содержащий первый (1) и второй (2) логические входы устройства, выход (3) устройства, первый (4) вспомогательный транзистор, база которого подключена к первому (5) источнику напряжения смещения, второй (6) вспомогательный транзистор другого типа проводимости, база которого подключена ко второму (7) источнику напряжения смещения, причем эмиттеры первого (4) и второго (6) вспомогательных транзисторов объединены, первое (8) токовое зеркало, согласованное с первой (9) шиной источника питания, вход которого соединен с первым (1) логическим входом устройства, второе (10) токовое зеркало, согласованное с первой (9) шиной источника питания, вход которого подключен ко второму (2) логическому входу устройства, третье (11) и четвертое (12) токовые зеркала, согласованные со второй (13) шиной источника питания, первый (14) и второй (15) согласующие транзисторы, базы которых связаны с соответствующими третьим (16) и четвертым (17) источниками напряжения смещения, причем первый (18) токовый выход второго (10) токового зеркала соединен с объединенными эмиттерами первого (4) и второго (6) вспомогательных транзисторов, отличающийся тем, что первый (19) токовый выход первого (8) токового зеркала соединен с токовым входом третьего (11) токового зеркала, выход которого соединен с объединенными эмиттерами первого (4) и второго (6) вспомогательных транзисторов, второй (20) токовый выход первого (8) токового зеркала подключен к коллектору первого (4) вспомогательного транзистора и эмиттеру первого (14) согласующего транзистора, коллектор которого связан со входом четвертого (12) токового зеркала, третий (21) токовый выход первого (8) токового зеркала соединен со вторым (22) токовым выходом второго (10) токового зеркала, подключен к эмиттеру второго (15) согласующего транзистора и связан с токовым выходом четвертого (12) токового зеркала, причем коллектор второго (6) вспомогательного транзистора связан со второй (13) шиной источника питания, а коллектор второго (15) согласующего транзистора соединен с выходом (3) устройства.

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации и т.п.

В различных аналого-цифровых вычислительных и управляющих устройствах широко используются транзисторные каскады преобразования входных логических переменных (токов), реализованные на основе токовых зеркал [1-14, 18, 19]. Данные функциональные узлы используются, например, во входных каскадах операционных преобразователей сигналов с так называемой «токовой отрицательной обратной связью» [1-14], а также в качестве самостоятельных нелинейных преобразователей входных токов без цепей обратной связи [9, 18, 19], реализующих функцию логической обработки входных токовых переменных.

В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патентной заявке US 2004/227477, структура которого присутствует во многих других патентах [1-14, 18, 19], в т.ч. JP 2004/328427. Он содержит первый 1 и второй 2 логические входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, вход которого соединен с первым 1 логическим входом устройства, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, вход которого подключен ко второму 2 логическому входу устройства, третье 11 и четвертое 12 токовые зеркала, согласованные со второй 13 шиной источника питания, первый 14 и второй 15 согласующие транзисторы, базы которых связаны с соответствующими третьим 16 и четвертым 17 источниками напряжения смещения, причем первый 18 токовый выход второго 10 токового зеркала соединен с объединенными эмиттерами первого 4 и второго 6 вспомогательных транзисторов.

Существенный недостаток известного устройства состоит в том, что он не реализует функцию «максимум» двух многозначных входных переменных (x1, x2), соответствующих многоуровневым значениям входных токов I1, I2. Это не позволяет на его основе создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов.

Основная задача предлагаемого изобретения состоит в создании логического элемента, обеспечивающего реализацию функции «максимум» двух многозначных переменных (x1, x2), в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие устройств преобразования информации и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].

Поставленная задача решается тем, что в известном логическом элементе (фиг. 1), содержащем первый 1 и второй 2 логические входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, вход которого соединен с первым 1 логическим входом устройства, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, вход которого подключен ко второму 2 логическому входу устройства, третье 11 и четвертое 12 токовые зеркала, согласованные со второй 13 шиной источника питания, первый 14 и второй 15 согласующие транзисторы, базы которых связаны с соответствующими третьим 16 и четвертым 17 источниками напряжения смещения, причем первый 18 токовый выход второго 10 токового зеркала соединен с объединенными эмиттерами первого 4 и второго 6 вспомогательных транзисторов, предусмотрены новые элементы и связи - первый 19 токовый выход первого 8 токового зеркала соединен с токовым входом третьего 11 токового зеркала, выход которого соединен с объединенными эмиттерами первого 4 и второго 6 вспомогательных транзисторов, второй 20 токовый выход первого 8 токового зеркала подключен к коллектору первого 4 вспомогательного транзистора и эмиттеру первого 14 согласующего транзистора, коллектор которого связан со входом четвертого 12 токового зеркала, третий 21 токовый выход первого 8 токового зеркала соединен со вторым 22 токовым выходом второго 10 токового зеркала, подключен к эмиттеру второго 15 согласующего транзистора и связан с токовым выходом четвертого 12 токового зеркала, причем коллектор второго 6 вспомогательного транзистора связан со второй 13 шиной источника питания, а коллектор второго 15 согласующего транзистора соединен с выходом 3 устройства.

Схема известного устройства показана на фиг. 1. На фиг. 2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На фиг. 3 представлена принципиальная схема заявляемого устройства фиг. 2 в среде компьютерного моделирования MC9.

На фиг. 4 приведены временные диаграммы работы заявляемого устройства фиг. 3 для двоичных входных сигналов x1, x2.

На фиг. 5 представлены временные диаграммы работы заявляемого устройства фиг. 3 для троичных входных сигналов x1, x2.

На фиг. 6 представлена принципиальная схема фиг. 2 в другой среде компьютерного моделирования Cadence Virtuoso (модели транзисторов npn vpnp NJV) при работе с двоичными входными сигналами, которые моделируются вспомогательными дифференциальными каскадами. При этом для измерения входных токовых координат в схему введены вспомогательные измерительные резисторы.

На фиг. 7 показаны осциллограммы входных и выходных двоичных сигналов.

На фиг. 8, 9 и 10 показаны временные диаграммы работы устройства фиг. 6, характеризующие задержки входных и выходных двоичных сигналов.

На фиг. 11 представлена принципиальная схема заявляемого устройства фиг. 2 при работе с троичными входными сигналами в среде компьютерного моделирования Cadence Virtuoso (модели транзисторов npn vpnp NJV), которые моделируются дифференциальными каскадами. При этом для измерения входных токовых координат в схему введены вспомогательные измерительные резисторы.

На фиг. 12 показаны осциллограммы входных и выходных троичных сигналов в схеме фиг. 11.

На фиг. 13, 14 и 15 показаны временные диаграммы работы устройства фиг. 11, характеризующие задержки входных и выходных троичных сигналов.

k-значный логический элемент «максимум» фиг. 2 содержит первый 1 и второй 2 логические входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, вход которого соединен с первым 1 логическим входом устройства, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, вход которого подключен ко второму 2 логическому входу устройства, третье 11 и четвертое 12 токовые зеркала, согласованные со второй 13 шиной источника питания, первый 14 и второй 15 согласующие транзисторы, базы которых связаны с соответствующими третьим 16 и четвертым 17 источниками напряжения смещения, причем первый 18 токовый выход второго 10 токового зеркала соединен с объединенными эмиттерами первого 4 и второго 6 вспомогательных транзисторов. Первый 19 токовый выход первого 8 токового зеркала соединен с токовым входом третьего 11 токового зеркала, выход которого соединен с объединенными эмиттерами первого 4 и второго 6 вспомогательных транзисторов, второй 20 токовый выход первого 8 токового зеркала подключен к коллектору первого 4 вспомогательного транзистора и эмиттеру первого 14 согласующего транзистора, коллектор которого связан со входом четвертого 12 токового зеркала, третий 21 токовый выход первого 8 токового зеркала соединен со вторым 22 токовым выходом второго 10 токового зеркала, подключен к эмиттеру второго 15 согласующего транзистора и связан с токовым выходом четвертого 12 токового зеркала, причем коллектор второго 6 вспомогательного транзистора связан со второй 13 шиной источника питания, а коллектор второго 15 согласующего транзистора соединен с выходом 3 устройства. Двухполюсник 23 моделирует свойства нагрузки, подключаемой к выходу 3 устройства.

Рассмотрим работу устройства фиг. 2. Устройство реализует логическую функцию mах (x1, x2), представление которой в трехзначной логике с помощью линейной алгебры имеет следующий вид:

где

Таблица истинности реализуемой логической функции для трехзначного случая приведена ниже:

Как видно из таблицы, значения результата полностью совпадают со значениями трехзначной функции max(x1,x2).

Результат операции является суммой трех слагаемых. Первые два слагаемых представляют собой входные переменные, третье слагаемое представляет собой некоторую операцию над входными переменными.

Реализация указанной выше операции происходит следующим образом. Сигналы, соответствующие входным переменным x1 и x2 в виде квантов втекающего тока (т.е. в виде -x1 и -x2), через входы 1 и 2 поступают на входы первого 8 и второго 10 токовых зеркал соответственно. Сигнал x1 размножается и в виде квантов вытекающего тока (т.е. в виде +x1) снимается с выходов 19, 20 и 21 токового зеркала 8. Аналогично, сигнал x2 также в виде квантов вытекающего тока (т.е. в виде +x2) снимается с выходов 18 и 22 второго токового зеркала 10.

Сигнал x1 с выхода 19 токового зеркала 8 с помощью третьего токового зеркала 11 инвертируется по знаку (т.е. преобразуется в квант втекающего тока или -x1) и монтажно объединяется с выходным сигналом +x2 с выхода 18 второго токового зеркала 10. При этом в точке объединения формируется разностный сигнал x2-x1, подаваемый на объединенные выводы эмиттеров транзисторов 4 и 6, режимы работы которых задаются источниками напряжения смещения 5 и 7 (Ec5 и Ec7) соответственно.

Если разность квантов тока положительна (т.е. x2-x1>0), то транзистор 4 закрыт, а транзистор 6 открыт, разностный вытекающий ток через транзистор 6 уходит на «землю».

Если разность квантов тока неположительна (т.е. x2-x1≤0), то разностный ток равен нулю, транзистор 4 открыт и через него из сигнала x1 с выхода 20 первого токового зеркала 10 вычитается сигнал разности - (x1-x2), снимаемый с выхода третьего токового зеркала 11, тем самым реализуется разность x1÷(x1÷x2). Разностный сигнал поступает на эмиттер транзистора 14. Режим работы этого транзистора задается напряжением смещения на его базе, задаваемым источником смещения Ec16.

При x1÷(x1÷x2)>0 разностный сигнал в виде кванта вытекающего тока с коллектора транзистора 14 подается на вход четвертого токового зеркала 12, с выхода которого в виде кванта втекающего тока монтажно объединяется с квантами вытекающих токов x1 с выхода 21 первого токового зеркала 8 и с выхода 22 второго токового зеркала 10, при этом в точке их соединения образуется сигнал, соответствующий выражению (1).

Полученный сигнал в виде кванта тока поступает на эмиттер транзистора 15. Режим работы этого транзистора задается источником напряжения смещения 17. С коллектора транзистора 15 выходной сигнал поступает во внешнюю цепь. Резистор 23 служит для определения наличия кванта тока в выходной цепи в процессе экспериментальных исследований схемы.

Как видно из приведенного описания реализация логической функции max(x1,x2) в схеме фиг. 2 производится формированием алгебраической суммы квантов тока и выделением определенных значений этой суммы токов. Все элементы приведенной схемы работают в активном режиме, предполагающем отсутствие насыщения в процессе переключений, что повышает общее быстродействие схемы. Кроме того, использование многозначного внутреннего представления сигналов повышает информативность линий связи, что уменьшает их количество. Использование стабильных значений квантов тока, а также определение выходного сигнала разностью этих токов обеспечивает малую зависимость функционирования схемы от внешних дестабилизирующих факторов (девиация питающего напряжения, радиационное и температурное воздействия, синфазная помеха и др.).

Показанные на фиг. 4, 5, 7, 12 результаты моделирования в разных средах компьютерного моделирования и на разных типах применяемых интегральных транзисторов подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение k-значного логического элемента «максимум» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 8159304, fig. 5.

2. Патент US №5977829, fig. 1.

3. Патент US №5789982, fig. 2.

4. Патент US №5140282.

5. Патент US №6624701, fig. 4.

6. Патент US №6529078.

7. Патент US №5734294.

8. Патент US №5557220.

9. Патент US №6624701.

10. Патент RU №2319296.

11. Патент RU №2436224.

12. Патент RU №2319296.

13. Патент RU №2321157.

14. Патент RU №2383099.

15. Малюгин В.Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. №4. С. 84-93.

16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ // Учебное пособие Таганрог. - ТРТУ, 2004 г., 118 с.

18. Патент US 6556075, fig. 2.

19. Патент US 6556075, fig. 6.

k-значный логический элемент «максимум», содержащий первый (1) и второй (2) логические входы устройства, выход (3) устройства, первый (4) вспомогательный транзистор, база которого подключена к первому (5) источнику напряжения смещения, второй (6) вспомогательный транзистор другого типа проводимости, база которого подключена ко второму (7) источнику напряжения смещения, причем эмиттеры первого (4) и второго (6) вспомогательных транзисторов объединены, первое (8) токовое зеркало, согласованное с первой (9) шиной источника питания, вход которого соединен с первым (1) логическим входом устройства, второе (10) токовое зеркало, согласованное с первой (9) шиной источника питания, вход которого подключен ко второму (2) логическому входу устройства, третье (11) и четвертое (12) токовые зеркала, согласованные со второй (13) шиной источника питания, первый (14) и второй (15) согласующие транзисторы, базы которых связаны с соответствующими третьим (16) и четвертым (17) источниками напряжения смещения, причем первый (18) токовый выход второго (10) токового зеркала соединен с объединенными эмиттерами первого (4) и второго (6) вспомогательных транзисторов, отличающийся тем, что первый (19) токовый выход первого (8) токового зеркала соединен с токовым входом третьего (11) токового зеркала, выход которого соединен с объединенными эмиттерами первого (4) и второго (6) вспомогательных транзисторов, второй (20) токовый выход первого (8) токового зеркала подключен к коллектору первого (4) вспомогательного транзистора и эмиттеру первого (14) согласующего транзистора, коллектор которого связан со входом четвертого (12) токового зеркала, третий (21) токовый выход первого (8) токового зеркала соединен со вторым (22) токовым выходом второго (10) токового зеркала, подключен к эмиттеру второго (15) согласующего транзистора и связан с токовым выходом четвертого (12) токового зеркала, причем коллектор второго (6) вспомогательного транзистора связан со второй (13) шиной источника питания, а коллектор второго (15) согласующего транзистора соединен с выходом (3) устройства.
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
К-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Показаны записи 101-110 из 245.
27.08.2014
№216.012.efc7

Широкополосный усилитель мощности

Изобретение относится к области радиотехники и связи. Техническим результатом является уменьшение уровня нелинейных искажений и шумов различного происхождения в цепи нагрузки ШНУ с неинвертирующим выходным каскадом. Широкополосный усилитель мощности содержит неинвертирующий выходной каскад (1),...
Тип: Изобретение
Номер охранного документа: 0002527202
Дата охранного документа: 27.08.2014
10.10.2014
№216.012.fb9d

Управляемый усилитель и аналоговый смеситель сигналов

Изобретение относится к области радиотехники и связи и может быть использовано в радиоприемных устройствах, фазовых детекторах и модуляторах, а также в системах умножения частоты. Достигаемый технический результат: получение на выходе не только амплитудных изменений выходного сигнала под...
Тип: Изобретение
Номер охранного документа: 0002530259
Дата охранного документа: 10.10.2014
10.10.2014
№216.012.fb9e

Температурно стабильный источник опорного напряжения на основе стабилитрона

Изобретение относится к области электротехники и может использоваться при проектировании стабилизаторов напряжения, аналого-цифровых и цифроаналоговых преобразователей и других элементов автоматики. Техническим результатом является повышение температурной стабильности выходного напряжения....
Тип: Изобретение
Номер охранного документа: 0002530260
Дата охранного документа: 10.10.2014
10.10.2014
№216.012.fba0

Быстродействующий аттенюатор для входных цепей аналого-цифровых интерфейсов

Изобретение относится к области электротехники, радиотехники, связи и может использоваться в структуре различных интерфейсов, измерительных приборах. Технический результат заключается в расширении диапазона рабочих частот устройства и повышении его быстродействия при работе с импульсными...
Тип: Изобретение
Номер охранного документа: 0002530262
Дата охранного документа: 10.10.2014
10.10.2014
№216.012.fba1

Быстродействующий истоковый повторитель напряжения

Изобретение относится к области радиотехники и связи и может использоваться в различных аналоговых устройствах на полевых и биполярных транзисторах в качестве выходного (буферного) усилителя. Техническим результатом является расширение диапазона рабочих частот ИПН при наличии емкости на выходе...
Тип: Изобретение
Номер охранного документа: 0002530263
Дата охранного документа: 10.10.2014
27.11.2014
№216.013.0be7

Быстродействующий датчик физических величин с потенциальным выходом

Изобретение относится к области информационно-измерительной техники и автоматики и может быть использовано в датчиках, обеспечивающих измерение различных физических величин. Датчик физических величин с потенциальным выходом содержит сенсор (1) с внутренней емкостью (2) и внутренним...
Тип: Изобретение
Номер охранного документа: 0002534455
Дата охранного документа: 27.11.2014
10.12.2014
№216.013.0d0d

Трансрезистивный усилитель с парафазным выходом для преобразования сигналов лавинных фотодиодов

Изобретение относится к области радиотехники и связи и может использоваться в системах обработки оптической информации. Технический результат: расширение допустимого диапазона изменения сопротивления передачи R. Устройство содержит первый (1) и второй (2) токовые входы, первый (3) и второй (4)...
Тип: Изобретение
Номер охранного документа: 0002534758
Дата охранного документа: 10.12.2014
10.12.2014
№216.013.0d0e

Устройство для дистанционного измерения высоких напряжений статического электричества и электропитания системы мониторинга автономного объекта

Предлагаемое изобретение относится к области электротехники и связано с практическим использованием микромощных возобновляемых источников энергии, в частности энергии электростатического заряда, возникающего на поверхности полимерных материалов, например специальной одежде и т.п. Технический...
Тип: Изобретение
Номер охранного документа: 0002534759
Дата охранного документа: 10.12.2014
10.12.2014
№216.013.0de3

Широкополосный неинвертирующий усилитель с малым уровнем нелинейных искажений и шумов

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства для прецизионного усиления по мощности аналоговых сигналов, в структурах неинвертирующих усилителей и выходных каскадов различного функционального назначения, в том числе ВЧ- и СВЧ-диапазонов....
Тип: Изобретение
Номер охранного документа: 0002534972
Дата охранного документа: 10.12.2014
10.12.2014
№216.013.0eb3

Дифференциальный аттенюатор с расширенным диапазоном рабочих частот

Изобретение относится к устройству дифференциального аттенюатора. Техническим результатом является повышение быстродействия устройства при работе с импульсными противофазными сигналами большой амплитуды. Устройство содержит первый (1) вход, первый (2) выход, первый (3) резистор, второй (4)...
Тип: Изобретение
Номер охранного документа: 0002535180
Дата охранного документа: 10.12.2014
Показаны записи 101-110 из 262.
20.04.2016
№216.015.33ad

Оптико-электронное устройство для контроля качества моторного масла

Изобретение относится к технике измерений и может использоваться в автомобильной, сельскохозяйственной, авиационной, нефтеперерабатывающей и других отраслях промышленности, где необходимо проводить оперативный анализ качества моторного масла. Оптико-электронное устройство для контроля качества...
Тип: Изобретение
Номер охранного документа: 0002582296
Дата охранного документа: 20.04.2016
27.04.2016
№216.015.37d1

Мини-машина для скалывания наледи

Изобретение относится к коммунальному хозяйству, в частности к средствам удаления наледи в стесненных условиях придомовой территории. Мини-машина для скалывания наледи содержит раму (1) на колесах (2), соединенный с рамой (1) посредством пружины (3) рабочий орган клиновидного типа (4) и...
Тип: Изобретение
Номер охранного документа: 0002582369
Дата охранного документа: 27.04.2016
10.05.2016
№216.015.3b0f

Устройство для предотвращения опрокидывания транспортного средства

Изобретение относится к транспортному машиностроению. Устройство для предотвращения опрокидывания транспортного средства расположено в верхней части кузова и содержит датчик углового положения транспортного средства, источник питания, соединенный с пиропатроном газогенератора, подключенного к...
Тип: Изобретение
Номер охранного документа: 0002583822
Дата охранного документа: 10.05.2016
10.05.2016
№216.015.3b22

Крепь подземного сооружения

Изобретение относится к подземному строительству, в частности к конструкциям крепи заглубленных сооружений, и может быть использовано в стволах метрополитенов, угольных шахт и рудников, а также в вертикальных выработках подземной инфраструктуры городов. Задачей изобретения является создание...
Тип: Изобретение
Номер охранного документа: 0002583800
Дата охранного документа: 10.05.2016
10.05.2016
№216.015.3bea

Устройство анализа загрязненности моторного масла двигателя внутреннего сгорания дисперсными частицами

Изобретение относится к технике измерений, может использоваться в автомобильной, сельскохозяйственной, авиационной, нефтеперерабатывающей и других отраслях промышленности, где необходимо проводить оперативный анализ качества моторного масла. Устройство анализа загрязненности моторного масла...
Тип: Изобретение
Номер охранного документа: 0002583344
Дата охранного документа: 10.05.2016
10.05.2016
№216.015.3c9b

Биполярно-полевой операционный усилитель

Изобретение относится к радиоэлектронике и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат заключается в повышении стабильности статического режима операционного усилителя. Биполярно-полевой операционный усилитель содержит входной...
Тип: Изобретение
Номер охранного документа: 0002583760
Дата охранного документа: 10.05.2016
10.05.2016
№216.015.3cc4

Способ анализа загрязненности моторного масла двигателя внутреннего сгорания дисперсными частицами

Изобретение относится к технике измерений, где необходимо проводить оперативный анализ качества моторного масла. Способ анализа загрязненности моторного масла двигателя внутреннего сгорания дисперсными частицами включает зондирование исследуемой дисперсной среды пучком маломощного лазерного и...
Тип: Изобретение
Номер охранного документа: 0002583351
Дата охранного документа: 10.05.2016
20.05.2016
№216.015.3fb2

Крепь заглубленного сооружения

Изобретение относится к подземному строительству, в частности к конструкциям крепи выработок, и может быть использовано в стволах шахт и рудников, а также в вертикальных выработках подземной инфраструктуры городов. Технический результат заключается в создании конструкции крепи, позволяющей...
Тип: Изобретение
Номер охранного документа: 0002584174
Дата охранного документа: 20.05.2016
20.06.2016
№216.015.48a6

Устройство для повышения прочности кузова транспортного средства при опрокидывании

Изобретение относится к области транспортного машиностроения. Устройство для повышения прочности кузова транспортного средства при опрокидывании содержит датчик углового положения транспортного средства, подключенный к источнику постоянного тока - аккумулятору. При наличии сигнала...
Тип: Изобретение
Номер охранного документа: 0002587775
Дата охранного документа: 20.06.2016
27.08.2016
№216.015.505c

Биполярно-полевой операционный усилитель

Изобретение относится к области радиоэлектроники. Технический результат заключается в расширении диапазона изменения выходного напряжения до уровней, близких к напряжениям на положительной и отрицательной шинах питания. Устройство содержит: входной дифференциальный каскад, общая истоковая цепь...
Тип: Изобретение
Номер охранного документа: 0002595927
Дата охранного документа: 27.08.2016
+ добавить свой РИД