×
20.04.2015
216.013.44ec

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ НА РАВЕНСТВО ДВУХ МНОГОЗНАЧНЫХ ПЕРЕМЕННЫХ

Вид РИД

Изобретение

Аннотация: Предполагаемое изобретение относится к области цифровой вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления и передачи цифровой информации. Технический результат заключается в создании логического элемента сравнения на равенство двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. Технический результат достигается за счет логического элемента сравнения на равенство двух многозначных переменных, содержит первый и второй токовые входы устройства, токовый выход устройства, первый и второй выходные транзисторы с объединенными базами, которые подключены к первому источнику напряжения смещения, третий и четвертый выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму источнику напряжения смещения, причем эмиттер первого и третьего выходных транзисторов объединены и подключены к первому токовому входу устройства, а эмиттеры второго и четвертого выходных транзисторов связаны друг с другом, первый источник опорного тока, первое токовое зеркало, согласованное с первой шиной источника питания, второе токовое зеркало, согласованное с первой шиной источника питания. 5 ил.
Основные результаты: Логический элемент сравнения на равенство двух многозначных переменных, содержащий первый (1) и второй (2) токовые входы устройства, токовый выход (3) устройства, первый (4) и второй (5) выходные транзисторы с объединенными базами, которые подключены к первому (6) источнику напряжения смещения, третий (7) и четвертый (8) выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (9) источнику напряжения смещения, причем эмиттер первого (4) и третьего (7) выходных транзисторов объединены и подключены к первому (1) токовому входу устройства, а эмиттеры второго (5) и четвертого (8) выходных транзисторов связаны друг с другом, первый (10) источник опорного тока, первое (11) токовое зеркало, согласованное с первой (12) шиной источника питания, второе (13) токовое зеркало, согласованное с первой (12) шиной источника питания, причем коллектор третьего (7) выходного транзистора соединен со входом первого (11) токового зеркала, третье (14) и четвертое (15) токовые зеркала, согласованные со второй (16) шиной источника питания, отличающийся тем, что второй (2) токовый вход устройства соединен со входом четвертого (15) токового зеркала, выход которого соединен с объединенными эмиттерами первого (4) и третьего (7) выходных транзисторов, коллектор первого (4) выходного транзистора соединен со входом третьего (14) токового зеркала, выход которого соединен со входом первого (11) токового зеркала, выход первого (11) токового зеркала подключен к объединенным эмиттерами второго (5) и четвертого (8) выходных транзисторов и через первый (10) источник опорного тока связан со второй (16) шиной источника питания, коллектор четвертого (8) выходного транзистора связан со входом второго (13) токового зеркала, выход которого подключен к выходу (3) устройства, коллектор второго (5) выходного транзистора соединен со второй (16) шиной источника питания.

Предполагаемое изобретение относится к области цифровой вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи цифровой информации и т.п.

В различных аналого-цифровых вычислительных и управляющих устройствах широко используются транзисторные каскады преобразования входных токов выходных сигналов, реализованные на основе токовых зеркал [1-14]. Данные функциональные узлы, например, используются во входных каскадах операционных преобразователей с так называемой «токовой отрицательной обратной связью» [1-14], а также в качестве самостоятельных нелинейных коммутаторов входных токов без цепей обратной связи [9], реализующих функцию преобразования входных токовых переменных.

В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте US 5.742.154, структура которого присутствует также во многих других патентах [1-14]. Он содержит первый 1 и второй 2 токовые входы устройства, токовый выход 3 устройства, первый 4 и второй 5 выходные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, причем эмиттер первого 4 и третьего 7 выходных транзисторов объединены и подключены к первому 1 токовому входу устройства, а эмиттеры второго 5 и четвертого 8 выходных транзисторов связаны друг с другом, первый 10 источник опорного тока, первое 11 токовое зеркало, согласованное с первой 12 шиной источника питания, второе 13 токовое зеркало, согласованное с первой 12 шиной источника питания, причем коллектор третьего 7 выходного транзистора соединен со входом первого 11 токового зеркала, третье 14 и четвертое 15 токовые зеркала, согласованные со второй 16 шиной источника питания.

Существенный недостаток известного устройства состоит в том, что он не реализует функцию сравнения на равенство двух многозначных входных переменных (x1, x2), соответствующих многоуровневым значениям входных токов Iin1, Iin2. Это не позволяет на его основе создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов.

Основная задача предполагаемого изобретения состоит в создании логического элемента сравнения на равенство двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].

Поставленная задача решается тем, что в логическом элементе сравнения на равенство двух многозначных переменных (фиг.1), содержащем первый 1 и второй 2 токовые входы устройства, токовый выход 3 устройства, первый 4 и второй 5 выходные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, причем эмиттер первого 4 и третьего 7 выходных транзисторов объединены и подключены к первому 1 токовому входу устройства, а эмиттеры второго 5 и четвертого 8 выходных транзисторов связаны друг с другом, первый 10 источник опорного тока, первое 11 токовое зеркало, согласованное с первой 12 шиной источника питания, второе 13 токовое зеркало, согласованное с первой 12 шиной источника питания, причем коллектор третьего 7 выходного транзистора соединен со входом первого 11 токового зеркала, третье 14 и четвертое 15 токовые зеркала, согласованные со второй 16 шиной источника питания, предусмотрены новые элементы и связи - второй 2 токовый вход устройства соединен со входом четвертого 15 токового зеркала, выход которого соединен с объединенными эмиттерами первого 4 и третьего 7 выходных транзисторов, коллектор первого 4 выходного транзистора соединен со входом третьего 14 токового зеркала, выход которого соединен со входом первого 11 токового зеркала, выход первого 11 токового зеркала подключен к объединенным эмиттерами второго 5 и четвертого 8 выходных транзисторов и через первый 10 источник опорного тока связан со второй 16 шиной источника питания, коллектор четвертого 8 выходного транзистора связан со входом второго 13 токового зеркала, выход которого подключен к выходу 3 устройства, коллектор второго 5 выходного транзистора соединен со второй 16 шиной источника питания.

Схема известного устройства показана на чертеже фиг.1. На чертеже фиг.2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На чертеже фиг.3 приведена схема исследованного в среде МС9 заявляемого устройства фиг.2 с конкретным и хорошо известным выполнением его функциональных узлов на биполярных транзисторах.

На чертеже фиг.4 приведены результаты компьютерного моделирования схемы фиг.3 для случая, когда входные многозначные токовые сигналы (x1, x2) имеют два уровня.

На чертеже фиг.5 приведены результаты компьютерного моделирования схемы фиг.3 для случая, когда входные многозначные токовые сигналы (x1, x2) имеют три уровня.

Логический элемент сравнения на равенство двух многозначных переменных фиг.2 содержит первый 1 и второй 2 токовые входы устройства, токовый выход 3 устройства, первый 4 и второй 5 выходные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, причем эмиттер первого 4 и третьего 7 выходных транзисторов объединены и подключены к первому 1 токовому входу устройства, а эмиттеры второго 5 и четвертого 8 выходных транзисторов связаны друг с другом, первый 10 источник опорного тока, первое 11 токовое зеркало, согласованное с первой 12 шиной источника питания, второе 13 токовое зеркало, согласованное с первой 12 шиной источника питания, причем коллектор третьего 7 выходного транзистора соединен со входом первого 11 токового зеркала, третье 14 и четвертое 15 токовые зеркала, согласованные со второй 16 шиной источника питания.

Второй 2 токовый вход устройства соединен со входом четвертого 15 токового зеркала, выход которого соединен с объединенными эмиттерами первого (4) и третьего (7) выходных транзисторов, коллектор первого (4) выходного транзистора соединен со входом третьего 14 токового зеркала, выход которого соединен со входом первого 11 токового зеркала, выход первого 11 токового зеркала подключен к объединенным эмиттерами второго 5 и четвертого 8 выходных транзисторов и через первый 10 источник опорного тока связан со второй 16 шиной источника питания, коллектор четвертого 8 выходного транзистора связан со входом второго 13 токового зеркала, выход которого подключен к выходу 3 устройства, коллектор второго 5 выходного транзистора соединен со второй 16 шиной источника питания. Двухполюсник 17 моделирует свойства нагрузки заявляемого логического элемента.

Рассмотрим работу устройства фиг.2, которое выполняет операцию сравнения на равенство двух одноразрядных k-значных (k=1, 2, …) чисел. Операция сравнения на равенство может быть описана выражением

т.е. под операцией сравнения понимается двоичная функция, принимающая единичное значение, если условие (1) выполняется. Результат выполнения операции для k-значных переменных х - двоичный предикат Р.

Выражение в (1) под знаком модуля реализуется в предлагаемом устройстве следующим образом. Сравниваемые значения разрядов x1 и х2 поступают в виде квантов втекающего тока на входы 2 и 1 соответственно. Далее входной сигнал x2 поступает на вход четвертого токового зеркала 15, с выхода которого выдается квант тока, равный х2 по величине и противоположный ему по направлению. Этот квант вытекающего тока вычитается из кванта входного втекающего тока х1, образуя первый разностный ток, поступающий на объединенные эмиттеры первого (4) и третьего (7) выходных транзисторов. Режимы работы этих транзисторов задаются значениями напряжений первого 6 и второго 9 дополнительных источников напряжения и обеспечивают предотвращение насыщения транзисторов источника входного сигнала д-з и токового зеркала 15.

Если квант вытекающего тока с выхода четвертого токового зеркала 15 превышает квант втекающего тока на входе 2, то выходной транзистор 4 открыт, а транзистор 7 закрыт. При этом квант разностного втекающего тока с выхода коллектора транзистора 4 преобразуется в равный ему по величине квант вытекающего тока с помощью третьего токового зеркала 14. Если квант вытекающего тока с выхода четвертого токового зеркала 15 меньше кванта втекающего тока на входе 2, то выходной транзистор 4 закрыт, а транзистор 7 открыт, и на его коллекторном выходе формируется квант разностного тока. В обоих случаях на вход первого токового зеркала 11 поступает вытекающий разностный ток, и на его выходе формируется равный ему по величине квант втекающего тока.

Если же кванты токов на выходе четвертого токового зеркала 15 и на входе 2 равны, то выходные транзисторы 4 и 7 оказываются закрытыми и ток на входе первого токового зеркала 11, а, следовательно, и на его выходе, равен нулю.

Остальная часть записанной выше формулы (1) (т.е. вычитание полученного результата из 1) реализуется следующим образом. Вытекающий ток с выхода первого токового зеркала 11 вычитается из тока первого источника опорного тока 10. Разностный ток подается на объединенные эмиттеры второго 5 и четвертого 8 выходных транзисторов. Режимы работы этих транзисторов задаются значениями напряжений первого 6 и второго 9 дополнительных источников напряжения и обеспечивают предотвращение насыщения транзисторов первого токового зеркала 11 и источника опорного тока 10.

При наличии разностного тока с выхода первого токового зеркала 11 разностный ток равен нулю. При этом выходные транзисторы 5, 8 закрыты.

Ток на входе второго токового зеркала 13, а, следовательно, и на его выходе, равен нулю. При отсутствии разностного тока с выхода первого токового зеркала 11 выходной транзистор 5 закрыт, а транзистор 8 открыт. Вытекающий ток первого источника опорного тока 10 преобразуется вторым токовым зеркалом 13 во втекающий ток и подается на выход устройства 3.

Показанные на чертеже фиг.3-5 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение логического элемента сравнения на равенство двух многозначных переменных характеризуется многозначным состоянием внутренних сигналов и сигнала на его токовых входах и двоичным сигналом на токовом выходе и может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 8.159.304, fig.5

2. Патент US №5.977.829, fig.1

3. Патент US №5.789.982, fig.2

4. Патент US №5.140.282

5. Патент US №6.624.701, fig.4

6. Патент US №6.529.078

7. Патент US №5.734.294

8. Патент US №5.557.220

9. Патент US №6.624.701

10. Патент RU №2319296

11. Патент RU №243 6224

12. Патент RU №2319296

13. Патент RU №№2321157

14. Патент RU №2383099

15. Малюгин В.Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. №4. С.84-93.

16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог. - ТРТУ, 2004 г., 118 с.

Логический элемент сравнения на равенство двух многозначных переменных, содержащий первый (1) и второй (2) токовые входы устройства, токовый выход (3) устройства, первый (4) и второй (5) выходные транзисторы с объединенными базами, которые подключены к первому (6) источнику напряжения смещения, третий (7) и четвертый (8) выходные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (9) источнику напряжения смещения, причем эмиттер первого (4) и третьего (7) выходных транзисторов объединены и подключены к первому (1) токовому входу устройства, а эмиттеры второго (5) и четвертого (8) выходных транзисторов связаны друг с другом, первый (10) источник опорного тока, первое (11) токовое зеркало, согласованное с первой (12) шиной источника питания, второе (13) токовое зеркало, согласованное с первой (12) шиной источника питания, причем коллектор третьего (7) выходного транзистора соединен со входом первого (11) токового зеркала, третье (14) и четвертое (15) токовые зеркала, согласованные со второй (16) шиной источника питания, отличающийся тем, что второй (2) токовый вход устройства соединен со входом четвертого (15) токового зеркала, выход которого соединен с объединенными эмиттерами первого (4) и третьего (7) выходных транзисторов, коллектор первого (4) выходного транзистора соединен со входом третьего (14) токового зеркала, выход которого соединен со входом первого (11) токового зеркала, выход первого (11) токового зеркала подключен к объединенным эмиттерами второго (5) и четвертого (8) выходных транзисторов и через первый (10) источник опорного тока связан со второй (16) шиной источника питания, коллектор четвертого (8) выходного транзистора связан со входом второго (13) токового зеркала, выход которого подключен к выходу (3) устройства, коллектор второго (5) выходного транзистора соединен со второй (16) шиной источника питания.
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ НА РАВЕНСТВО ДВУХ МНОГОЗНАЧНЫХ ПЕРЕМЕННЫХ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ НА РАВЕНСТВО ДВУХ МНОГОЗНАЧНЫХ ПЕРЕМЕННЫХ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ НА РАВЕНСТВО ДВУХ МНОГОЗНАЧНЫХ ПЕРЕМЕННЫХ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ НА РАВЕНСТВО ДВУХ МНОГОЗНАЧНЫХ ПЕРЕМЕННЫХ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ НА РАВЕНСТВО ДВУХ МНОГОЗНАЧНЫХ ПЕРЕМЕННЫХ
Источник поступления информации: Роспатент

Показаны записи 51-60 из 245.
10.02.2014
№216.012.a01a

Прецизионный ограничитель спектра

Изобретение относится к области радиотехники и связи. Техническим результатом является уменьшение влияния частоты единичного усиления используемых активных элементов на неравномерность АЧХ ограничителя спектра в полосе пропускания. Прецизионный ограничитель спектра содержит источник входного...
Тип: Изобретение
Номер охранного документа: 0002506694
Дата охранного документа: 10.02.2014
10.02.2014
№216.012.a01b

Логический элемент "исключающее или" с многозначным внутренним представлением сигналов

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления, передачи информации. Техническим результатом является повышение быстродействия и создание элементной базы вычислительных устройств,...
Тип: Изобретение
Номер охранного документа: 0002506695
Дата охранного документа: 10.02.2014
10.02.2014
№216.012.a01c

Мажоритарный элемент с многозначным внутренним представлением сигналов

Изобретение относится к области вычислительной техники и автоматики. Техническим результатом является повышение быстродействия мажоритарного элемента. Мажоритарный элемент с многозначным внутренним представлением сигналов содержит первый (1), второй (2) и третий (3) коммутаторы квантов тока I с...
Тип: Изобретение
Номер охранного документа: 0002506696
Дата охранного документа: 10.02.2014
20.02.2014
№216.012.a3e8

Избирательный усилитель

Изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации. Техническим результатом является повышение добротности амплитудно-частотной характеристики избирательного усилителя и его коэффициента усиления по...
Тип: Изобретение
Номер охранного документа: 0002507675
Дата охранного документа: 20.02.2014
20.02.2014
№216.012.a3e9

Избирательный усилитель

Изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации. Техническим результатом является повышение добротности амплитудно-частотной характеристики избирательного усилителя и его коэффициента усиления по...
Тип: Изобретение
Номер охранного документа: 0002507676
Дата охранного документа: 20.02.2014
10.03.2014
№216.012.aaab

Входной каскад быстродействующего операционного усилителя

Изобретение относится к устройствам усиления аналоговых сигналов. Техническим результатом является расширение диапазона активной работы входного каскада операционного усилителя (ОУ) для дифференциального сигнала. Входной каскад ОУ содержит первый (1) и второй (2) входные транзисторы, первый (3)...
Тип: Изобретение
Номер охранного документа: 0002509406
Дата охранного документа: 10.03.2014
10.03.2014
№216.012.aab1

Логический элемент "и" с многозначным внутренним представлением сигналов

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления, передачи информации. Техническим результатом является повышение быстродействия и создание элементной базы вычислительных устройств,...
Тип: Изобретение
Номер охранного документа: 0002509412
Дата охранного документа: 10.03.2014
10.03.2014
№216.012.aab2

Логический элемент "и" с многозначным внутренним представлением сигналов

Изобретение относится к области вычислительной техники, автоматики и может быть использовано в различных цифровых структурах и системах автоматического управления, передачи информации. Техническим результатом является повышение быстродействия и создание элементной базы вычислительных устройств,...
Тип: Изобретение
Номер охранного документа: 0002509413
Дата охранного документа: 10.03.2014
27.03.2014
№216.012.af37

Комплементарный входной каскад быстродействующего операционного усилителя

Изобретение относится к области радиотехники и связи. Техническим результатом является расширение диапазона активной работы входного каскада ОУ для дифференциального сигнала, а также получение граничных напряжений его проходной характеристики i=f(u) на уровне U=1÷2 В, что приводит к повышению...
Тип: Изобретение
Номер охранного документа: 0002510570
Дата охранного документа: 27.03.2014
20.04.2014
№216.012.ba86

Логический элемент "2-и" с многозначным внутренним представлением сигналов

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных системах автоматического управления, передачи информации и т.п. Технический результат заключается в повышении быстродействия и создании элементной базы вычислительных устройств, работающих на...
Тип: Изобретение
Номер охранного документа: 0002513478
Дата охранного документа: 20.04.2014
Показаны записи 51-60 из 262.
10.06.2015
№216.013.542d

K-значный логический элемент "минимум"

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Технический результат - обеспечение реализации функции «минимум»...
Тип: Изобретение
Номер охранного документа: 0002553070
Дата охранного документа: 10.06.2015
10.06.2015
№216.013.542e

Многозначный логический элемент обратного циклического сдвига

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в специализированных цифровых структурах, системах автоматического управления, устройствах передачи и обработки цифровой информации. Техническим результатом является создание логического элемента,...
Тип: Изобретение
Номер охранного документа: 0002553071
Дата охранного документа: 10.06.2015
10.06.2015
№216.013.5458

Керамическая масса

Изобретение относится к керамической массе для производства керамической плитки для внутренней облицовки стен. Технический результат изобретения заключается в повышении механической прочности на изгиб. Керамическая масса содержит следующие компоненты, масс.%: глина тугоплавкая - 55; глина...
Тип: Изобретение
Номер охранного документа: 0002553113
Дата охранного документа: 10.06.2015
27.06.2015
№216.013.59e8

Многозначный логический элемент обратного циклического сдвига

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Техническим результатом является создание логического элемента, обеспечивающего...
Тип: Изобретение
Номер охранного документа: 0002554557
Дата охранного документа: 27.06.2015
10.07.2015
№216.013.5d04

Устройство определения спектра размеров взвешенных наночастиц

Изобретение относится к области техники, а именно автоматизации измерений при анализе взвешенных наночастиц в газах. Для этого используют устройство для определения спектра размеров взвешенных наночастиц в газах, содержащее размещенные по ходу анализируемого потока газа входное сопло с...
Тип: Изобретение
Номер охранного документа: 0002555353
Дата охранного документа: 10.07.2015
10.07.2015
№216.013.5e1d

Автобалансирующее устройство стиральных машин барабанного типа

Изобретение относится к устройствам снижения уровня вибрации стиральных машин барабанного типа. Конструкция АБУ представляет собой устройство, совмещенное со стиральным барабаном, установленным коаксиально внутри бака с возможностью вращения вокруг горизонтальной оси и состоящим из внутренней и...
Тип: Изобретение
Номер охранного документа: 0002555634
Дата охранного документа: 10.07.2015
27.07.2015
№216.013.681c

Мельница

Мельница относится к дробильно-обогатительному оборудованию и предназначена для производства материалов в строительной, горной, химической и металлургической отраслях, дорожном строительстве и при переработке отходов. Мельница содержит барабан (24) с опорным валом (16), чашу ротора (21) с...
Тип: Изобретение
Номер охранного документа: 0002558205
Дата охранного документа: 27.07.2015
27.07.2015
№216.013.6865

Оптический пылемер

Изобретение относится к измерительной технике и может быть использовано в промышленности для определения общей концентрации для управления вентиляционным оборудованием предприятия по пылевому фактору. Оптический пылемер содержит измерительный и опорный каналы с двумя защитными окнами, при этом...
Тип: Изобретение
Номер охранного документа: 0002558278
Дата охранного документа: 27.07.2015
27.07.2015
№216.013.6866

Способ голографического анализа взвешенных частиц

Изобретение относится области, связанной с анализом взвешенных частиц. При реализации заявленного способа происходит освещение потока частиц пучком когерентного излучения, который разделяется на два пучка опорный и объектный и регистрации голограммы изображений частиц, по которым и судят о...
Тип: Изобретение
Номер охранного документа: 0002558279
Дата охранного документа: 27.07.2015
27.07.2015
№216.013.6868

Способ определения спектра размеров взвешенных наночастиц

Изобретение относится к области техники автоматизации измерений, при анализе взвешенных наночастиц. Способ определения спектра размеров взвешенных наночастиц состоит в пропускании газа (смеси газов), содержащего анализируемые частицы, через диффузионные батареи сетчатого типа и введении их в...
Тип: Изобретение
Номер охранного документа: 0002558281
Дата охранного документа: 27.07.2015
+ добавить свой РИД