×
10.04.2015
216.013.3905

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ

Вид РИД

Изобретение

Аннотация: Изобретение относится к логическому элементу сравнения k-значной переменной с пороговым значением. Технический результат заключается в повышении быстродействия средств обработки цифровой информации за счет выполнения преобразования информации в многозначной токовой форме сигналов. Логический элемент сравнения содержит токовый вход (1) устройства и токовый выход (2) устройства, первый (3) и второй (4) выходные транзисторы с объединенными базами, третий (5) и четвертый (6) выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого (3) и третьего (5) выходных транзисторов объединены, а эмиттеры второго (4) и четвертого (6) выходных транзисторов связаны друг с другом, первый (7) и второй (8) источники опорного тока, первое (9) токовое зеркало, согласованное с первой (10) шиной источника питания, второе (11) токовое зеркало, согласованное со второй (12) шиной источника питания. 4 ил.
Основные результаты: Логический элемент сравнения k-значной переменной с пороговым значением, содержащий токовый вход (1) устройства и токовый выход (2) устройства, первый (3) и второй (4) выходные транзисторы с объединенными базами, третий (5) и четвертый (6) выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого (3) и третьего (5) выходных транзисторов объединены, а эмиттеры второго (4) и четвертого (6) выходных транзисторов связаны друг с другом, первый (7) и второй (8) источники опорного тока, первое (9) токовое зеркало, согласованное с первой (10) шиной источника питания, второе (11) токовое зеркало, согласованное со второй (12) шиной источника питания, причем коллектор третьего (5) выходного транзистора соединен со входом второго (11) токового зеркала, отличающийся тем, что токовый вход (1) устройства соединен со входом первого (9) токового зеркала, выход которого подключен к объединенным эмиттерам первого (3) и третьего (5) выходных транзисторов и через первый (7) источник опорного тока связан со второй (12) шиной источника питания, коллекторы первого (3) и второго (4) выходных транзисторов соединены с первой (10) шиной источника питания, выход второго (11) токового зеркала соединен с объединенными эмиттерами второго (4) и четвертого (6) выходных транзисторов и через второй (8) источник опорного тока соединен с первой (10) шиной источника питания, коллектор четвертого (6) выходного транзистора подключен ко входу дополнительного токового зеркала (13), согласованного со второй (12) шиной источника питания, выход которого подключен к выходу (2) устройства, причем базы первого (3) и второго (4) выходных транзисторов подключены к первому (14) источнику вспомогательного напряжения, а базы третьего (5) и четвертого (6) выходных транзисторов подключены ко второму (15) источнику вспомогательного напряжения.

Предлагаемое изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления, передачи информации и связи.

В различных аналого-цифровых вычислительных и управляющих устройствах широко используются транзисторные каскады преобразования входных переменных (токов), реализованные на основе токовых зеркал [1-14]. Данные функциональные узлы, например, используются во входных каскадах операционных преобразователей сигналов с так называемой «токовой отрицательной обратной связью» [1-14], а также в качестве самостоятельных нелинейных коммутаторов входных токов без цепей обратной связи [9], реализующих функцию инвертирования входных переменных.

В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте US 5.742.154, fig.1, структура которого присутствует во многих других патентах [1-14]. Он содержит токовый вход 1 устройства и токовый выход 2 устройства, первый 3 и второй 4 выходные транзисторы с объединенными базами, третий 5 и четвертый 6 выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого 3 и третьего 5 выходных транзисторов объединены, а эмиттеры второго 4 и четвертого 6 выходных транзисторов связаны друг с другом, первый 7 и второй 8 источники опорного тока, первое 9 токовое зеркало, согласованное с первой 10 шиной источника питания, второе 11 токовое зеркало, согласованное со второй 12 шиной источника питания, причем коллектор третьего 5 выходного транзистора соединен со входом второго 11 токового зеркала.

Существенный недостаток известного устройства состоит в том, что он не реализует функцию логического сравнения k-значной переменной, соответствующей k уровням входного тока, с заданным пороговым значением этой переменной. Это не позволяет на его основе создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов.

Основная задача предлагаемого изобретения состоит в создании логического элемента (ЛЭ) сравнения k-значной входной переменной с заданным пороговым значением этой переменной. При этом внутреннее преобразование информации в таком ЛЭ производится в многозначной токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие средств обработки цифровой информации и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].

Поставленная задача решается тем, что в логическом элементе сравнения k-значной переменной с заданным пороговым значением (фиг.1), содержащем токовый вход 1 устройства и токовый выход 2 устройства, первый 3 и второй 4 выходные транзисторы с объединенными базами, третий 5 и четвертый 6 выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого 3 и третьего 5 выходных транзисторов объединены, а эмиттеры второго 4 и четвертого 6 выходных транзисторов связаны друг с другом, первый 7 и второй 8 источники опорного тока, первое 9 токовое зеркало, согласованное с первой 10 шиной источника питания, второе 11 токовое зеркало, согласованное со второй 12 шиной источника питания, причем коллектор третьего 5 выходного транзистора соединен со входом второго 11 токового зеркала, предусмотрены новые элементы и связи - токовый вход 1 устройства соединен со входом первого 9 токового зеркала, выход которого подключен к объединенным эмиттерам первого 3 и третьего 5 выходных транзисторов и через первый 7 источник опорного тока связан со второй 12 шиной источника питания, коллекторы первого 3 и второго 4 выходных транзисторов соединены с первой 10 шиной источника питания, выход второго 11 токового зеркала соединен с объединенными эмиттерами второго 4 и четвертого 6 выходных транзисторов и через второй 8 источник опорного тока соединен с первой 10 шиной источника питания, коллектор четвертого 6 выходного транзистора подключен ко входу дополнительного токового зеркала 13, согласованного со второй 12 шиной источника питания, выход которого подключен к выходу 2 устройства, причем базы первого 3 и второго 4 выходных транзисторов подключены к первому 14 источнику вспомогательного напряжения, а базы третьего 5 и четвертого 6 выходных транзисторов подключены ко второму 15 источнику вспомогательного напряжения.

На фиг.1 показана схема известного устройства.

На фиг.2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На фиг.3 приведена схема исследованного в среде МС9 заявляемого устройства фиг.2 с конкретным выполнением его функциональных узлов на биполярных транзисторах.

На фиг.4 приведены результаты компьютерного моделирования схемы фиг.3 для случая, когда входной многозначный токовый сигнал (входная переменная X) имеет несколько уровней.

Логический элемент сравнения k-значной переменной с заданным пороговым значением (фиг.2) содержит токовый вход 1 устройства и токовый выход 2 устройства, первый 3 и второй 4 выходные транзисторы с объединенными базами, третий 5 и четвертый 6 выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого 3 и третьего 5 выходных транзисторов объединены, а эмиттеры второго 4 и четвертого 6 выходных транзисторов связаны друг с другом, первый 7 и второй 8 источники опорного тока, первое 9 токовое зеркало, согласованное с первой 10 шиной источника питания, второе 11 токовое зеркало, согласованное со второй 12 шиной источника питания, причем коллектор третьего 5 выходного транзистора соединен со входом второго 11 токового зеркала. Токовый вход 1 устройства соединен со входом первого 9 токового зеркала, выход которого подключен к объединенным эмиттерам первого 3 и третьего 5 выходных транзисторов и через первый 7 источник опорного тока связан со второй 12 шиной источника питания, коллекторы первого 3 и второго 4 выходных транзисторов соединены с первой 10 шиной источника питания, выход второго 11 токового зеркала соединен с объединенными эмиттерами второго 4 и четвертого 6 выходных транзисторов и через второй 8 источник опорного тока соединен с первой 10 шиной источника питания, коллектор четвертого 6 выходного транзистора подключен ко входу дополнительного токового зеркала 13, согласованного со второй 12 шиной источника питания, выход которого подключен к выходу 2 устройства, причем базы первого 3 и второго 4 выходных транзисторов подключены к первому 14 источнику вспомогательного напряжения, а базы третьего 5 и четвертого 6 выходных транзисторов подключены ко второму 15 источнику вспомогательного напряжения. К выходу устройства 2 подключен двухполюсник 16, моделирующий свойства нагрузки.

Рассмотрим работу устройства фиг.2, которое определяет факт превышения переменной входной величиной (X) некоторого установленного значения, т.е. производит сравнение текущего дискретного значения многозначной переменной х с некоторой уставкой i. Функция сравнения - двоичная функция, принимающая единичное значение, если выполняется условие

Результат выполнения этой логической операции для k-значных переменных х - двоичный предикат Р. Конкретное значение уставки i определяется предполагаемой областью использования элемента и задается при проектировании.

Например, для k=3 и i=1 последнее выражение имеет вид

Выражение в скобках реализуется следующим образом.

Входной сигнал х (х=0, 1, …, k-1, в трехзначном случае х=0, 1, 2), соответствующий значению сравниваемой переменной в форме вытекающего кванта тока, поступает на вход 1 и далее - на вход первого токового зеркала 9. Величина i порога задается величиной тока первого источника тока 7 (i=1, ..., k-1, в трехзначном случае i=1, 2). Из равного по величине входному кванту вытекающего кванта тока с выхода токового зеркала 9 вычитается ток первого источника тока 7, образуя первый разностный ток. Первый разностный ток поступает на объединенные эмиттеры выходных транзисторов 3 и 5. Режимы работы этих транзисторов задаются значениями напряжений первого 14 и второго 15 дополнительных источников напряжения и обеспечивают предотвращение насыщения транзисторов первого источника тока 7 и токового зеркала 11.

До тех пор, пока значение кванта тока входного сигнала с выхода токового зеркала 9 по величине не превышает значение тока первого источника тока 7, первый разностный ток на объединенных эмиттерах выходных транзисторов 3 и 5 равен нулю. При этом транзистор 3 открыт, а транзистор 5 закрыт. Ток источника тока 7 замыкается на цепь питания устройства через транзистор 3.

Если значение кванта тока входного сигнала с выхода токового зеркала 9 по величине превысит значение тока первого источника тока 7, первый разностный ток на объединенных эмиттерах выходных транзисторов 3 и 5 становится по величине равным разности квантов входного тока и тока источника тока 7. При этом транзистор 3 закрывается, а транзистор 5 открывается, и втекающий первый разностный ток поступает через открытый транзистор 5 на вход второго токового зеркала 11.

Остальная часть схемы реализует вычитание из 1 выражения (1) в круглых скобках. Единица моделируется вторым источником тока 8, из которого вычитается первый разностный ток с выхода второго токового зеркала 11, образуя второй разностный ток.

Режимы работы этих транзисторов задаются значениями напряжений первого 14 и второго 15 дополнительных источников напряжения и обеспечивают предотвращение насыщения транзисторов второго источника тока 8 и дополнительного токового зеркала 13.

Пока значение кванта первого разностного тока с выхода второго токового зеркала 11 превышает значение тока источника тока 8, второй разностный ток на объединенных эмиттерах выходных транзисторов 4 и 6 равен нулю. При этом транзистор 4 открыт, а транзистор 6 закрыт. Выход второго токового зеркала 11 замыкается на цепь питания через транзистор 4.

Если значение кванта тока входного сигнала с выхода токового зеркала 9 по величине меньше значения тока второго источника тока 8 второй разностный, ток на объединенных эмиттерах выходных транзисторов 4 и 6 становится по величине равным разности квантов первого разностного тока и тока источника тока 8. При этом транзистор 4 закрывается, а транзистор 6 открывается, и втекающий второй разностный ток поступает через открытый транзистор 6 на вход дополнительного токового зеркала 13.

Как видно из приведенного описания, реализация логической функции Р(х≤i) здесь производится формированием алгебраической суммы квантов тока и выделением определенных значений этой суммы токов. Все элементы приведенной схемы работают в активном режиме, предполагающем отсутствие насыщения в процессе переключений, что повышает общее быстродействие схемы. Кроме того, использование многозначного внутреннего представления сигналов повышает информативность линий связи, что уменьшает их количество при микроэлектронном исполнении. Использование стабильных значений квантов тока, а также определение выходного сигнала разностью этих токов обеспечивают малую зависимость работы схемы от внешних дестабилизирующих факторов (девиация питающего напряжения, радиационное и температурное воздействия, синфазная помеха и др.).

Показанные на фиг.4 результаты моделирования подтверждают указанные свойства заявляемой схемы. В качестве активных элементов могут применяться полевые транзисторы.

Таким образом, рассмотренное схемотехническое решение логического элемента сравнения k-значной переменной с заданным пороговым значением характеризуется многозначным состоянием внутренних сигналов, сигнала на его токовом входе и двоичным сигналом на токовом выходе и может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US №8.159.304, fig.5.

2. Патент US №5.977.829, fig.1.

3. Патент US №5.789.982, fig.2.

4. Патент US №5.140.282.

5. Патент US №6.624.701, fig.4.

6. Патент US №6.529.078.

7. Патент US №5.734.294.

8. Патент US №5.557.220.

9. Патент US №6.624.701.

10. Патент RU №2319296.

11. Патент RU №2436224.

12. Патент RU №2319296.

13. Патент RU №2321157.

14. Патент RU №2383099.

15. Малюгин В.Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982, №4. С.84-93.

16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ // Учебное пособие Таганрог. - ТРТУ, 2004 г., 118 с.

Логический элемент сравнения k-значной переменной с пороговым значением, содержащий токовый вход (1) устройства и токовый выход (2) устройства, первый (3) и второй (4) выходные транзисторы с объединенными базами, третий (5) и четвертый (6) выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого (3) и третьего (5) выходных транзисторов объединены, а эмиттеры второго (4) и четвертого (6) выходных транзисторов связаны друг с другом, первый (7) и второй (8) источники опорного тока, первое (9) токовое зеркало, согласованное с первой (10) шиной источника питания, второе (11) токовое зеркало, согласованное со второй (12) шиной источника питания, причем коллектор третьего (5) выходного транзистора соединен со входом второго (11) токового зеркала, отличающийся тем, что токовый вход (1) устройства соединен со входом первого (9) токового зеркала, выход которого подключен к объединенным эмиттерам первого (3) и третьего (5) выходных транзисторов и через первый (7) источник опорного тока связан со второй (12) шиной источника питания, коллекторы первого (3) и второго (4) выходных транзисторов соединены с первой (10) шиной источника питания, выход второго (11) токового зеркала соединен с объединенными эмиттерами второго (4) и четвертого (6) выходных транзисторов и через второй (8) источник опорного тока соединен с первой (10) шиной источника питания, коллектор четвертого (6) выходного транзистора подключен ко входу дополнительного токового зеркала (13), согласованного со второй (12) шиной источника питания, выход которого подключен к выходу (2) устройства, причем базы первого (3) и второго (4) выходных транзисторов подключены к первому (14) источнику вспомогательного напряжения, а базы третьего (5) и четвертого (6) выходных транзисторов подключены ко второму (15) источнику вспомогательного напряжения.
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
Источник поступления информации: Роспатент

Показаны записи 221-230 из 245.
25.08.2017
№217.015.d063

Дифференциальный инструментальный усилитель с парафазным выходом

Изобретение относится к области аналоговой усилительной техники. Технический результат: повышение значения коэффициента передачи по напряжению. Для этого предложен дифференциальный инструментальный усилитель с парафазным выходом, который содержит неинвертирующий вход (1) устройства и синфазный...
Тип: Изобретение
Номер охранного документа: 0002621291
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0af

Дифференциальный операционный усилитель для работы при низких температурах

Изобретение относится к области электроники. Технический результат - повышение коэффициента ослабления входного синфазного сигнала. Для этого предложен дифференциальный операционный усилитель для работы при низких температурах, который содержит первый (1) входной полевой транзистор, первый (2)...
Тип: Изобретение
Номер охранного документа: 0002621286
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0c9

Мультиплексор потенциальных сигналов датчиков

Изобретение относится к области радиоэлектроники и вычислительной техники. Технический результат заключается в обеспечении дополнительно к режиму последовательного во времени преобразования входных потенциальных сигналов в выходное напряжение, алгебраического суммирования входных...
Тип: Изобретение
Номер охранного документа: 0002621292
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0d0

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Технический результат: повышение коэффициента усиления по напряжению (К) при сохранении высокой температурной и радиационной стабильности напряжения...
Тип: Изобретение
Номер охранного документа: 0002621289
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d116

Мультидифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат - уменьшение напряжения смещения нуля, повышение стабильности при низких температурах и воздействии радиации. Мультидифференциальный...
Тип: Изобретение
Номер охранного документа: 0002621287
Дата охранного документа: 01.06.2017
26.08.2017
№217.015.d5e2

Планарная индуктивность с расширенным частотным диапазоном

Изобретение относится к области радиотехники и связи и может быть использовано в СВЧ-устройствах усиления и преобразования аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, избирательных усилителях, смесителях, генераторах и др., реализуемых...
Тип: Изобретение
Номер охранного документа: 0002623100
Дата охранного документа: 22.06.2017
26.08.2017
№217.015.d689

Планарная индуктивность с расширенным частотным диапазоном

Изобретение может быть использовано в СВЧ устройствах усиления и преобразования аналоговых сигналов, в структуре интегральных микросхем различного функционального назначения. Технический результат - расширение диапазона рабочих частот планарной индуктивности без применения в ее конструкции...
Тип: Изобретение
Номер охранного документа: 0002622894
Дата охранного документа: 21.06.2017
26.08.2017
№217.015.dcec

Инструментальный усилитель для работы при низких температурах

Изобретение относится к области измерительной техники и может быть использовано в качестве прецизионного устройства усиления сигналов различных датчиков. Технический результат заключается в повышении коэффициента ослабления входного синфазного сигнала при работе в диапазоне низких температур....
Тип: Изобретение
Номер охранного документа: 0002624565
Дата охранного документа: 04.07.2017
26.08.2017
№217.015.dd5d

Низкотемпературный радиационно-стойкий мультидифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления электрических сигналов различных датчиков. Технический результат заключается в повышении точности за счет уменьшения систематической составляющей напряжения смещения нуля...
Тип: Изобретение
Номер охранного документа: 0002624585
Дата охранного документа: 04.07.2017
26.08.2017
№217.015.dd8e

Многофункциональный токовый логический элемент

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах, устройствах передачи информации и системах связи. Техническим результатом является создание устройства, которое в рамках одной и той же архитектуры может реализовывать...
Тип: Изобретение
Номер охранного документа: 0002624584
Дата охранного документа: 04.07.2017
Показаны записи 221-230 из 262.
31.01.2020
№220.017.fb65

Входной дифференциальный каскад на комплементарных полевых транзисторах для работы при низких температурах

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов. Технический результат заключается в обеспечении более высокой стабильности статического режима при отрицательных температурах (до -197°С) и изменении напряжений...
Тип: Изобретение
Номер охранного документа: 0002712416
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fb71

Дифференциальный каскад на комплементарных полевых транзисторах с управляющим p-n переходом класса ав с изменяемым напряжением ограничения проходной характеристики

Изобретение относится к области радиотехники. Технический результат заключается в создании условий, при которых обеспечивается возможность изменения напряжения ограничения проходной характеристики U в зависимости от заданных значений SR при фиксированном токопотреблении. Дифференциальный каскад...
Тип: Изобретение
Номер охранного документа: 0002712414
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fba4

Токовый пороговый логический элемент "равнозначность"

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в повышении быстродействия устройств преобразования информации....
Тип: Изобретение
Номер охранного документа: 0002712412
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fba7

Буферный усилитель с малым напряжением смещения нуля на комплементарных полевых транзисторах с управляющим p-n переходом

Изобретение относится к аналоговой микроэлектронике. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения буферного усилителя (БУ) на комплементарных полевых транзисторах, обеспечивающего малые значения напряжения смещения нуля....
Тип: Изобретение
Номер охранного документа: 0002712410
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fbbc

Промежуточный каскад cjfet операционного усилителя с парафазным токовым выходом

Изобретение относится к области радиотехники и микроэлектроники и может быть использовано в аналоговых микросхемах (АМ) и аналого-цифровых интерфейсах датчиков. Технический результат заключается в повышении крутизны преобразования входного дифференциального напряжения в токи первого и второго...
Тип: Изобретение
Номер охранного документа: 0002712411
Дата охранного документа: 28.01.2020
05.03.2020
№220.018.08e4

Способ снижения структурной погрешности традиционного цифрового датчика физической величины в аналого-цифровой системе автоматического управления или контроля

Предлагаемое изобретение относится к области автоматики и управления (G05), вычислительной (G06) и измерительной (G01) техники и может быть реализовано в виде новой последовательности и структуры операций преобразования сигналов датчиков различных физических величин, предназначенных для работы...
Тип: Изобретение
Номер охранного документа: 0002715835
Дата охранного документа: 03.03.2020
02.04.2020
№220.018.12bb

Активный rc-фильтр нижних частот с одноэлементной перестройкой частоты полюса на дифференциальных и мультидифференциальном операционных усилителях

Изобретение относится к средствам ограничителей спектра, включаемых на входе аналого-цифровых преобразователей различного назначения. Технический результат заключается в обеспечении условий, при которых при перестройке частоты среза коэффициент передачи ФНЧ на нулевой частоте остается без...
Тип: Изобретение
Номер охранного документа: 0002718210
Дата охранного документа: 31.03.2020
02.04.2020
№220.018.12df

Универсальный программируемый arc-фильтр

Изобретение относится к средствам перестраиваемых ограничителей спектра, включаемых на входе аналого-цифровых преобразователей различного назначения. Технический результат заключается в повышении стабильности реализуемой добротности. По сравнению с прототипом универсальный программируемый...
Тип: Изобретение
Номер охранного документа: 0002718212
Дата охранного документа: 31.03.2020
15.04.2020
№220.018.14a9

Полосовой фильтр с независимой подстройкой основных параметров

Изобретение относится к средствам выделения заданного спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в обеспечении полосового фильтра с более низкой параметрической чувствительностью...
Тип: Изобретение
Номер охранного документа: 0002718709
Дата охранного документа: 14.04.2020
17.04.2020
№220.018.1535

Полосовой фильтр второго порядка с независимой подстройкой основных параметров

Изобретение относится к средствам выделения заданного спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в обеспечении полосового фильтра с более низкой параметрической чувствительностью...
Тип: Изобретение
Номер охранного документа: 0002718830
Дата охранного документа: 14.04.2020
+ добавить свой РИД