×
10.03.2014
216.012.aab2

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "И" С МНОГОЗНАЧНЫМ ВНУТРЕННИМ ПРЕДСТАВЛЕНИЕМ СИГНАЛОВ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области вычислительной техники, автоматики и может быть использовано в различных цифровых структурах и системах автоматического управления, передачи информации. Техническим результатом является повышение быстродействия и создание элементной базы вычислительных устройств, работающих на принципах многозначной линейной алгебры. Устройство содержит входные логические источники тока, токовые зеркала, шины источника питания. 10 ил.
Основные результаты: Логический элемент «И» с многозначным внутренним представлением сигналов, содержащий первый (1) и второй (2) входные логические источники тока, связанные с первым (3) и вторым (4) токовыми входами устройства, первое (5) токовое зеркало с основным (6) токовым выходом, вход которого соединен с первым (3) токовым входом устройства, второе (7) токовое зеркало с основным (8) токовым выходом, вход которого соединен со вторым (4) токовым входом устройства, первую (9) шину источника питания, согласованную с первым (5) и вторым (7) токовыми зеркалами, третье (10) токовое зеркало, согласованное со второй (11) шиной источника питания, вход которого соединен с основным (6) токовым выходом первого (5) токового зеркала, отличающийся тем, чтопервое (5) токовое зеркало содержит первый (12) и второй (13) дополнительные токовые выходы, идентичные его основному (6) токовому выходу, второе (7) токовое зеркало содержит первый (14) и второй (15) дополнительные токовые выходы, идентичные его основному (8) токовому выходу, основной (8) токовый выход второго (7) токового зеркала соединен со входом третьего (10) токового зеркала, первый (12) дополнительный токовый выход первого (5) токового зеркала соединен с инвертирующим входом первого (16) дополнительного токового зеркала, согласованного со второй (11) шиной источника питания, первый (14) дополнительный токовый выход второго (7) токового зеркала соединен с неинвертирующим входом (17) первого (16) дополнительного токового зеркала, второй (13) дополнительный токовый выход первого (5) токового зеркала соединен с неинвертирующим входом (18) второго (19) дополнительного токового зеркала, согласованного со второй (11) шиной источника питания, токовый выход которого соединен с токовым выходом первого (16) дополнительного токового зеркала и подключен к неинвертирующему входу (20) третьего (21) дополнительного токового зеркала, согласованного с первой (9) шиной источника питания, второй (15) дополнительный токовый выход второго (7) токового зеркала соединен с инвертирующим входом второго (19) дополнительного токового зеркала, токовый выход третьего (10) токового зеркала соединен с инвертирующим входом третьего (21) дополнительного токового зеркала, токовый выход которого подключен ко входу четвертого (22) дополнительного токового зеркала, согласованного со второй (11) шиной источника питания, причем токовый выход четвертого (22) дополнительного токового зеркала является токовым выходом устройства (23).

Предлагаемое изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления, передачи информации и т.п.

В различных вычислительных и управляющих системах используются транзисторные усилительные каскады, реализованные на основе трех токовых зеркал [1-17], работающие в нелинейном режиме по законам булевой алгебры и имеющие по выходу три логических токовых состояния «0», «1», «-1».

В работе [18], а также монографиях соавтора настоящей заявки [19-20] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте US 4.799.026, структура которого присутствует во многих других патентах [1-17]. Он содержит первый 1 и второй 2 входные логические источники тока, связанные с первым 3 и вторым 4 токовыми входами устройства, первое 5 токовое зеркало с основным 6 токовым выходом, вход которого соединен с первым 3 токовым входом устройства, второе 7 токовое зеркало с основным 8 токовым выходом, вход которого соединен со вторым 4 токовым входом устройства, первую 9 шину источника питания, согласованную с первым 5 и вторым 7 токовыми зеркалами, третье 10 токовое зеркало, согласованное со второй 11 шиной источника питания, вход которого соединен с основным 6 токовым выходом первого 5 токового зеркала.

Существенный недостаток известного устройства состоит в том, что он не реализует функцию логического элемента «И».

Основная задача предлагаемого изобретения состоит в создании логического элемента «И», в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [19-20].

Поставленная задача решается тем, что в логическом элементе «И» (фиг.1), содержащем первый 1 и второй 2 входные логические источники тока, связанные с первым 3 и вторым 4 токовыми входами устройства, первое 5 токовое зеркало с основным 6 токовым выходом, вход которого соединен с первым 3 токовым входом устройства, второе 7 токовое зеркало с основным 8 токовым выходом, вход которого соединен со вторым 4 токовым входом устройства, первую 9 шину источника питания, согласованную с первым 5 и вторым 7 токовыми зеркалами, третье 10 токовое зеркало, согласованное со второй 11 шиной источника питания, вход которого соединен с основным 6 токовым выходом первого 5 токового зеркала, предусмотрены новые элементы и связи - первое 5 токовое зеркало содержит первый 12 и второй 13 дополнительные токовые выходы, идентичные его основному 6 токовому выходу, второе 7 токовое зеркало содержит первый 14 и второй 15 дополнительные токовые выходы, идентичные его основному 8 токовому выходу, основной 8 токовый выход второго 7 токового зеркала соединен со входом третьего 10 токового зеркала, первый 12 дополнительный токовый выход первого 5 токового зеркала соединен с инвертирующим входом первого 16 дополнительного токового зеркала, согласованного со второй 11 шиной источника питания, первый 14 дополнительный токовый выход второго 7 токового зеркала соединен с неинвертирующим входом 17 первого 16 дополнительного токового зеркала, второй 13 дополнительный токовый выход первого 5 токового зеркала соединен с неинвертирующим входом 18 второго 19 дополнительного токового зеркала, согласованного со второй 11 шиной источника питания, токовый выход которого соединен с токовым выходом первого 16 дополнительного токового зеркала и подключен к неинвертирующему входу 20 третьего 21 дополнительного токового зеркала, согласованного с первой 9 шиной источника питания, второй 15 дополнительный токовый выход второго 7 токового зеркала соединен с инвертирующим входом второго 19 дополнительного токового зеркала, токовый выход третьего 10 токового зеркала соединен с инвертирующим входом третьего 21 дополнительного токового зеркала, токовый выход которого подключен ко входу четвертого 22 дополнительного токового зеркала, согласованного со второй 11 шиной источника питания, причем токовый выход четвертого 22 дополнительного токового зеркала является токовым выходом устройства 23.

Схема известного устройства показана на чертеже фиг.1.

На чертеже фиг.2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На чертеже фиг.3 приведена схема первого 5 и второго 7 токовых зеркал.

На чертеже фиг.4 представлен возможный вариант построения третьего 21 дополнительного токового зеркала.

Возможный вариант построения третьего 10 токового зеркала и четвертого 22 дополнительного токового зеркала показан на чертеже фиг.5.

Схема фиг.6 характеризует возможные варианты построения первого 16 и второго 19 дополнительных токовых зеркал.

На чертеже фиг.7 приведена схема заявляемого устройства для моделирования в среде МС9.

На чертеже фиг.8 показаны временные диаграммы входных токов и выходного тока функции min (xl, х2) схемы фиг.7.

На чертеже фиг.9 показан выходной ток схемы фиг.7 в увеличенном временном масштабе в момент включения входного тока.

Логический элемент «И» с многозначным представлением внутренних сигналов фиг.2 содержит первый 1 и второй 2 входные логические источники тока, связанные с первым 3 и вторым 4 токовыми входами устройства, первое 5 токовое зеркало с основным 6 токовым выходом, вход которого соединен с первым 3 токовым входом устройства, второе 7 токовое зеркало с основным 8 токовым выходом, вход которого соединен со вторым 4 токовым входом устройства, первую 9 шину источника питания, согласованную с первым 5 и вторым 7 токовыми зеркалами, третье 10 токовое зеркало, согласованное со второй 11 шиной источника питания, вход которого соединен с основным 6 токовым выходом первого 5 токового зеркала. Первое 5 токовое зеркало содержит первый 12 и второй 13 дополнительные токовые выходы, идентичные его основному 6 токовому выходу, второе 7 токовое зеркало содержит первый 14 и второй 15 дополнительные токовые выходы, идентичные его основному 8 токовому выходу, основной 8 токовый выход второго 7 токового зеркала соединен со входом третьего 10 токового зеркала, первый 12 дополнительный токовый выход первого 5 токового зеркала соединен с инвертирующим входом первого 16 дополнительного токового зеркала, согласованного со второй 11 шиной источника питания, первый 14 дополнительный токовый выход второго 7 токового зеркала соединен с неинвертирующим входом 17 первого 16 дополнительного токового зеркала, второй 13 дополнительный токовый выход первого 5 токового зеркала соединен с неинвертирующим входом 18 второго 19 дополнительного токового зеркала, согласованного со второй 11 шиной источника питания, токовый выход которого соединен с токовым выходом первого 16 дополнительного токового зеркала и подключен к неинвертирующему входу 20 третьего 21 дополнительного токового зеркала, согласованного с первой 9 шиной источника питания, второй 15 дополнительный токовый выход второго 7 токового зеркала соединен с инвертирующим входом второго 19 дополнительного токового зеркала, токовый выход третьего 10 токового зеркала соединен с инвертирующим входом третьего 21 дополнительного токового зеркала, токовый выход которого подключен ко входу четвертого 22 дополнительного токового зеркала, согласованного со второй 11 шиной источника питания, причем токовый выход четвертого 22 дополнительного токового зеркала является токовым выходом устройства 23.

Схема первого 5 и второго 7 токовых зеркал, приведенная на чертеже фиг.3, содержит транзисторы 25, 26, 27, 28 и 29.

Представленный на чертеже фиг.4 возможный вариант построения третьего 21 дополнительного токового зеркала содержит транзисторы 30, 31, 32.

Возможный вариант построения третьего 10 токового зеркала и четвертого 22 дополнительного токового зеркала, показанный на чертеже фиг.5, содержит транзисторы 33-35.

Схема фиг.6, характеризующая возможные варианты построения первого 16 и второго 19 дополнительных токовых зеркал, содержит транзисторы 36, 37, 38.

Рассмотрим работу предлагаемой схемы ЛЭ фиг.2.

Синтез логической функции «2-И» производится на основе ее многозначного аналога, описываемого выражением

&

где k - значность логики [19, 20],

х1, х2 - входные логические токовые сигналы.

Входные логические сигналы логического элемента «2-И» поступают от источников токов 1 и 2 в виде квантов тока I0 на входы токовых зеркал 5 и 7. Если входные сигналы (по отдельности или вместе) равны «лог.0» (отсутствие кванта тока), то на выходах токовых зеркал 5 и 7 и схемы в целом кванты тока также будут отсутствовать. При наличии квантов входного тока на выходах токовых зеркал также появляются кванты тока.

Уменьшаемое числителя (модуль суммы входных сигналов) в выражении (1) реализуется монтажным соединением выхода 6 токового зеркала 5 и выхода 8 токового зеркала 7. Результат сложения поступает на вход токового зеркала 10, с помощью которого формируется нужное направление суммы квантов тока I0. Вычитаемое числителя (модуль разности входных сигналов) в выражении (1) представляется в виде

при этом принимается .

Первая квадратная скобка выражения (2) реализуется монтажным объединением выхода 12 токового зеркала 5 и выхода 14 токового зеркала 7 с помощью дополнительного токового зеркала 16. Аналогично, вторая квадратная скобка выражения (2) реализуется монтажным объединением выхода 13 токового зеркала 5 и выхода 15 токового зеркала 7 с помощью дополнительного токового зеркала 19. Результаты вычитания сигналов в квадратных скобках выражения (2) с выходов токовых зеркал 16 и 19 суммируются с помощью дополнительного токового зеркала 21, а затем делятся на 2 с помощью дополнительного токового зеркала 22. С выхода 23 токового зеркала 22 снимается выходной сигнал схемы в виде кванта втекающего тока.

Как видно из приведенного описания, реализация логической функции «2-И» здесь производится формированием алгебраической суммы квантов тока и выделением определенных значений этой суммы токов. Все элементы приведенной схемы работают в активном режиме, предполагающем отсутствие насыщения в процессе переключений, что повышает общее быстродействие схемы. Кроме того, использование многозначного внутреннего представления сигналов повышает информативность линий связи, что уменьшает их количество. Использование стабильных значений квантов тока, а также определение выходного сигнала разностью этих токов обеспечивает малую зависимость функционирования схемы от внешних дестабилизирующих факторов (девиация питающего напряжения, радиационное и температурное воздействия, синфазная помеха и др.).

Показанные на чертежах фиг.8, фиг.9, фиг.10 результаты моделирования подтверждают указанные свойства заявляемых схем.

Таким образом, рассмотренные схемотехнические решения логического элемента «И» характеризуются многозначным состоянием внутренних сигналов и двоичным представлением сигнала на его токовых входе и токовом выходе и могут быть положены в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патентная заявка US 2009/0237163 fig. 2.

2. Патент US 4.361.815 fig. 3.

3. Патент US 5.371.476 fig. 1.

4. Патентная заявка US 2006/0006910.

5. Патентная заявка US 2008/0032656 fig. 6.

6. Патент US 3.921.090 fig. 2.

7. Патентная заявка US 2010/0097141 fig. 7.

8. Патент US 4.241.315 fig. 4.

9. Патент US RE 030587.

10. Патент США №3.439.542.

11. Патент США №5.880.639.

12. А.св. СССР №361605.

13. Патент ФРГ №2551068.

14. Патент ФРГ №2620999.

15. Патент США №4.267.519.

16. Патент США №4.783.602.

17. Патент США №4.176.323.

18. Малюгин В. Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. №4. С.84-93.

19. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

20. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог.- ТРТУ, 2004 г., 118 с.

Логический элемент «И» с многозначным внутренним представлением сигналов, содержащий первый (1) и второй (2) входные логические источники тока, связанные с первым (3) и вторым (4) токовыми входами устройства, первое (5) токовое зеркало с основным (6) токовым выходом, вход которого соединен с первым (3) токовым входом устройства, второе (7) токовое зеркало с основным (8) токовым выходом, вход которого соединен со вторым (4) токовым входом устройства, первую (9) шину источника питания, согласованную с первым (5) и вторым (7) токовыми зеркалами, третье (10) токовое зеркало, согласованное со второй (11) шиной источника питания, вход которого соединен с основным (6) токовым выходом первого (5) токового зеркала, отличающийся тем, чтопервое (5) токовое зеркало содержит первый (12) и второй (13) дополнительные токовые выходы, идентичные его основному (6) токовому выходу, второе (7) токовое зеркало содержит первый (14) и второй (15) дополнительные токовые выходы, идентичные его основному (8) токовому выходу, основной (8) токовый выход второго (7) токового зеркала соединен со входом третьего (10) токового зеркала, первый (12) дополнительный токовый выход первого (5) токового зеркала соединен с инвертирующим входом первого (16) дополнительного токового зеркала, согласованного со второй (11) шиной источника питания, первый (14) дополнительный токовый выход второго (7) токового зеркала соединен с неинвертирующим входом (17) первого (16) дополнительного токового зеркала, второй (13) дополнительный токовый выход первого (5) токового зеркала соединен с неинвертирующим входом (18) второго (19) дополнительного токового зеркала, согласованного со второй (11) шиной источника питания, токовый выход которого соединен с токовым выходом первого (16) дополнительного токового зеркала и подключен к неинвертирующему входу (20) третьего (21) дополнительного токового зеркала, согласованного с первой (9) шиной источника питания, второй (15) дополнительный токовый выход второго (7) токового зеркала соединен с инвертирующим входом второго (19) дополнительного токового зеркала, токовый выход третьего (10) токового зеркала соединен с инвертирующим входом третьего (21) дополнительного токового зеркала, токовый выход которого подключен ко входу четвертого (22) дополнительного токового зеркала, согласованного со второй (11) шиной источника питания, причем токовый выход четвертого (22) дополнительного токового зеркала является токовым выходом устройства (23).
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Показаны записи 191-200 из 200.
29.12.2017
№217.015.f52a

Дифференциальный усилитель с повышенным ослаблением синфазного сигнала

Изобретение относится к области электроники и радиотехники. Технический результат: уменьшение коэффициента передачи входного синфазного сигнала. Технический результат достигается за счет новых элементов и связей, введенных в дифференциальный усилитель с повышенным ослаблением синфазного...
Тип: Изобретение
Номер охранного документа: 0002637465
Дата охранного документа: 04.12.2017
20.01.2018
№218.016.1d8f

Токовый элемент ограничения многозначной выходной логической переменной

Изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления и передачи информации. Технический результат заключается в возможности в рамках одной и той же архитектуры реализовывать две...
Тип: Изобретение
Номер охранного документа: 0002640740
Дата охранного документа: 11.01.2018
20.01.2018
№218.016.1d98

Каскодный дифференциальный операционный усилитель

Изобретение относится к прецизионным устройствам усиления сигналов. Технический результат заключается в повышении разомкнутого коэффициента усиления по напряжению операционного усилителя. Каскодный дифференциальный операционный усилитель содержит: входной дифференциальный каскад с общей...
Тип: Изобретение
Номер охранного документа: 0002640744
Дата охранного документа: 11.01.2018
13.02.2018
№218.016.205a

Широкополосный дифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники. Технический результат заключается в повышении верхней граничной частоты коэффициента усиления по напряжению без увеличения тока потребления. Усилитель содержит: первый входной дифференциальный каскад с первым и вторым токовыми выходами, общая...
Тип: Изобретение
Номер охранного документа: 0002641445
Дата охранного документа: 17.01.2018
13.02.2018
№218.016.213f

Интегральная индуктивность с расширенным частотным диапазоном

Изобретение относится к области радиотехники и связи и может быть использовано в ВЧ и СВЧ устройствах усиления и преобразования аналоговых сигналов, в структуре интегральных микросхем различного функционального назначения (например, избирательных усилителях, смесителях, генераторах и т.п.)....
Тип: Изобретение
Номер охранного документа: 0002641719
Дата охранного документа: 22.01.2018
13.02.2018
№218.016.24ea

Компаратор токов с гистерезисом

Изобретение относится к области вычислительной техники и может использоваться в датчиковых системах, нейронных сетях, устройствах передачи информации. Технический результат заключается в обеспечении сравнения двух входных токовых сигналов I, I с гистерезисом по входу I и возможностью...
Тип: Изобретение
Номер охранного документа: 0002642339
Дата охранного документа: 24.01.2018
13.02.2018
№218.016.2531

Биполярно-полевой операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат заключается в расширении диапазона изменения отрицательного выходного напряжения ОУ до уровня, близкого к напряжению на второй (12) шине...
Тип: Изобретение
Номер охранного документа: 0002642337
Дата охранного документа: 24.01.2018
13.02.2018
№218.016.253b

Неинвертирующий усилитель переменного тока

Изобретение относится к области радиоэлектроники и может быть использовано в качестве неинвертирующего усилителя переменного тока с коэффициентом передачи по току больше единицы. Технический результат: повышение коэффициентов усиления по току до уровня, который превышает единичное значение....
Тип: Изобретение
Номер охранного документа: 0002642338
Дата охранного документа: 24.01.2018
04.04.2018
№218.016.350e

Измерительный мост с повышенным быстродействием

Изобретение относится к области измерительной техники и может быть использовано в датчиковых системах для преобразования сигналов сенсоров (ускорения, давления, радиации и т.п.) в напряжение. Технический результат - повышение быстродействия. Измерительный мост с повышенным быстродействием...
Тип: Изобретение
Номер охранного документа: 0002645867
Дата охранного документа: 28.02.2018
04.04.2018
№218.016.36b2

Асинхронный пиковый детектор

Изобретение относится к области измерительной техники. Технический результат заключается в повышении надежности асинхронного пикового детектора в режиме разряда запоминающих конденсаторов. Асинхронный пиковый детектор содержит аналоговый вход (1) и аналоговый выход (2), первый (3) прецизионный...
Тип: Изобретение
Номер охранного документа: 0002646371
Дата охранного документа: 02.03.2018
Показаны записи 201-207 из 207.
20.02.2015
№216.013.28de

Способ повышения точности аппроксимации при выделении полезного сигнала в условиях априорной неопределенности и устройство, его реализующее

Изобретение относится к информационно-измерительным устройствам и может быть использовано в вычислительной технике. Техническим результатом является повышение точности аппроксимации при выделении полезного сигнала в условиях априорной неопределенности. Способ заключается в том, что исходная...
Тип: Изобретение
Номер охранного документа: 0002541919
Дата охранного документа: 20.02.2015
20.02.2015
№216.013.28df

Устройство обнаружения дефектов на архивных фотографиях

Изобретение относится к области вычислительной техники и может быть использовано в системах анализа и обработки изображений и в цифровом телевидении. Технический результат заключается в обнаружении положения дефектов на архивных фотографиях в условиях недостаточной априорной информации о...
Тип: Изобретение
Номер охранного документа: 0002541920
Дата охранного документа: 20.02.2015
27.02.2015
№216.013.2c0e

Способ непрерывного контроля целостности воздушных судов на всех участках полета

Изобретение относится к системам управления безопасностью полетов. Достигаемый технический результат - повышение эффективности систем управления безопасностью полетов. Способ основан на введении в бортовое оборудование воздушных судов системного процессора, который объединен с бортовой...
Тип: Изобретение
Номер охранного документа: 0002542746
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2c90

Устройство выделения высокодетализированных объектов на изображении сцены

Изобретение относится к устройствам выделения высокодетализированных объектов. Технический результат заключается в выделении на изображениях и видеопоследовательностях высокодетализированных объектов на произвольном низкодетализированном фоне. Устройство содержит блок хранения входной...
Тип: Изобретение
Номер охранного документа: 0002542876
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2e36

Управляемый избирательный усилитель

Изобретение относится к области радиотехники и связи и может использоваться в устройствах фильтрации радиосигналов, телевидении, радиолокации и т.п. Техническим результатом является уменьшение общего энергопотребления за счет повышения добротности АЧХ ИУ и его коэффициента усиления по...
Тип: Изобретение
Номер охранного документа: 0002543298
Дата охранного документа: 27.02.2015
10.04.2015
№216.013.3d7a

Устройство управления процессом очистки фильтровального элемента

Изобретение относится к средствам управления процессом очистки фильтровального элемента водопроводных систем. Технический результат заключается в обеспечении автоматического переключения фильтра из режима фильтрования в режим промывки и обратно, создании возможности автоматического управления...
Тип: Изобретение
Номер охранного документа: 0002547226
Дата охранного документа: 10.04.2015
20.04.2015
№216.013.44a5

Устройство для модификации синтетического утеплителя

Изобретение относится к легкой промышленности, а именно к устройствам для модификации синтетического утеплителя. Устройство предназначено для заполнения межволоконного пространства синтетического нетканого утеплителя модификатором. Устройство для модификации синтетического нетканого утеплителя...
Тип: Изобретение
Номер охранного документа: 0002549071
Дата охранного документа: 20.04.2015
+ добавить свой РИД