×
27.05.2013
216.012.4570

Результат интеллектуальной деятельности: РАНГОВЫЙ СЕЛЕКТОР

Вид РИД

Изобретение

№ охранного документа
0002483353
Дата охранного документа
27.05.2013
Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике. Техническим результатом является уменьшение аппаратурных затрат при сохранении функциональных возможностей. Ранговый селектор содержит n дифференциальных компараторов (l, …, l), n элементов И (2, …, 2), 4n+3 ключей (3, …, 3), n+1 резисторов (4,…, 4) и n+1 RS-триггеров (5, …, 5). 2 ил.
Основные результаты: Ранговый селектор, содержащий n дифференциальных компараторов, n элементов И, n+1 резисторов, n+1 RS-триггеров и 4n+3 ключей, которые сгруппированы в n+1 групп так, что j-я группа содержит первый, третий и второй ключи, выполненные соответственно замыкающими и размыкающим, а i-я группа дополнительно содержит четвертый ключ, выполненный размыкающим, причем объединенные выходы первого, второго и объединенные выходы третьего, четвертого ключей k-й группы соединены соответственно с входом второго и входом четвертого ключей (k+1)-й группы, объединенные выходы первого, второго ключей n-й группы образуют информационный выход рангового селектора, выход третьего и объединенные выходы первого, второго ключей (n+1)-й группы соединены соответственно с входом четвертого и входом второго ключей первой группы, вход третьего ключа j-й группы соединен через j-й резистор с шиной нулевого потенциала, а вход первого и вход второго ключей i-й группы соединены соответственно с неинвертирующим и инвертирующим входами i-го дифференциального компаратора, подсоединенного выходом к первому входу i-го элемента И, выход и второй вход которого соединены соответственно с управляющим входом четырех ключей i-й группы и неинвертирующим выходом i-го RS-триггера, подсоединенного входом установки к первому настроечному входу рангового селектора и входу установки (n+1)-го RS-триггера, неинвертирующий выход которого соединен с управляющим входом трех ключей (n+1)-й группы, в которой второй ключ имеет вход, а вход первого ключа соединен с (n+1)-м информационным входом рангового селектора, подсоединенного i-м информационным входом к неинвертирующему входу i-го дифференциального компаратора, отличающийся тем, что вход третьего ключа j-й группы и объединенные выходы третьего, четвертого ключей n-й группы соединены соответственно с входом сброса j-го RS-триггера и вторым настроечным входом рангового селектора.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Известны ранговые селекторы (см., например, авт. св. СССР 1262531, кл. G06G 7/25, 1986 г.), которые выполняют селекцию сигнала только (n+1)-го ранга (наибольшего сигнала) из нескольких аналоговых сигналов x1,…,xn+1.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных ранговых селекторов, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется селекция сигнала любого заданного ранга r ∈ {1, …, n+1}.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип ранговый селектор (патент РФ 2338250, кл. G06G 7/25, 2008 г.), который содержит дифференциальные компараторы, элементы И, ключи, резисторы, RS-триггеры и выполняет селекцию из n+1 аналоговых сигналов сигнала любого заданного ранга r ∈ {1, …, n+1}.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты.

Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в ранговом селекторе, содержащем n дифференциальных компараторов, n элементов И, n+1 резисторов, n+1 RS-триггеров и 4n+3 ключей, которые сгруппированы в n+1 групп так, что j-я группа содержит первый, третий и второй ключи, выполненные соответственно замыкающими и размыкающим, а i-я группа дополнительно содержит четвертый ключ, выполненный размыкающим, объединенные выходы первого, второго и объединенные выходы третьего, четвертого ключей k-й группы соединены соответственно с входом второго и входом четвертого ключей (k+1)-й группы, объединенные выходы первого, второго ключей n-й группы образуют информационный выход рангового селектора, выход третьего и объединенные выходы первого, второго ключей (n+1)-й группы соединены соответственно с входом четвертого и входом второго ключей первой группы, вход третьего ключа j-й группы соединен через j-й резистор с шиной нулевого потенциала, а вход первого и вход второго ключей i-й группы соединены соответственно с неинвертирующим и инвертирующим входами i-го дифференциального компаратора, подсоединенного выходом к первому входу i-го элемента И, выход и второй вход которого соединены соответственно с управляющим входом четырех ключей i-й группы и неинвертирующим выходом i-го RS-триггера, подсоединенного входом установки к первому настроечному входу рангового селектора и входу установки (n+1)-го RS-триггера, неинвертирующий выход которого соединен с управляющим входом трех ключей (n+1)-й группы, в которой второй ключ имеет вход, а вход первого ключа соединен с (n+1)-ым информационным входом рангового селектора, подсоединенного i-ым информационным входом к неинвертирующему входу i-го дифференциального компаратора, особенность заключается в том, что вход третьего ключа j-й группы и объединенные выходы третьего, четвертого ключей n-й группы соединены соответственно с входом сброса j-го RS-триггера и вторым настроечным входом рангового селектора.

На фиг.1 и фиг.2 представлены соответственно схема предлагаемого рангового селектора и временные диаграммы, поясняющие принцип его работы.

Ранговый селектор содержит n дифференциальных компараторов 11, …, 1n, n элементов И 21, …, 2n, 4n+3 ключей 311, …, 3(n+1)3, n+1 резисторов 41,…, 4n+1 и n+1 RS-триггеров 51,…,5n+1, причем все ключи сгруппированы в n+1 групп так, что j-я группа содержит ключи 3j1, 3j3 и 3j2, выполненные соответственно замыкающими и размыкающими, а i-я группа дополнительно содержит ключ 3i4, выполненный размыкающим, объединенные выходы ключей 3k1, 3k2 и объединенные выходы ключей 3k3, 3k4 соединены соответственно с входами ключей 3(k+1)2 и 3(k+1)4, объединенные выходы ключей 3n1, 3n2 и объединенные выходы ключей 3n3, 3n4 образуют соответственно информационный выход и второй настроечный вход рангового селектора, выход ключа 3(n+1)3 и объединенные выходы ключей 3(n+1)1, 3(n+1)2 соединены соответственно с входом ключа 314 и входом ключа 312, вход ключа 3j3 соединен с входом сброса RS-триггера 5j, подсоединенным через резистор 4j к шине нулевого потенциала, а входы ключей 3i1 и 3i2 соединены соответственно с неинвертирующим и инвертирующим входами компаратора 1i, подсоединенного выходом к первому входу элемента 2i, выход и второй вход которого соединены соответственно с управляющим входом ключей 3i1,…,3i4 и неинвертирующим выходом RS-триггера 5i, подсоединенного входом установки к первому настроечному входу рангового селектора и входу установки RS-триггера 5n+1, неинвертирующий выход которого соединен с управляющим входом ключей 3(n+1)1,3(n+1)2,3(n+1)3, у которых ключ 3(n+1)2 имеет вход, а вход ключа 3(n+1)1 соединен с (n+1)-ым информационным входом рангового селектора, подсоединенного i-ым информационным входом к неинвертирующему входу компаратора 1i.

Работа предлагаемого рангового селектора осуществляется следующим образом. На его первый, …, (n+1)-й информационные входы подаются соответственно аналоговые сигналы (напряжения) х1,…,xn+1, а на входе ключа 3(n+1)2 фиксируется опорное напряжение xmin1,…,xn+1. На первый, второй настроечные входы предлагаемого рангового селектора подаются соответственно импульсные сигналы у12 ∈ {0,1} (фиг.2), причем период Т и длительность τ импульса сигнала у2 должны удовлетворять условиям T>Δt и τ<τТрИКл, где Δt=(τКИКл)n+τТрИКл, а τИ, τТр, τКл и τК есть длительности задержек, вносимых элементом И, RS-триггером, ключом и дифференциальным компаратором. В j-й группе замыкающие ключи замкнуты (разомкнуты), размыкающие ключи разомкнуты (замкнуты), когда на управляющем входе этой группы ключей присутствует логическая «1» (логический «0»). Если сигнал на неинвертирующем входе компаратора 1i больше (меньше) сигнала на его инвертирующем входе, то на выходе этого компаратора имеем логическую «1» (логический «0»). Импульс сигнала у1 устанавливает в «1» сигнал на неинвертирующем выходе всех RS-триггеров, при этом с учетом указанного выше принципа работы ключей и дифференциального компаратора на информационном выходе предлагаемого рангового селектора в момент времени t1 (см. фиг.2) имеем сигнал x(n+1) (n+1)-го ранга (наибольший из сигналов множества {x1, …, xn+1}), то есть

.

Первый импульс сигнала у2 сбрасывает в «0» сигнал на неинвертирующем выходе только того RS-триггера, номер j которого совпадает с номером сигнала х(n+1) (например, если х2(n+1), то j=2), при этом на информационном выходе предлагаемого рангового селектора в момент времени t2 имеем сигнал х(n) n-го ранга (наибольший из сигналов множества {x1, …, xn+1}\{x(n+1)}, где символом \ обозначена разность множеств), то есть

.

Второй импульс сигнала у2 сбрасывает в «0» сигнал на неинвертирующем выходе только того очередного RS-триггера, номер которого совпадает с номером сигнала х(n), при этом в момент времени t3 имеем

.

Наконец m-й (m∈{1, …, n}) импульс сигнала у2 сбрасывает в «0» сигнал на неинвертирующем выходе только того RS-триггера, номер которого совпадает с номером сигнала x(n+2-m), при этом в момент времени tm+1 имеем

.

Таким образом, настройка предлагаемого рангового селектора на выполнение селекции сигнала x(r) ∈ {x1, …, xn+1} любого заданного ранга r ∈ {1, …, n+1} осуществляется с помощью импульса сигнала у1 и n+1-r импульсов сигнала у2.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый ранговый селектор обеспечивает выполнение селекции из n+1 аналоговых сигналов сигнала любого заданного ранга r ∈ {1, …, n+1} и обладает меньшими по сравнению с прототипом аппаратурными затратами, поскольку содержит на n+1 элементов И меньше, чем в аппаратурном составе прототипа.

Ранговый селектор, содержащий n дифференциальных компараторов, n элементов И, n+1 резисторов, n+1 RS-триггеров и 4n+3 ключей, которые сгруппированы в n+1 групп так, что j-я группа содержит первый, третий и второй ключи, выполненные соответственно замыкающими и размыкающим, а i-я группа дополнительно содержит четвертый ключ, выполненный размыкающим, причем объединенные выходы первого, второго и объединенные выходы третьего, четвертого ключей k-й группы соединены соответственно с входом второго и входом четвертого ключей (k+1)-й группы, объединенные выходы первого, второго ключей n-й группы образуют информационный выход рангового селектора, выход третьего и объединенные выходы первого, второго ключей (n+1)-й группы соединены соответственно с входом четвертого и входом второго ключей первой группы, вход третьего ключа j-й группы соединен через j-й резистор с шиной нулевого потенциала, а вход первого и вход второго ключей i-й группы соединены соответственно с неинвертирующим и инвертирующим входами i-го дифференциального компаратора, подсоединенного выходом к первому входу i-го элемента И, выход и второй вход которого соединены соответственно с управляющим входом четырех ключей i-й группы и неинвертирующим выходом i-го RS-триггера, подсоединенного входом установки к первому настроечному входу рангового селектора и входу установки (n+1)-го RS-триггера, неинвертирующий выход которого соединен с управляющим входом трех ключей (n+1)-й группы, в которой второй ключ имеет вход, а вход первого ключа соединен с (n+1)-м информационным входом рангового селектора, подсоединенного i-м информационным входом к неинвертирующему входу i-го дифференциального компаратора, отличающийся тем, что вход третьего ключа j-й группы и объединенные выходы третьего, четвертого ключей n-й группы соединены соответственно с входом сброса j-го RS-триггера и вторым настроечным входом рангового селектора.
РАНГОВЫЙ СЕЛЕКТОР
РАНГОВЫЙ СЕЛЕКТОР
РАНГОВЫЙ СЕЛЕКТОР
РАНГОВЫЙ СЕЛЕКТОР
РАНГОВЫЙ СЕЛЕКТОР
Источник поступления информации: Роспатент

Показаны записи 71-79 из 79.
19.01.2018
№218.015.ffce

Логический преобразователь

Логический преобразователь предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Технический результат заключается в обеспечении реализация любой из шести простых симметричных...
Тип: Изобретение
Номер охранного документа: 0002629452
Дата охранного документа: 29.08.2017
19.01.2018
№218.016.0343

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации выбора минимального или максимального из n входных аналоговых сигналов, где n≥4. Устройство содержит n×(n-2)+1...
Тип: Изобретение
Номер охранного документа: 0002630395
Дата охранного документа: 07.09.2017
19.01.2018
№218.016.0366

Логический модуль

Изобретение предназначено для воспроизведения пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является расширение...
Тип: Изобретение
Номер охранного документа: 0002630394
Дата охранного документа: 07.09.2017
19.01.2018
№218.016.03a9

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в обеспечении однородности состава и упрощении реализации параллельного набора шести простых симметричных...
Тип: Изобретение
Номер охранного документа: 0002630391
Дата охранного документа: 07.09.2017
20.01.2018
№218.016.121b

Логический преобразователь

Логический преобразователь предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Технический результат заключается в обеспечении реализации любой из шести простых симметричных...
Тип: Изобретение
Номер охранного документа: 0002634229
Дата охранного документа: 24.10.2017
13.02.2018
№218.016.203c

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в упрощении устройства за счет уменьшения числа типов используемых элементов и цены по Квайну. Логический...
Тип: Изобретение
Номер охранного документа: 0002641446
Дата охранного документа: 17.01.2018
13.02.2018
№218.016.2087

Логический преобразователь

Изобретение относится к логическим преобразователям. Технический результат заключается в расширении арсенала технических средств для реализации простых симметричных булевых функций. Указанный результат достигается за счет того, что логический преобразователь содержит восемь мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002641454
Дата охранного документа: 17.01.2018
25.01.2019
№219.016.b402

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей прототипа. Устройство селекции двоичных чисел предназначено для выполнения селекции минимального либо максимального из двух двухразрядных...
Тип: Изобретение
Номер охранного документа: 0002678165
Дата охранного документа: 23.01.2019
14.03.2019
№219.016.dee1

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей устройства за счет обеспечения селекции минимального либо максимального из двух, либо медианного (срединного) из трех двухразрядных двоичных чисел, задаваемых двоичными...
Тип: Изобретение
Номер охранного документа: 0002681693
Дата охранного документа: 12.03.2019
Показаны записи 1-7 из 7.
10.01.2013
№216.012.1a3d

Логический модуль

Логический модуль предназначен для воспроизведения простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Логический модуль реализует любую из пяти простых симметричных булевых функций, зависящих от пяти...
Тип: Изобретение
Номер охранного документа: 0002472209
Дата охранного документа: 10.01.2013
27.01.2013
№216.012.2105

Мажоритарный модуль

Изобретение относится к области вычислительной техники и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации для реализации мажоритарной функции либо дизъюнкции, либо конъюнкции входных двоичных сигналов. Техническим результатом...
Тип: Изобретение
Номер охранного документа: 0002473954
Дата охранного документа: 27.01.2013
10.02.2013
№216.012.249d

Аналоговый процессор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации для выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти...
Тип: Изобретение
Номер охранного документа: 0002474875
Дата охранного документа: 10.02.2013
20.02.2013
№216.012.2836

Логический преобразователь

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является упрощение устройства за счет сокращения количества выводов, на которые подаются входные двоичные сигналы, и...
Тип: Изобретение
Номер охранного документа: 0002475814
Дата охранного документа: 20.02.2013
20.02.2013
№216.012.28c1

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является уменьшение аппаратурных затрат при сохранении функциональных возможностей. Импульсный селектор предназначен для...
Тип: Изобретение
Номер охранного документа: 0002475953
Дата охранного документа: 20.02.2013
10.04.2013
№216.012.34a8

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано в системах автоматического регулирования и управления. Техническим результатом является расширение функциональных возможностей за счет обработки n импульсных сигналов. Импульсный селектор содержит 3n-4 ключей и резистор,...
Тип: Изобретение
Номер охранного документа: 0002479023
Дата охранного документа: 10.04.2013
10.04.2013
№216.012.3508

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей за счет обеспечения выбора из кортежа (τ,…,τ) компоненты τ=τ, занимающей...
Тип: Изобретение
Номер охранного документа: 0002479119
Дата охранного документа: 10.04.2013
+ добавить свой РИД