×
03.07.2020
220.018.2e04

Результат интеллектуальной деятельности: ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ "СУММАТОР ПО МОДУЛЮ ТРИ"

Вид РИД

Изобретение

Аннотация: Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в создании токового порогового элемента «сумматор по модулю три», в котором внутреннее преобразование информации производится в токовой форме сигналов, что позволяет повысить быстродействие устройств преобразования информации. 1 з.п. ф-лы, 5 ил.

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи цифровой информации и т.п.

В различных вычислительных и управляющих системах широко используются компараторы, реализованные на основе эмиттерно-связанной логики [1-14], работающие по законам булевой алгебры и имеющие по выходу два логических состояния «0» и «1», характеризующихся низким и высоким потенциалами. В настоящее время двоичная элементная база практически достигла предельных функциональных возможностей, одним из перспективных путей дальнейшего повышения эффективности цифровых устройств является переход от двоичных булевых функций к многозначным логическим функциям и реализация соответствующей многозначной элементной базы.

В патенте [15], работе [16], а также монографиях [17-18] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока I0. Заявляемое устройство «Токовый пороговый элемент «Сумматор по модулю 3» относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте RU 2712412 («Токовый пороговый логический элемент «Равнозначность», МПК H03K 19/013, H03K 19/017, 2020 г.). Он содержит (фиг. 1) первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, эмиттеры первого 4 и третьего 7 входных транзисторов связаны друг с другом, эмиттеры второго 5 и четвертого 8 входных транзисторов соединены друг с другом, первое 10 токовое зеркало, согласованное с первой 11 шиной источника питания, выход которого связан с выходом 3 устройства, коллекторы третьего 7 и четвертого 8 входных транзисторов подключены к первой 11 шине источника питания, второе 12 токовое зеркало, согласованное со второй 13 шиной источника питания, вход которого соединён со входами 1 и 2 устройства, первый 14 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через первый 15 источник опорного тока, второй 16 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через второй 17 источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов подключены ко второй 13 шине источника питания, пятый 18 и шестой 19 входные транзисторы, эмиттеры которых объединены и связаны со второй 13 шиной источника питания через третий 20 источник опорного тока, база пятого 18 входного транзистора подключена к объединенным эмиттерам первого 4 и третьего 7 входных транзисторов, седьмой 21 и восьмой 22 входные транзисторы, эмиттеры которых соединены друг с другом, база седьмого 21 входного транзистора связана с объединенными эмиттерами второго 5 и четвертого 8 входных транзисторов, третий 23 источник напряжения смещения подключен к базе шестого 19 входного транзистора, четвёртый 24 источник напряжения смещения соединён с базой восьмого 22 входного транзистора.

Существенный недостаток известного логического элемента состоит в том, что, несмотря на внутреннее многозначное представление сигналов, он предназначен для работы с входными и выходными двоичными сигналами и не обеспечивает возможность преобразования входных и выходных k-значных сигналов, что ограничивает функциональные возможности цифровой элементной базы и, в конечном итоге, приводит к снижению быстродействия. Это не позволяет создать функционально полный базис средств k-значной цифровой техники на принципах преобразования многозначных токовых сигналов. Применение многозначных пороговых функций и соответствующих им пороговых элементов, кроме реализации заданной логической функции, обеспечивает масштабирование и нормализацию уровней выходных сигналов и тем самым устраняет все погрешности сигналов, возникающие до порогового элемента.

Основная задача предлагаемого изобретения состоит в создании токового порогового элемента «Сумматор по модулю три», в котором внутреннее преобразование информации производится в токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие и создать функционально полный базис цифровых устройств, работающих на принципах многозначной линейной алгебры [17-18].

Поставленная задача решается тем, что в логическом элементе (фиг.1), содержащем первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, эмиттеры первого 4 и третьего 7 входных транзисторов связаны друг с другом, эмиттеры второго 5 и четвертого 8 входных транзисторов соединены друг с другом, первое 10 токовое зеркало, согласованное с первой 11 шиной источника питания, выход которого связан с выходом 3 устройства, коллекторы третьего 7 и четвертого 8 входных транзисторов подключены к первой 11 шине источника питания, второе 12 токовое зеркало, согласованное со второй 13 шиной источника питания, вход которого соединён со входами 1 и 2 устройства, первый 14 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через первый 15 источник опорного тока, второй 16 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через второй 17 источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов подключены ко второй 13 шине источника питания, пятый 18 и шестой 19 входные транзисторы, эмиттеры которых объединены и связаны со второй 13 шиной источника питания через третий 20 источник опорного тока, база пятого 18 входного транзистора подключена к объединенным эмиттерам первого 4 и третьего 7 входных транзисторов, седьмой 21 и восьмой 22 входные транзисторы, эмиттеры которых соединены друг с другом, база седьмого 21 входного транзистора связана с объединенными эмиттерами второго 5 и четвертого 8 входных транзисторов, третий 23 источник напряжения смещения подключен к базе шестого 19 входного транзистора, четвёртый 24 источник напряжения смещения соединён с базой восьмого 22 входного транзистора, предусмотрены новые элементы и связи – второе 12 токовое зеркало содержит дополнительный 25 выход, который подключен к объединенным эмиттерам седьмого 21 и восьмого 22 входных транзисторов, первый 14 выход второго 12 токового зеркала связан с объединенными эмиттерами первого 4 и третьего 7 входных транзисторов, второй 16 выход второго 12 токового зеркала подключен к объединенным эмиттерам второго 5 и четвертого 8 входных транзисторов, коллекторы пятого 18 и восьмого 22 входных транзисторов согласованы с первой 11 шиной источника питания, коллекторы шестого 19 и седьмого 21 входных транзисторов объединены и подключены ко входу первого 10 токового зеркала.

На чертеже фиг. 1 показана схема прототипа, а на чертеже фиг. 2 –схема заявляемого токового порогового элемента «Сумматор по модулю три» на биполярных транзисторах в соответствии с п.1 формулы изобретения.

На чертеже фиг. 3 изображена схема заявляемого устройства на полевых транзисторах в соответствии с п.2 формулы изобретения.

На чертеже фиг. 4 представлена схема токового порогового элемента «Сумматор по модулю три» фиг. 3 в среде компьютерного моделирования Micro-Cap на моделях полевых транзисторов.

На чертеже фиг. 5 приведены осциллограммы входных и выходных сигналов схемы фиг. 4.

Токовый пороговый элемент «Сумматор по модулю три» фиг. 2 содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, эмиттеры первого 4 и третьего 7 входных транзисторов связаны друг с другом, эмиттеры второго 5 и четвертого 8 входных транзисторов соединены друг с другом, первое 10 токовое зеркало, согласованное с первой 11 шиной источника питания, выход которого связан с выходом 3 устройства, коллекторы третьего 7 и четвертого 8 входных транзисторов подключены к первой 11 шине источника питания, второе 12 токовое зеркало, согласованное со второй 13 шиной источника питания, вход которого соединён со входами 1 и 2 устройства, первый 14 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через первый 15 источник опорного тока, второй 16 выход второго 12 токового зеркала связан с первой 11 шиной источника питания через второй 17 источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов подключены ко второй 13 шине источника питания, пятый 18 и шестой 19 входные транзисторы, эмиттеры которых объединены и связаны со второй 13 шиной источника питания через третий 20 источник опорного тока, база пятого 18 входного транзистора подключена к объединенным эмиттерам первого 4 и третьего 7 входных транзисторов, седьмой 21 и восьмой 22 входные транзисторы, эмиттеры которых соединены друг с другом, база седьмого 21 входного транзистора связана с объединенными эмиттерами второго 5 и четвертого 8 входных транзисторов, третий 23 источник напряжения смещения подключен к базе шестого 19 входного транзистора, четвёртый 24 источник напряжения смещения соединён с базой восьмого 22 входного транзистора. Второе 12 токовое зеркало содержит дополнительный 25 выход, который подключен к объединенным эмиттерам седьмого 21 и восьмого 22 входных транзисторов, первый 14 выход второго 12 токового зеркала связан с объединенными эмиттерами первого 4 и третьего 7 входных транзисторов, второй 16 выход второго 12 токового зеркала подключен к объединенным эмиттерам второго 5 и четвертого 8 входных транзисторов, коллекторы пятого 18 и восьмого 22 входных транзисторов согласованы с первой 11 шиной источника питания, коллекторы шестого 19 и седьмого 21 входных транзисторов объединены и подключены ко входу первого 10 токового зеркала.

На чертеже фиг. 3, в соответствии с п. 2 формулы изобретения, что в качестве первого 4, второго 5, третьего 7, четвертого 8, пятого 18, шестого 19, седьмого 21 и восьмого 22 входных транзисторов используются полевые транзисторы, причём исток каждого из полевых транзисторов соответствует эмиттеру, затвор – базе, а сток – коллектору биполярного транзистора [19].

Рассмотрим работу предлагаемой схемы ЛЭ фиг.2.

Сумматор по модулю три на основе пороговых функций может быть реализован с применением следующего выражения:

y = (x1 + x2)*sigh ((x1 + x2) < 2,5) + ((x1 + x2) > 3,5) (1)

Таблица истинности функции «Сумматор по модулю три»:

x1 0 1 2 0 1 2 0 1 2
x2 0 1 2
x1+(³)x2 0 1 2 1 2 0 2 0 1

Входные сигналы «x1», «x2», принимающие значения 0, I0 или 2I0, суммируются, а эта сумма в виде сигнала втекающего тока поступает на вход второго 12 токового зеркала. Выходной сигнал с первого 14 выхода второго 12 токового зеркала подается на объединённые эмиттеры первого 4 и третьего 7 входных транзисторов, а также на базу пятого 18 входного транзистора, где вычитается втекающий ток первого 15 источника опорного тока. Режимы работы первого 4 и третьего 7 входных транзисторов задаются значениями напряжений первого 6 и второго 9 источников напряжения смещения. Пятый 18 и шестой 19 входные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу шестого 19 входного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 3,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При положительной разности сигналов (x1+x2)– 3,5 ток третьего 20 источника опорного тока через коллектор шестого 19 входного транзистора в виде кванта тока подается на вход первого 10 токового зеркала, реализуя второе слагаемое выражения (1). Выходной сигнал со второго 16 выхода второго 12 токового зеркала подается на объединённые эмиттеры второго 5 и четвертого 8 входных транзисторов, а также на базу седьмого 21 входного транзистора, где вычитается втекающий ток второго 17 источника опорного тока. Режимы работы второго 5 и четвертого 8 входных транзисторов задаются значениями напряжений первого 6 и второго 9 источников напряжения смещения. Седьмой 21 и восьмой 22 входные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу седьмого 21 входного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 2,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При отрицательной разности сигналов (x1+x2)–2,5 ток с дополнительного 25 выхода второго 12 токового зеркала через коллектор седьмого 21 входного транзистора реализует первое слагаемое выражения (1) и в виде сигнала тока подается на первое 10 токовое зеркало, где суммируется с квантом тока с коллектора шестого 19 входного транзистора и преобразуется в равный ему втекающий ток, а затем передаётся на выход 3 устройства.

В схеме на фиг. 3 двухполюсник 26 служит для обнаружения наличия кванта тока в выходной цепи в процессе экспериментальных исследований.

Показанные на фиг. 4 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение токового «Сумматора по модулю три» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 5.742.154, 1998 г.

2. Патентная заявка US 2007/0018694, 2007 г.

3. Патент US 6.414.519, 2002 г.

4. Патентная заявка US 2004/0263210, 2004 г.

5. Патент US 6.680.625, 2004 г.

6. Патент SU 1621164, 1991 г.

7. Патент US 6.573.758, 2003 г.

8. Патент US 5.155.387, 1992 г.

9. Патент US 6.566.912, 2003 г.

10. Патент US 6.700.413, 2004 г.

11. Патент US 4.185.210, fig.2, 1980 г.

12. Патент US 3.040.192, fig.1. 1962 г.

13. Патент US 4.713.790, 1987 г.

14. Патент US 5.608.741, 1997 г.

15. Патент RU 2712412, fig.2, 2020 г.

16. Малюгин В. Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. № 4. С. 84-93.

17. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. – Таганрог: ТРТУ, 2001. – 147с.

18. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог. – ТРТУ, 2004г., 118с.

19. Хоровиц П., Хилл У. Искусство схемотехники: Пер. с англ. - Изд. 2-е. - М.: Издательство БИНОМ 2014. - с. 126.


ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Showing 121-130 of 186 items.
24.11.2019
№219.017.e616

Двухтактный выходной каскад класса ab аналоговых микросхем на комплементарных полевых транзисторах для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в качестве двухтактных буферных усилителей и выходных каскадов различных аналоговых устройств. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения...
Тип: Изобретение
Номер охранного документа: 0002706869
Дата охранного документа: 21.11.2019
01.12.2019
№219.017.e867

Универсальный активный rc-фильтр второго порядка на основе мультидифференциальных операционных усилителей

Изобретение относится к области радиотехники. Техническим результатом является обеспечение независимой регулировки добротности полюса АЧХ, при которой коэффициент передачи и частота полюса АЧХ, зависящие от других параметров элементов, остаются постоянными. Универсальный активный RC-фильтр...
Тип: Изобретение
Номер охранного документа: 0002707706
Дата охранного документа: 28.11.2019
18.12.2019
№219.017.ee84

Система для настройки каскада теплового насоса

Изобретение относится к области теплоэнергетики и может быть использовано для улучшения работы теплонасосных установок на объектах их производства, в проектных бюро, а также на производственных предприятиях холодильного парокомпрессионного оборудования. Система для настройки теплового насоса...
Тип: Изобретение
Номер охранного документа: 0002709008
Дата охранного документа: 13.12.2019
19.12.2019
№219.017.eec5

Способ газопламенного напыления порошковых материалов с получением покрытия на никелевой основе посредством термораспылителя

Изобретение относится к области газотермических технологий и может быть использовано для нанесения порошковых покрытий методом низкоскоростного газопламенного напыления.  Способ газопламенного напыления порошкового материала с получением покрытия на никелевой основе посредством термораспылителя...
Тип: Изобретение
Номер охранного документа: 0002709312
Дата охранного документа: 17.12.2019
19.12.2019
№219.017.ef2c

Керамическая масса

Изобретение относится к керамической массе. Техническим результатом является повышение прочности и снижение водопоглощения изделий. Керамическая масса включает аргиллит, воду и дополнительно колеманит. При этом соотношение компонентов следующее, мас.%: аргиллит, измельченный до размера менее...
Тип: Изобретение
Номер охранного документа: 0002709267
Дата охранного документа: 17.12.2019
24.12.2019
№219.017.f17a

Способ посева пропашных культур

Изобретение относится к сельскому хозяйству, в частности к способам посева семян пропашных культур. Способ посева заключается в том, что перед посевом в электронное управляющее устройство сеялки предварительно загружается программа управления исполнительными механизмами подачи семян нечетных 1...
Тип: Изобретение
Номер охранного документа: 0002709967
Дата охранного документа: 23.12.2019
27.12.2019
№219.017.f297

Неинвертирующий усилитель с токовым выходом для работы при низких температурах

Изобретение относится к радиотехнике. Технический результат заключается в создании неинвертирующего CJFet усилителя, обеспечивающего опцию rail-to-rail по выходу и получение повышенных выходных сопротивлений. Последнее качество позволяет создавать высокоомные узлы в аналоговых устройствах и...
Тип: Изобретение
Номер охранного документа: 0002710298
Дата охранного документа: 25.12.2019
27.12.2019
№219.017.f2b0

Дифференциальный каскад на комплементарных jfet полевых транзисторах с повышенным ослаблением входного синфазного сигнала

Изобретение относится к области радиотехники. Технический результат: создание условий, при которых обеспечиваются более высокие значения коэффициента ослабления входных синфазных сигналов и коэффициента подавления помех по шинам питания. Для этого предложен дифференциальный каскад на...
Тип: Изобретение
Номер охранного документа: 0002710296
Дата охранного документа: 25.12.2019
16.01.2020
№220.017.f55d

Низкочувствительный arc-фильтр второго порядка на основе двух мультидифференциальных операционных усилителей

Изобретение относится к измерительной технике и может использоваться в качестве ограничителей спектра или широкополосных избирательных усилителей, включаемых на входе аналого-цифровых преобразователей различного назначения. Технический результат заключается в получении на его выходах полного...
Тип: Изобретение
Номер охранного документа: 0002710852
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f575

Выходной каскад аналоговых микросхем на комплементарных полевых транзисторах с управляющим p-n-переходом

Изобретение относится к аналоговой микроэлектронике. Технический результат заключается в создании условий, которые позволяют повысить быстродействие выходного каскада за счет форсирования процесса перезаряда одного из его паразитных конденсаторов и исключения влияния второго паразитного...
Тип: Изобретение
Номер охранного документа: 0002710917
Дата охранного документа: 14.01.2020
Showing 121-130 of 216 items.
11.10.2018
№218.016.90c3

Быстродействующий буферный усилитель

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного каскада для усиления быстроизменяющихся аналоговых сигналов по мощности (буферного усилителя) в структуре аналоговых микросхем различного функционального назначения, например операционных...
Тип: Изобретение
Номер охранного документа: 0002668985
Дата охранного документа: 05.10.2018
11.10.2018
№218.016.90ca

Быстродействующий дифференциальный операционный усилитель для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в аналоговых интерфейсах и устройствах преобразования сигналов, в том числе работающих в диапазоне низких температур. Техническим результатом является повышение максимальной скорости нарастания выходного...
Тип: Изобретение
Номер охранного документа: 0002668968
Дата охранного документа: 05.10.2018
11.10.2018
№218.016.90e8

Выходной каскад bijfet операционного усилителя

Изобретение относится к области аналоговой микросхемотехники и может быть использовано в качестве биполярно-полевых (BiJFet) буферных усилителей. Техническим результатом является обеспечение двухтактного преобразования входного напряжения при высокой линейности проходной характеристики, малом...
Тип: Изобретение
Номер охранного документа: 0002668981
Дата охранного документа: 05.10.2018
27.10.2018
№218.016.9776

Биполярно-полевой буферный усилитель для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники. Технический результат заключается в повышении стабильности статического режима и низком уровне шумов при работе устройства в диапазоне низких температур с высокой линейностью амплитудной характеристики. Биполярно-полевой буферный...
Тип: Изобретение
Номер охранного документа: 0002670777
Дата охранного документа: 25.10.2018
23.11.2018
№218.016.a066

Буферный усилитель с дифференцирующей цепью коррекции переходного процесса

Изобретение относится к буферным усилителям с дифференцирующей цепью коррекции переходного процесса. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения и уменьшении времени установления переходного процесса в БУ. В усилитель введены первый и...
Тип: Изобретение
Номер охранного документа: 0002673003
Дата охранного документа: 21.11.2018
14.12.2018
№218.016.a6e8

Быстродействующий буферный усилитель

Изобретение относится к области радиотехники. Технический результат - повышение максимальной скорости нарастания выходного напряжения и уменьшение времени установления переходного процесса в буферном усилителе (БУ) при больших импульсных входных сигналах. Для этого предложен быстродействующий...
Тип: Изобретение
Номер охранного документа: 0002674885
Дата охранного документа: 13.12.2018
26.12.2018
№218.016.ab0f

Быстродействующий операционный усилитель

Изобретение относится к области радиотехники. Технический результат: повышение скорости нарастания выходного напряжения и уменьшение времени установления переходного процесса. Для этого предложен операционный усилитель, который содержит четыре входных транзистора, первый двухполюсник,...
Тип: Изобретение
Номер охранного документа: 0002676014
Дата охранного документа: 25.12.2018
18.01.2019
№219.016.b0db

Биполярно-полевой буферный усилитель

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного каскада для усиления быстроизменяющихся аналоговых сигналов по мощности (буферного усилителя - БУ), в структуре аналоговых микросхем различного функционального назначения, например операционных...
Тип: Изобретение
Номер охранного документа: 0002677401
Дата охранного документа: 16.01.2019
18.01.2019
№219.016.b0e7

Входной каскад быстродействующего операционного усилителя

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в различных аналоговых микросхемах. Технический результат заключается в расширении диапазона активной работы входного дифференциального каскада, повышении максимальной скорости нарастания выходного напряжения...
Тип: Изобретение
Номер охранного документа: 0002677364
Дата охранного документа: 16.01.2019
18.01.2019
№219.016.b15d

Активный rc-фильтр

Изобретение относится к области аналоговой микросхемотехники и может быть использовано в качестве устройства частотной селекции в современных системах связи и телекоммуникации. Технический результат заключается в уменьшение влияния площади усиления применяемых операционных усилителей (ОУ) на...
Тип: Изобретение
Номер охранного документа: 0002677362
Дата охранного документа: 16.01.2019
+ добавить свой РИД