×
07.09.2019
219.017.c85f

Результат интеллектуальной деятельности: Аналоговый интегратор последовательности импульсных сигналов

Вид РИД

Изобретение

Аннотация: Изобретение относится к промышленной электронике, импульсной технике и схемотехнике и может быть использовано для интегрирования последовательностей импульсных сигналов различной формы и для формирования импульсов с изменением напряжения в течение их длительности по закону степенных функций. Техническим результатом является уменьшение погрешности интегрирования при использовании последовательностей импульсных входных сигналов. Устройство содержит два операционных усилителя, два резистора, конденсатор, четыре управляемых ключа, формирователь управляющих импульсов, инвертор и блок двух источников постоянных питающих напряжений. 1 ил.

Изобретение относится к промышленной электронике, импульсной технике и схемотехнике. Оно, в частности, может быть использовано для интегрирования последовательностей импульсных сигналов различной формы и для формирования импульсов с изменением напряжения в течение их длительности по закону степенных функций (импульсов линейно изменяющегося напряжения, квадратичных импульсов, кубичных импульсов и т.д.).

Известен интегратор на операционном усилителей (Гусев В. Г., Гусев Ю. М. Электроника и микропроцессорная техника. - М.: Высшая школа, 2004, стр. 454, рис. 6.16, а), содержащий операционный усилитель, первый резистор, один вывод которого соединён с инвертирующим входом операционного усилителя, а другой образует вход интегратора, второй резистор, включенный между неинвертирующим входом операционного усилителя и общей шиной ("землёй"), конденсатор, включенный между инвертирующим входом и выходом операционного усилителя, выход последнего образует выход интегратора, операционный усилитель питается от блока источников постоянных напряжений, один из этих источников имеет положительное постоянное напряжение относительно общей шины ("земли"), другой - отрицательное постоянное напряжение относительно общей шины ("земли").

Недостаток его заключается в том, что с уменьшением погрешности интегрирования возрастает время восстановления интегратора - время, за которое схема приходит в исходное состояние. Это время разряда конденсатора после окончания импульса. В частности, при воздействии прямоугольного импульса на вход интегратора на выходе его получается импульс линейно изменяющегося напряжения. Коэффициент нелинейности его (относительная погрешность интегрирования в данном случае) определяется известной формулой

ξ = tи , (1)

где

τэ= RC(K+1), (2)

τэ - эквивалентная постоянная времени, tи - длительность импульса, R - сопротивление первого резистора, C - электрическая ёмкость конденсатора и K - коэффициент усиления операционного усилителя. Для обеспечения малой погрешности интегрирования ξ (1) значение эквивалентной постоянной времени τэ (2) следует выбрать большим (часто за счёт коэффициента усиления K), тогда большое τэ предопределяет очень и очень большое время восстановления схемы. В результате пауза между интегрируемыми входными импульсами должна быть очень и очень большой, а частота повторения - очень и очень низкой.

Известна схема интегратора с цепью обнуления (Опадчий Ф.Ф., Глудкин О.П., Гуров А.И. Аналоговая и цифровая электроника. – М.: Горячая линия – Телеком, 2003, с. 306, рис. 2.18, б), содержащая операционный усилитель, первый резистор, один из выводов которого подключен к инвертирующему входу операционного усилителя, а другой образует вход интегратора, второй резистор, включенный между неинвертирующим входом операционного усилителя и «землёй», конденсатор, включенный между инвертирущим входом и выходом операционного усилителя, выход последнего образует выход интегратора, включенный параллельно конденсатору управляемый ключ на полевом транзисторе, на вход которого подаются сигналы с формирователя импульсов управления ключом, операционный усилитель питается от блока источников постоянных напряжений, один из источников имеет положительное постоянное напряжение относительно «земли», другой – отрицательное напряжение относительно «земли».

Недостатком её является повышение погрешности интегрирования, вызванное обратным сопротивлением управляемого ключа на полевом транзисторе. При воздействии, например, прямоугольного импульса эквивалентная постоянная времени τэ, определяется выражением

τэ = , (3)

где Rобр – обратное сопротивление ключа на полевом транзисторе (сопротивление его в разомкнутом состоянии). Даже при очень больших значениях коэффициента усиления K эквивалентная постоянная времени τэ не может быть больше значения

τэ = CRобр. (4)

Тогда не удаётся получить малое значение погрешности интегрирования ξ(1).

Наиболее близким по технической сущности и достигаемому результату является выбранный в качестве прототипа аналоговый интегратор последовательности импульсных сигналов (Патент РФ №2602377 G06G 7/168 Аналоговый интегратор последовательности импульсных сигналов / Г. И. Передельский, И. А. Филиппский. – Опубл. в Бюл. 2016, № 32), содержащий операционный усилитель, блок источников питающих напряжений для операционного усилителя, четыре управляемых ключа, блок управления этими ключами, инвертор, два резистора и конденсатор.

Недостатком его является отсутствие возможности существенно уменьшить погрешность интегрирования.

Задача, на решение которой направлено изобретение, состоит в существенном уменьшении погрешности интегрирования при использовании последовательностей импульсных входных сигналов.

Это достигается тем, что в аналоговый интегратор последовательности импульсных сигналов, содержащий операционный усилитель, первый резистор, один из выводов которого соединён с инвертирующим входом операционного усилителя, а другой образует вход интегратора относительно «земли», второй резистор, включенный между неинвертирующим входом операционного усилителя и «землёй», конденсатор, один из выводов которого подключен к общему выводу первого резистора и инвертирующего входа операционного усилителя, первый управляемый ключ, включенный между «землёй» и общим выводом первого резистора, конденсатора и инвертирующего входа операционного усилителя, второй управляемый ключ включен между первым выходом блока двух источников постоянных питающих напряжений и выводом операционного усилителя для подключения питающего напряжения положительной полярности, третий управляемый ключ включен между вторым выходом блока двух источников постоянных питающих напряжений и выводом операционного усилителя для подключения питающего напряжения отрицательной полярности, один из выводов четвёртого управляемого ключа соединён с «землёй», общая шина блока двух источников постоянных питающих напряжений тоже заземлена, формирователь управляющих импульсов, вход которого соединён с общим выводом первого резистора и входа аналогового интегратора, а выход – с управляющими входами первого и четвёртого управляемых ключей, а также со входом инвертора, выход последнего соединён с управляющими входами второго и третьего управляемых ключей, общие шины инвертора и формирователя управляющих импульсов заземлены, введён дополнительный операционный усилитель и изменено включение элементов, неинвертирующий вход дополнительного операционного усилителя соединён с выходом имеющегося операционного усилителя, а инвертирующий вход последнего – с инвертирующим входом дополнительного операционного усилителя, между собой соединены выводы для подключения положительного питающего напряжения дополнительного и имеющегося операционных усилителей, также для этих операционных усилителей соединены между собой выводы для подключения отрицательного питающего напряжения, к выходу дополнительного операционного усилителя подключены свободный вывод конденсатора и свободный (незаземлённый) вывод четвёртого управляемого ключа, общий вывод конденсатора, выхода дополнительного операционного усилителя и свободного (незаземлённого) вывода четвёртого управляемого ключа образует выход аналогового интегратора относительно «земли».

Сущность изобретения поясняется чертежом (Фиг. 1).

Один из выводов резистора 1 соединён с инвертирующим входом первого операционного усилителя 2, выход которого подключен к неинвертирующему входу второго операционного усилителя 3. Другой вывод резистора 1 соединён с входом формирователя 4 управляющих импульсов и их общий вывод образует вход аналогового интегратора последовательности импульсных сигналов относительно «земли». Один вывод резистора 5 соединён с неинвертирующим входом операционного усилителя 2, а второй вывод его заземлён. Один вывод конденсатора 6 соединён с инвертирующим входом операционного усилителя 2, другой вывод его соединён с выходом операционного усилителя 3, который служит также выходом интегратора относительно «земли». Один вывод ключа 7 подключен к инвертирующему входу операционного усилителя 2, второй вывод его заземлён. Управляющий вход ключа 7 соединён с выходом формирователя 4 управляющих импульсов. Один вывод ключа 8 соединён с выводами операционных усилителей 2 и 3 для подключения положительного питающего напряжения, второй вывод ключа 8 соединён с первым выходом блока двух источников постоянных питающих напряжений 9 (с выходом источника положительного напряжения относительно «земли»). Общая шина блока источников питающих напряжений 9 заземлена. Один вывод ключа 10 соединён с выводами операционных усилителей 2 и 3 для подключения отрицательного питающего напряжения, второй вывод этого ключа соединён с выходом блока двух источников постоянных питающих напряжений 9 (с выходом источника отрицательного напряжения относительно «земли»). Один вывод ключа 11 соединён с выходом операционного усилителя 3, а второй вывод этого ключа заземлён. Управляющие входы ключей 7 и 11 соединены с выходом формирователя управляющих импульсов 4. Общая шина формирователя 4 заземлена. Управляющие входы ключей 8 и 10 соединены с выходом инвертора 12. Вход инвертора 12 соединён с выходом формирователя 4. Общая шина инвертора 12 заземлена.

Аналоговый интегратор последовательности импульсных сигналов работает следующим образом. В исходном состоянии сигнал на входе интегратора отсутствует. Ключи 7 и 11 замкнуты, ключи 8 и 10 разомкнуты. Конденсатор 6 разряжен. Питающие напряжения с блока двух источников постоянных питающих напряжений 9 на операционные усилители 2 и 3 не поступают, поскольку ключи 8 и 10 разомкнуты. Напряжение на выходе интегратора (выход операционного усилителя 3) равно нулю. При подаче на вход интегратора импульса напряжения этот импульс поступает также на вход формирователя управляющих импульсов 4. При поступлении этого импульса блок 4 формирует управляющий ключами импульс, поступающий на управляющие входы ключей 7 и 11 непосредственно с выхода блока 4, а на управляющие входы ключей 8 и 10 – через инвертор 12. В результате ключи 7 и 11 размыкаются, а ключи 8 и 10 замыкаются. Инвертирующий вход операционного усилителя 2 отключается от «земли». Также от «земли» отключен выход операционного усилителя 3. На питающие входы операционных усилителей 2 и 3 подаётся положительное (через ключ 8) и отрицательное (через ключ 10) постоянные питающие напряжения с блока двух источников постоянных питающих напряжений 9. Конденсатор 6 начинает заряжаться, на выходе интегратора появляется напряжение, форма которого определяется формой импульса на входе интегратора. По окончании входного импульса формирователь управляющих импульсов 4 замыкает ключи 7 и 11, а через инвертор 12 размыкает ключи 8 и 10. Питающие входы операционных усилителей 2 и 3 отключаются от выходов двух источников постоянных питающих напряжений 9 разомкнутыми ключами 8 и 10. Конденсатор 6 быстро разряжается через последовательно соединённые малые прямые сопротивления замкнутых ключей 7 и 11, и схема приходит в исходное состояние: ключи 7 и 11 замкнуты, ключи 8 и 10 разомкнуты. Конденсатор 6 разряжен, питающие напряжения с блока 9 на питающие входы операционных усилителей 2 и 3 не поступают, напряжение на выходе интегратора (выход операционного усилителя 3) равно нулю.

Таким образом, в аналоговом интеграторе последовательности импульсных сигналов после окончания входного импульса конденсатор 6 быстро разряжается (время восстановления схемы) через малые прямые сопротивления замкнутых ключей 7 и 11. Постоянная времени восстановления определяется выражением

τВ = C6(Rпр7+ Rпр11), (5)

где C6 – электрическая ёмкость конденсатора 6, Rпр7 и Rпр11 – прямые сопротивления замкнутых управляемых ключей 7 и 11. Малые значения сопротивлений последних предопределяют малые значения постоянной времени восстановления τВ (5). При этом во время действия входного импульса обратное сопротивление разомкнутого управляемого ключа 11 подключено к выходу операционного усилителя 3 (включено между выходом и «землёй»). Обратное сопротивление разомкнутого управляемого ключа 7 включено между инвертирующим входом операционного усилителя 2 и «землёй». По сути, обратное сопротивление управляемых ключей здесь не включается параллельно конденсатору 6, не уменьшает эквивалентную постоянную времени τэ (2) и не повышает погрешность интегрирования ξ (1).

Из описания работы схемы аналогового интегратора последовательности импульсных сигналов следует, что в паузе между входными импульсами интегратор находится в неработающем состоянии. Во время действия входного импульса этот интегратор находится в работающем состоянии. В частности, при входном импульсе прямоугольной формы относительная погрешность интегрирования определяется выражением (1), где эквивалентная постоянная времени определяется формулой

τЭ= R1C6(K2K3 +1), (6)

K2 и K3 – коэффициенты усиления операционных усилителей 2 и 3 соответственно. В прототипе эквивалентная постоянная времени находится из выражения

τЭП= R1C5(K2 +1). (7)

У операционных усилителей коэффициенты усиления имеют весьма большие значения (Ki >> 1), тогда

R1C6(K2K3 +1) > R1C5(K2 +1), (8)

а относительная погрешность интегрирования в приведенной схеме (ξ) существенно меньше такой погрешности в прототипе (ξП)

ξ < ξП. (9)

Аналоговый интегратор последовательности импульсных сигналов, содержащий операционный усилитель, первый резистор, один из выводов которого соединён с инвертирующим входом операционного усилителя, а другой образует вход интегратора относительно «земли», второй резистор, включенный между неинвертирующим входом операционного усилителя и «землёй», конденсатор, один из выводов которого подключен к общему выводу первого резистора и инвертирующего входа операционного усилителя, первый управляемый ключ, включенный между «землёй» и общим выводом первого резистора, конденсатора и инвертирующего входа операционного усилителя, второй управляемый ключ включен между первым выходом блока двух источников постоянных питающих напряжений и выводом операционного усилителя для подключения питающего напряжения положительной полярности, третий управляемый ключ включен между вторым выходом блока двух источников постоянных питающих напряжений и выводом операционного усилителя для подключения питающего напряжения отрицательной полярности, один из выводов четвёртого управляемого ключа соединён с «землёй», общая шина блока двух источников постоянных питающих напряжений тоже заземлена, формирователь управляющих импульсов, вход которого соединён с общим выводом первого резистора и входа аналогового интегратора, а выход – с управляющими входами первого и четвёртого управляемых ключей, а также со входом инвертора, выход последнего соединён с управляющими входами второго и третьего управляемых ключей, общие шины инвертора и формирователя управляющих импульсов заземлены, отличающийся тем, что введён дополнительный операционный усилитель и изменено включение элементов, неинвертирующий вход дополнительного операционного усилителя соединён с выходом имеющегося операционного усилителя, а инвертирующий вход последнего – с инвертирующим входом дополнительного операционного усилителя, между собой соединены выводы для подключения положительного питающего напряжения дополнительного и имеющегося операционных усилителей, также для этих операционных усилителей соединены между собой выводы для подключения отрицательного питающего напряжения, к выходу дополнительного операционного усилителя подключены свободный вывод конденсатора и свободный (незаземлённый) вывод четвёртого управляемого ключа, общий вывод конденсатора, выхода дополнительного операционного усилителя и свободного (незаземлённого) вывода четвёртого управляемого ключа образует выход аналогового интегратора относительно «земли».
Аналоговый интегратор последовательности импульсных сигналов
Аналоговый интегратор последовательности импульсных сигналов
Источник поступления информации: Роспатент

Showing 181-190 of 320 items.
01.05.2019
№219.017.47e9

Устройство для проветривания карьеров

Изобретение относится к горнодобывающей промышленности, в частности к устройству для проветривания глубоких карьеров. Технический результат заключается в обеспечении экологической безопасности в процессе эксплуатации устройства для проветривания глубоких карьеров за счет устранения выброса в...
Тип: Изобретение
Номер охранного документа: 0002686553
Дата охранного документа: 29.04.2019
01.05.2019
№219.017.480a

Демпфирующий резец

Резец содержит режущую пластину с узлом её крепления в державке, имеющей выборку, выполненную равномерно по периметру конца державки на длине от ее торца до выступающей части с режущей пластиной и вставку из материала, обладающего свойством высокого демпфирования. Конец державки с выборкой...
Тип: Изобретение
Номер охранного документа: 0002686500
Дата охранного документа: 29.04.2019
20.05.2019
№219.017.5c7b

Устройство для очистки отбора пара турбины

Изобретение относится к теплоэнергетике и может быть использовано на теплоэлектростанциях при эксплуатации теплофикационных турбин для очистки от масел отбора пара (вторичного пара). Устройство для очистки отбора пара турбины включает аппарат с насадкой (маслоочиститель), состоящий из...
Тип: Изобретение
Номер охранного документа: 0002687904
Дата охранного документа: 16.05.2019
20.05.2019
№219.017.5d14

Порошковый материал для газодинамического напыления дефектных головок блоков цилиндров

Изобретение относится к порошковым материалам для получения покрытий методом сверхзвукового холодного газодинамического напыления. Порошковый материал для газодинамического напыления дефектных головок блоков цилиндров получен электроэрозионным диспергированием отходов алюминия в...
Тип: Изобретение
Номер охранного документа: 0002688025
Дата охранного документа: 17.05.2019
24.05.2019
№219.017.5e58

Ротационная пульполовушка для очистки диффузионного сока

Изобретение относится к сахарной промышленности. Предложена ротационная пульполовушка, содержащая адсорбционное устройство, герметично соединенное с корытообразным корпусом и расположенное в его верхней части со свободным вертикальным перемещением рамы с игольчатыми гибкими штырями для очистки...
Тип: Изобретение
Номер охранного документа: 0002688472
Дата охранного документа: 21.05.2019
24.05.2019
№219.017.5f49

Способ мониторинга степени тяжести ишемических поражений нижних конечностей и устройство для его осуществления

Изобретение относится к медицине. Способ мониторинга степени тяжести ишемических поражений нижних конечностей осуществляют с помощью устройства. Способ заключается в регистрации фотоплетизмограмм в красном и инфракрасном свете. Определяют среднее значение отношения переменной А и постоянной A...
Тип: Изобретение
Номер охранного документа: 0002688386
Дата охранного документа: 22.05.2019
26.05.2019
№219.017.60cd

Триггер на транзисторах противоположного типа проводимости

Изобретение относится к радиотехнике, схемотехнике и промышленной электронике. Технический результат направлен на повышение нагрузочной способности триггера без увеличения числа транзисторов в схеме. Предложен триггер на транзисторах противоположного типа проводимости, содержащий источник...
Тип: Изобретение
Номер охранного документа: 0002689199
Дата охранного документа: 24.05.2019
26.05.2019
№219.017.60de

Триггерный асинхронный d-триггер

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: упрощение триггерного асинхронного D-триггера. Для этого предложен триггерный асинхронный D-триггер, который содержит семь транзисторов, семь резисторов и источник питающего постоянного...
Тип: Изобретение
Номер охранного документа: 0002689198
Дата охранного документа: 24.05.2019
26.05.2019
№219.017.6169

Триггерный асинхронный d триггер на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: повышение нагрузочной способности триггерного асинхронного D триггера на полевых транзисторах. Для этого триггерный асинхронный D триггер на полевых транзисторах содержит пять полевых...
Тип: Изобретение
Номер охранного документа: 0002689197
Дата охранного документа: 24.05.2019
29.05.2019
№219.017.62de

Устройство для подсчета минимального значения интенсивности размещения в многопроцессорных кубических циклических системах при однонаправленной передаче информации

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании вычислительных систем. Технический результат заключается в расширении арсенала технических средств. Устройство, содержащее первый и второй регистр сдвига,...
Тип: Изобретение
Номер охранного документа: 0002688236
Дата охранного документа: 21.05.2019
Showing 71-75 of 75 items.
15.05.2023
№223.018.5c9c

Триггерный логический элемент и/или на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: повышение нагрузочной способности триггерного логического элемента И/ИЛИ на полевых транзисторах. Сущность: триггерный логический элемент И/ИЛИ на полевых транзисторах содержит шесть...
Тип: Изобретение
Номер охранного документа: 0002759863
Дата охранного документа: 18.11.2021
21.05.2023
№223.018.6a43

Триггерный логический элемент или-не на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Техническим результатом изобретения является повышение нагрузочной способности триггерного...
Тип: Изобретение
Номер охранного документа: 0002795046
Дата охранного документа: 28.04.2023
21.05.2023
№223.018.6a44

Триггерный логический элемент или-не на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Техническим результатом изобретения является повышение нагрузочной способности триггерного...
Тип: Изобретение
Номер охранного документа: 0002795046
Дата охранного документа: 28.04.2023
05.06.2023
№223.018.7766

Триггерный логический элемент и/и-не на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат заключается в повышении нагрузочной способности триггерного логического элемента И/И-НЕ на полевых транзисторах. Триггерный логический элемент И/И-НЕ на полевых транзисторах содержит...
Тип: Изобретение
Номер охранного документа: 0002763585
Дата охранного документа: 30.12.2021
05.06.2023
№223.018.776d

Триггерный логический элемент не/или/и/или-не/и-не на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: повышение нагрузочной способности триггерного логического элемента НЕ/ИЛИ/И/ИЛИ-НЕ/И-НЕ на полевых транзисторах. Сущность: триггерный логический элемент НЕ/ИЛИ/И/ИЛИ-НЕ/И-НЕ на полевых...
Тип: Изобретение
Номер охранного документа: 0002763152
Дата охранного документа: 27.12.2021
+ добавить свой РИД