×
05.06.2023
223.018.7766

Результат интеллектуальной деятельности: Триггерный логический элемент И/И-НЕ на полевых транзисторах

Вид РИД

Изобретение

№ охранного документа
0002763585
Дата охранного документа
30.12.2021
Аннотация: Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат заключается в повышении нагрузочной способности триггерного логического элемента И/И-НЕ на полевых транзисторах. Триггерный логический элемент И/И-НЕ на полевых транзисторах содержит шесть полевых транзисторов, восемь резисторов и источник питающего постоянного напряжения. Получение технического результата при осуществлении изобретения обеспечено тем, что в схеме логического элемента сила электрического тока внешней нагрузки и на неинвертирующем и на инвертирующем выходах равна сумме силы токов двух полевых транзисторов. 2 ил.

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть применено в блоках вычислительной техники, использующих логические элементы.

Известна схема, реализирующая логическую операцию И [1. Опадчий Ю.Ф., Глудкин О.П., Гуров А.И. Аналоговая и цифровая электроника. - М.: Горячая линия - Телеком, 2003, стр. 515, рис. 14.8, а], содержащая три логических элемента и источник питающего постоянного напряжения. При реализации двухвходового варианта логических элементов на полевых транзисторах она состоит из девяти полевых транзисторов и источника питающего постоянного напряжения [2. Гольденберг Л.М. Импульсные и цифровые устройства. - М.: Связь, 1973, стр. 185, рис. 2.61, а].

Недостаток ее заключается в том, что у нее малая нагрузочная способность, т.к. сила электрического тока внешней нагрузки определяется силой электрического тока одного полевого транзистора. Если бы удалось получить, что сила тока нагрузки равнялась сумме токов двух и более транзисторов, то это повысило бы нагрузочную способность приведенной схемы.

Наиболее близкой по технической сущности и достигаемому результату является выбранная в качестве прототипа схема, реализующая логическую операцию И [1. стр. 516, рис. 14,9 б], содержащая два логических элемента И-НЕ и источник питающего постоянного напряжения. При реализации двухвходового варианта логических элементов на полевых транзисторах оно включает в себя шесть полевых транзисторов и источник питающего постоянного напряжения [2. стр. 185, рис. 2.61, б].

Недостаток ее заключается в том, что у него малая нагрузочная способность, так как сила электрического тока внешней нагрузки определяется силой электрического тока одного полевого транзистора. Если бы удалось получить, что сила тока нагрузки равнялась сумме силы токов двух транзисторов, то это повысило бы нагрузочную способность обсуждаемой схемы.

Задача, на решение которой направлено изобретение, состоит в повышении нагрузочной способности триггерного логического элемента И/И-НЕ на полевых транзисторах.

Это достигается тем, что в триггерный логический элемент И/И-НЕ на полевых транзисторах, содержащий источник питающего постоянного напряжения, общая шина (минусовой вывод) которого заземлена, последовательно соединенные первый и второй полевые транзисторы с индуцированными каналами n-типа, выводы затворов которых образуют относительно «земли» первый и второй входы логического элемента, подложки обоих полевых транзисторов и исток второго транзистора заземлены, также имеется третий полевой транзистор тоже с индуцированным каналом n-типа, подложка которого соединена с его истоком, введены восемь резисторов и три дополнительных полевых транзистора, последовательно между собой включены первый резистор, третий полевой транзистор и второй резистор, свободный вывод первого резистора подключен к выходу (плюсовой вывод) источника питающего постоянного напряжения, общий вывод этого резистора и стока третьего полевого транзистора подсоединен к стоку первого полевого транзистора, последовательно между собой включены третий резистор, первый дополнительный полевой транзистор с индуцированным p-каналом и четвертый резистор, свободный вывод третьего резистора подключен к общему выводу первого резистора и выхода источника питающего постоянного напряжения, затвор первого дополнительного полевого транзистора подсоединен к общему выводу первого резистора, стоков первого и третьего полевых транзисторов, подложка первого дополнительного полевого транзистора соединена с общим выводом его истока и третьего резистора, общий вывод стока последнего полевого транзистора и четвертого резистора подключен к затвору третьего полевого транзистора, свободный вывод четвертого резистора соединен со свободным выводом второго резистора и их общий вывод образует относительно «земли» неинвертирующий выход логического элемента, последовательно включены второй дополнительный полевой транзистор с индуцированным p-каналом и пятый резистор, сток и подложка второго дополнительного транзистора подсоединены к общему выводу третьего резистора, истока и подложки первого дополнительного полевого транзистора, свободный вывод пятого резистора подключен к выводу инвертирующего выхода относительно «земли» логического элемента, последовательно между собой включены шестой резистор, третий дополнительный полевой транзистор с индуцированным n-каналом и седьмой резистор, свободный вывод шестого резистора подсоединен к общему выводу первого, третьего резисторов и выхода источника питания, общий вывод шестого резистора и стока третьего дополнительного транзистора подключен к затвору второго дополнительного транзистора, затвор третьего дополнительного транзистора соединен с общим выводом стока второго дополнительного транзистора и пятого резистора, подложка третьего дополнительного транзистора подключена к общему выводу истока этого транзистора и седьмого резистора, свободный вывод этого седьмого резистора соединен с общим выводом пятого резистора и инвертирующего выхода логического элемента, восьмой резистор включен между «землей» и общим выводом шестого резистора, затвора второго дополнительного транзистора и стока третьего дополнительного транзистора.

Сущность изобретения поясняется схемой триггерного логического элемента И/И-НЕ на полевых транзисторах (фиг. 1) и его таблицей истинности (фиг. 2).

В триггерном логическом элементе И/И-НЕ на полевых транзисторах (фиг. 1) общая шина (минусовой вывод) источника 1 питающего постоянного напряжения заземлена. Последовательно между собой включены полевые транзисторы 2 и 3 с индуцированными каналами n-типа. Подложки обоих транзисторов заземлены, а вывод затворов образуют относительно «земли» первый и второй входы логического элемента И/И-НЕ. Исток полевого транзистора 3 заземлен.

Последовательно между собой включены резистор 4, полевой транзистор 5 с индуцированным каналом n-типа и резистор 6. Свободный вывод резистора 4 подключен к выходу (плюсовой вывод) источника 1 питающего постоянного напряжения. Общий вывод этого резистора и стока полевого транзистора 5 подсоединен к стоку полевого транзистора 2. Подложка полевого транзистора 5 соединена с общим выводом его истока резистора 6.

Последовательно включены резистор 7, полевой транзистор 8 с индуцированным каналом p-типа и резистор 9. Свободный вывод резистора 7 подключен к общему выводу резистора 4 и выхода источника 1 питающего постоянного напряжения. Затвор полевого транзистора 8 подсоединен к общему выводу резистора 4, стоков полевых транзисторов 2 и 5. Подложка полевого транзистора 8 соединена с общим выводом истока этого транзистора и резистора 7. Общий вывод стока транзистора 8 и резистора 9 соединен с затворами полевого транзистора 5. Свободный вывод резистора 9 подключен к свободному выводу резистора 6 и их общий вывод образует относительно «земли» неинвертирующий выход логического элемента. Последовательно включены полевой транзистор 10 с индуцированным каналом p-типа и резистор 11. Исток и подложка транзистора 10 подсоединены к общему выводу резистора 7, истока и подложки транзистора 8. Свободный вывод резистора 11 подключен к выводу инвертирующего выхода логического элемента. Последовательно между собой включены резистор 12, полевой транзистор 13 с индуцированным каналом n-типа и резистор 14. Свободный вывод резистора 12 подсоединен к общему выводу резисторов 4, 7 и выхода источника 1 питания. Общий вывод резистора 12 и стока полевого транзистора 13 подключен к затвору транзистора 10. Затвор полевого транзистора 13 соединен с общим выводом стока транзистора 10 и резистора 11. Подложка транзистора 13 подключена к общему выводу его истока и резистора 14. Свободный вывод резистора 14 соединен с общим выводом резистора 11 и выводом инвертирующего выхода логического элемента. Резистор 15 включен между «землей» и общим выводом резистора 12, затвора транзистора 10 и стока транзистора 13. Для наглядности на фиг. 1 пунктирными линиями приведены резисторы , который условно отображает внешнюю нагрузку логического элемента по неинвертирующему выходу , и , который условно отображает внешнюю нагрузку по инвертирующему выходу. Часть схемы на фиг. 1 на полевых транзисторах 5, 8 и резисторах 4, 6, 7 и 9 является первым триггером на полевых транзисторах противоположного типа проводимости. Второй такой триггер выполнен на полевых транзисторах 10, 13. Для этих двух триггеров резистор 7 является общим.

Триггерный логический элемент И/И-НЕ на полевых транзисторах работает следующим образом. В цифровой электронике используются входные и выходные электрические сигналы с низким и высоким уровнем напряжения. Низкий уровень - уровень логического нуля соответствует значениям напряжения в районе нуля (ближе к нулю), высокий уровень - уровень логической единицы соответствует значениям напряжения в районе единиц вольт (нередко в районе четырех вольт). Работа логического элемента И/И-НЕ отображается известной таблицей истинности (фиг. 2), где N - номер строки по порядку, и - условное отображение входных сигналов, - условное отображение выходного сигнала на неинвертирующем выходе и - на инвертирующем выходе.

Первые три строки таблицы истинности (фиг. 2) соответствуют тому, что на один или оба входа , воздействует напряжение уровня логического нуля. Состояние полевых транзисторов 2, 3 в районе порогового напряжения, сила тока через них в районе нуля, напряжение от него на резисторе 4 тоже в районе нуля, меньше порогового напряжения полевого транзистора 8 и не влияет на состояние триггера на полевых транзисторах 5, 8. Триггер на полевых транзисторах противоположного типа проводимости имеет два состояния равновесия. Первое (условно) состояние этого триггера соответствует закрытому состоянию обоих транзисторов и нулевым значениям силы электрического тока через резисторы 4, 6, 7 и 9. Такой ток определяет нулевые значения напряжения в том числе на резисторах 4 и 9. Эти напряжения приложены к затворам транзисторов 5 и 8, меньше по абсолютной величине порогового напряжений этих транзисторов и поддерживают их в закрытом состоянии. Во втором (условно) состоянии транзисторы 5, 8 триггера открыты, их электрические токи создают в том числе на резисторах 4, 9 значения напряжений, по абсолютной величине превышающие пороговые напряжения транзисторов и тем самым поддерживают их в открытом состоянии. Обсуждаемый триггер переходит из первого состояния во второе и наоборот, как и другие распространенные триггеры, если значения управляющих напряжений превысят пороговые напряжения срабатывания триггера на транзисторах противоположного типа проводимости. Значение сопротивления резистора 15 может обеспечивать на резисторе 12 значение напряжения превышающее пороговое напряжение срабатывания триггера на транзисторах 10, 13 и обеспечивать его второе состояние. Тогда электрические токи транзисторов 10 и 13 обеспечивают на инвертирующем выходе логического элемента И/И-НЕ и на внешней нагрузке уровень логической единицы (высокий уровень напряжения). Напряжение на резисторе 7 от электрического тока полевого транзистора 10 через резистор 4 плюсом приложено к затвору транзистора 8 с индуцированным каналом p-типа и в итоге обеспечивает первое состояние первого триггера на транзисторах 5, 8. Тогда на неинвертирующем выходе и условной нагрузке низкий уровень напряжения - уровень логического нуля.

В соответствии с четвертой строкой таблицы истинности (фиг. 2) на оба входа логического элемента поступают напряжения уровня логической единицы. От этого повышенная сила электрического тока последовательно соединенных полевых транзисторов 2, 3 создает повышенное напряжение на резисторе 4 и на затворе полевого транзистора 8 достаточное для перевода триггера на полевых транзисторах 5, 8 во второе состояние с учетом делителя на транзисторах 12, 15 и резистора 7 общего для двух имеющихся триггеров. Тогда электрические токи полевых транзисторов 5, 8 создают на неинвертирующем выходе и на условной нагрузке повышенное напряжение уровня логической единицы. Электрический ток полевого транзистора 8 создает на резисторе 7 напряжение, которое через резистор 12 плюсом прикладывается к затвору транзистора 10 с индуцированным p-каналом и является достаточным для перевода второго триггера на транзисторах 10, 13 в первое состояние с учетом делителя на резисторах 12, 15. Тогда на инвертирующем выходе и на условной нагрузке имеется напряжение уровня логического нуля.

Таким образом, в триггерном логическом элементе И/И-НЕ на полевых транзисторах сила электрического тока внешней нагрузки и на неинвертирующем, и на инвертирующем выходах равна сумме силы токов не одного, а двух полевых транзисторов, что повышает его нагрузочную способность.

Триггерный логический элемент И/И-НЕ на полевых транзисторах, содержащий источник питающего постоянного напряжения, общая шина (минусовой вывод) которого заземлена, последовательно соединённые первый и второй полевые транзисторы с индуцированными каналами n-типа, выводы затворов которых образуют относительно «земли» первый и второй входы логического элемента, подложки обоих полевых транзисторов и исток второго транзистора заземлены, также имеется третий полевой транзистор тоже с индуцированным каналом n-типа, подложка которого соединена с его истоком, отличающийся тем, что в него введены восемь резисторов и три дополнительных полевых транзистора, последовательно между собой включены первый резистор, третий полевой транзистор и второй резистор, свободный вывод первого резистора подключён к выходу (плюсовой вывод) источника питающего постоянного напряжения, общий вывод этого резистора и стока третьего полевого транзистора подсоединён к стоку первого полевого транзистора, последовательно между собой включены третий резистор, первый дополнительный полевой транзистор с индуцированным p-каналом и четвёртый резистор, свободный вывод третьего резистора подключён к общему выводу первого резистора и выхода источника питающего постоянного напряжения, затвор первого дополнительного полевого транзистора подсоединён к общему выводу первого резистора, стоков первого и третьего полевых транзисторов, подложка первого дополнительного полевого транзистора соединена с общим выводом его истока и третьего резистора, общий вывод стока последнего полевого транзистора и четвёртого резистора подключён к затвору третьего полевого транзистора, свободный вывод четвёртого резистора соединён со свободным выводом второго резистора и их общий вывод образует относительно «земли» неинвертирующий выход логического элемента, последовательно включены второй дополнительный полевой транзистор с индуцированным p-каналом и пятый резистор, сток и подложка второго дополнительного транзистора подсоединены к общему выводу третьего резистора, истока и подложки первого дополнительного полевого транзистора, свободный вывод пятого резистора подключён к выводу инвертирующего выхода относительно «земли» логического элемента, последовательно между собой включены шестой резистор, третий дополнительный полевой транзистор с индуцированным n-каналом и седьмой резистор, свободный вывод шестого резистора подсоединён к общему выводу первого, третьего резисторов и выхода источника питания, общий вывод шестого резистора и стока третьего дополнительного транзистора подключён к затвору второго дополнительного транзистора, затвор третьего дополнительного транзистора соединён с общим выводом стока второго дополнительного транзистора и пятого резистора, подложка третьего дополнительного транзистора подключена к общему выводу истока этого транзистора и седьмого резистора, свободный вывод этого седьмого резистора соединён с общим выводом пятого резистора и инвертирующего выхода логического элемента, восьмой резистор включён между «землёй» и общим выводом шестого резистора, затвора второго дополнительного транзистора и стока третьего дополнительного транзистора.
Источник поступления информации: Роспатент

Showing 1-4 of 4 items.
12.04.2023
№223.018.4233

Матричное устройство параллельного поиска составного образца

Изобретение относится к области вычислительной техники и систем управления. Технический результат заключается в реализации параллельного поиска при уменьшенной аппаратной сложности устройства. Технический результат достигается за счет того, что параллельный поиск ведется построчно в...
Тип: Изобретение
Номер охранного документа: 0002776602
Дата охранного документа: 22.07.2022
12.04.2023
№223.018.4271

Воздухоочиститель для помещений

Предлагаемое изобретение относится к очистке и кондиционированию воздуха, а именно к устройствам для очистки воздуха жилых, административных и производственных помещений от вредных компонентов (например, СО, водяных паров, болезнетворных микроорганизмов), выделяющихся при дыхании людей и...
Тип: Изобретение
Номер охранного документа: 0002762974
Дата охранного документа: 24.12.2021
15.05.2023
№223.018.5cc2

Санитарная насадка для дымовой трубы

Изобретение относится к теплоэнергетике и может быть использовано для очистки дымовых газов печей, сжигающих биологические материалы, от вредных примесей и одорантов. Технический результат достигается тем, что предлагаемая санитарная насадка для дымовой трубы содержит корпус, выполненный из...
Тип: Изобретение
Номер охранного документа: 0002759629
Дата охранного документа: 16.11.2021
17.06.2023
№223.018.7eb9

Способ многоканального измерения температуры

Изобретение относится к области термометрии и может использоваться в системах сбора данных для измерения температуры среды или объектов. Предложен способ многоканального измерения температуры, который состоит в поочерёдном питании n термометров сопротивления, шунтированных конденсаторами,...
Тип: Изобретение
Номер охранного документа: 0002775873
Дата охранного документа: 11.07.2022
Showing 1-10 of 75 items.
10.11.2014
№216.013.04b6

Мостовой измеритель параметров двухполюсников

Изобретение относится к контрольно-измерительной технике, автоматике и промэлектронике, в частности, оно позволяет определять параметры четырехэлементных двухполюсников или параметры датчиков с четырехэлементной схемой замещения. Задача, на решение которой направлено изобретение, состоит в...
Тип: Изобретение
Номер охранного документа: 0002532604
Дата охранного документа: 10.11.2014
10.11.2014
№216.013.0511

Мостовой измеритель параметров двухполюсников

Изобретение относится к измерительной технике. Мостовой измеритель параметров двухполюсников содержит последовательно соединенные генератор импульсов с изменением напряжения в импульсе по закону степенных функций, четырехплечую мостовую цепь и нуль-индикатор. Генератор состоит из формирователей...
Тип: Изобретение
Номер охранного документа: 0002532695
Дата охранного документа: 10.11.2014
10.01.2015
№216.013.18a8

Мостовой измеритель параметров двухполюсников

Изобретение относится к контрольно-измерительной технике, автоматике и промэлектронике. В частности, устройство позволяет определять параметры четырехэлементных двухполюсников или параметры датчиков с четырехэлементной схемой замещения. Мостовой измеритель параметров двухполюсников содержит...
Тип: Изобретение
Номер охранного документа: 0002537740
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.1d5e

Мостовой измеритель параметров двухполюсников

Изобретение относится к измерительной технике и может быть использовано для измерения физических величин посредством параметрических датчиков. Мостовой измеритель параметров двухполюсников содержит последовательно соединенные генератор питающих импульсов с изменением напряжения в течение их...
Тип: Изобретение
Номер охранного документа: 0002538946
Дата охранного документа: 10.01.2015
10.02.2015
№216.013.26f2

Мостовой измеритель параметров двухполюсников

Изобретение относится к метрологии. Измеритель содержит генератор, мост, нуль-детектор. Генератор содержит формирователи импульсов, синхронизатор, коммутатор, усилитель мощности. Первая ветвь моста содержит объект измерения и одиночный резистор, общий вывод которых образует первый выход моста....
Тип: Изобретение
Номер охранного документа: 0002541423
Дата охранного документа: 10.02.2015
20.02.2015
№216.013.2baf

Мостовой измеритель параметров n-элементных двухполюсников

Изобретение относится к области метрологии. Измеритель содержит генератор импульсов, мостовую цепь, нуль-индикатор. Мостовая цепь состоит из двух ветвей. Первая ветвь содержит клеммы и одиночный резистор. Вторая ветвь содержит два последовательно соединенных двухполюсника. Выходы мостовой цепи...
Тип: Изобретение
Номер охранного документа: 0002542640
Дата охранного документа: 20.02.2015
20.04.2015
№216.013.42c8

Измеритель параметров двухполюсников

Изобретение относится к контрольно-измерительной технике, автоматике, управлению и промышленной электронике. Измеритель параметров двухполюсников содержит последовательно соединенные генератор питающих импульсов, четырехполюсник с двухполюсником объекта измерения и двухполюсником с...
Тип: Изобретение
Номер охранного документа: 0002548594
Дата охранного документа: 20.04.2015
27.04.2015
№216.013.468f

Мостовой измеритель параметров двухполюсников

Изобретение относится к метрологии и может быть использовано для контроля и определения параметров двухполюсников. Мостовой измеритель параметров двухполюсников содержит генератор питающих импульсов, четырехплечую мостовую цепь и нуль-индикатор. Мостовая цепь содержит две ветви, первая из...
Тип: Изобретение
Номер охранного документа: 0002549567
Дата охранного документа: 27.04.2015
20.11.2015
№216.013.9233

Мостовой измеритель параметров двухполюсников

Изобретение относится к промышленной электронике, автоматике, информационно-измерительной технике и может быть использовано для контроля и определения параметров двухполюсников. Мостовой измеритель параметров двухполюсников содержит последовательно соединенные генератор питающих импульсов,...
Тип: Изобретение
Номер охранного документа: 0002569043
Дата охранного документа: 20.11.2015
20.02.2016
№216.014.cf41

Измеритель параметров двухполюсников

Изобретение относится к контрольно-измерительной технике, автоматике и управлению и может быть использовано для контроля и определения параметров объектов измерения и физических величин посредством параметрических датчиков. Задача, на решение которой направлено изобретение, состоит в...
Тип: Изобретение
Номер охранного документа: 0002575626
Дата охранного документа: 20.02.2016
+ добавить свой РИД