×
29.12.2018
218.016.ad68

Результат интеллектуальной деятельности: АНАЛОГОВЫЙ ПРОЦЕССОР

Вид РИД

Изобретение

№ охранного документа
0002676422
Дата охранного документа
28.12.2018
Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для ранговой обработки аналоговых сигналов. Техническим результатом является обеспечение выбора из шести входных аналоговых сигналов х,…,х сигнала x любого заданного ранга r∈{1,…,6} (х=min(x,…,x),…,x=max(x,...,x)). Устройство содержит семнадцать реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.

Известны аналоговые процессоры (см., например, фиг. 1 в описании изобретения к патенту РФ 2446462, кл. G06G 7/52, 2012 г.), которые содержат реляторы и реализуют выбор из пяти входных аналоговых сигналов х1,…,х5 сигнала х(r) любого заданного ранга r∈{1,…,5} (х(1)=min(x1,…,x5),…,х(5)=max(x1,…,x5)).

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых процессоров, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных аналоговых сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый процессор (фиг. 1 в описании изобретения к патенту РФ 2474875, кл. G06G 7/52, 2013 г.), который содержит реляторы и реализует выбор из пяти входных аналоговых сигналов x1,…,x5 сигнала х(r) любого заданного ранга r∈{1,…,5} (х(1)=min(x1,…,x5),…,х(5)=max(x1,…x5)).

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных аналоговых сигналов.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации выбора из шести входных аналоговых сигналов x1,…,x6 сигнала х(r) любого заданного ранга r∈{1,…,6} (х(1)=min(x1,…,x6),…,x(6)=max(x1,…,x6)) при сохранении элементного базиса прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом процессоре, содержащем двенадцать реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, причем первые входы третьего, пятого и вторые входы четвертого, пятого реляторов соединены соответственно с выходами второго, четвертого и восьмого, девятого реляторов, входы управления первого, шестого реляторов подключены к первому управляющему входу аналогового процессора, второй и третий управляющие входы которого соединены соответственно с входами управления двенадцатого и десятого реляторов, особенность заключается в том, что в него дополнительно введены пять аналогичных вышеупомянутым реляторов, первый, второй входы второго и первый, второй входы седьмого реляторов соединены соответственно с выходами первого, шестого и четырнадцатого, пятнадцатого реляторов, первый, второй входы j-го () и первый, второй входы двенадцатого реляторов подключены соответственно к выходам (j+1)-го, (j+3)-го и шестнадцатого, семнадцатого реляторов, первый, второй входы одиннадцатого и первый, второй входы тринадцатого реляторов соединены соответственно с выходами четырнадцатого, шестого и первого, пятнадцатого реляторов, первый, второй входы шестнадцатого, второй вход и выход третьего реляторов подключены соответственно к выходам первого, шестого, седьмого и первому входу четвертого реляторов, а входы управления седьмого, восьмого, девятого и выход пятого реляторов соединены соответственно с первым управляющим входом и выходом аналогового процессора, второй и третий управляющие входы которого подключены соответственно к объединенным входам управления второго, четвертого, одиннадцатого, тринадцатого, четырнадцатого, пятнадцатого, семнадцатого реляторов и объединенным входам управления третьего, пятого, шестнадцатого реляторов.

На фиг. 1 и фиг. 2 представлены соответственно схема предлагаемого аналогового процессора и схема релятора, использованного при построении указанного процессора.

Аналоговый процессор содержит реляторы 11,…,117. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Первый, второй входы релятора 1i () и первый, второй входы релятора 17 соединены соответственно с выходами реляторов 1j-1, 1i+4 и 114, 115, первый, второй входы релятора 1j () и первый, второй входы релятора 112 подключены соответственно к выходам реляторов 1j+1, 1j+3 и l16, l17, первый, второй входы релятора 111 и первый, второй входы релятора 113 соединены соответственно с выходами реляторов 114, 16 и l1, 115, а первый, второй входы релятора l16, выход релятора 15 и объединенные входы управления реляторов 11, 16, 17, 18, 19 подключены соответственно к выходам реляторов 11 16, выходу и первому управляющему входу аналогового процессора, второй и третий управляющие входы которого соединены соответственно с объединенными входами управления реляторов 12, 14, 111, 112, 113, 114, 115, 117 и объединенными входами управления реляторов 13, 15, 110, 116.

Работа предлагаемого аналогового процессора осуществляется следующим образом. На его первом, втором, третьем управляющих входах фиксируются соответственно необходимые управляющие сигналы ƒ1, ƒ2, ƒ3∈{0,1}. На первые и вторые входы реляторов 18, l17; первые и вторые входы реляторов 11 114; первые и вторые входы реляторов 16, 115 подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х1 и х2; х3 и х4; x5 и х6. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, сигнал на выходе предлагаемого процессора определяется выражением

где символами ∨ и ⋅ обозначены соответственно операции max и min. Согласно (1) можно записать

где r∈{1,…,6}; ∈{x1,…,x6} (1≤sr<...<s6≤6); N= есть количество неповторяющихся фрагментов , определяемое как число сочетаний из 6 по 7-r. Выражение (2) совпадает с видом n-арной поисковой функции (функция (6.7) на стр. 117 в книге Левин В.И. Бесконечнозначная логика в задачах кибернетики. М.: Радио и связь, 1982 г.), которая при n=6 реализует алгоритм выделения из множества {х1,…,х6} элемента х(r) заданного ранга r∈{1,…,6} (х(1)=min(x1,…,x6),…,x(6)=max(х1,…,х6)). С учетом указанного, на выходе процессора (фиг. 1) окончательно имеем

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый процессор построен в элементном базисе прототипа и обладает более широкими по сравнению с прототипом функциональными возможностями, так как реализует выбор из шести входных аналоговых сигналов x1,…,х6 сигнала х(r) любого заданного ранга r∈{1,…,6} (х(1)=min(x1,…,x6),…,x(6)=max(x1,…,x6)).

Аналоговый процессор, предназначенный для ранговой обработки аналоговых сигналов, содержащий двенадцать реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, причем первые входы третьего, пятого и вторые входы четвертого, пятого реляторов соединены соответственно с выходами второго, четвертого и восьмого, девятого реляторов, входы управления первого, шестого реляторов подключены к первому управляющему входу аналогового процессора, второй и третий управляющие входы которого соединены соответственно с входами управления двенадцатого и десятого реляторов, отличающийся тем, что в него дополнительно введены пять аналогичных вышеупомянутым реляторов, первый, второй входы второго и первый, второй входы седьмого реляторов соединены соответственно с выходами первого, шестого и четырнадцатого, пятнадцатого реляторов, первый, второй входы j-го и первый, второй входы двенадцатого реляторов подключены соответственно к выходам (j+1)-го, (j+3)-го и шестнадцатого, семнадцатого реляторов, первый, второй входы одиннадцатого и первый, второй входы тринадцатого реляторов соединены соответственно с выходами четырнадцатого, шестого и первого, пятнадцатого реляторов, первый, второй входы шестнадцатого, второй вход и выход третьего реляторов подключены соответственно к выходам первого, шестого, седьмого и первому входу четвертого реляторов, а входы управления седьмого, восьмого, девятого и выход пятого реляторов соединены соответственно с первым управляющим входом и выходом аналогового процессора, второй и третий управляющие входы которого подключены соответственно к объединенным входам управления второго, четвертого, одиннадцатого, тринадцатого, четырнадцатого, пятнадцатого, семнадцатого реляторов и объединенным входам управления третьего, пятого, шестнадцатого реляторов.
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
Источник поступления информации: Роспатент

Showing 101-110 of 216 items.
13.04.2019
№219.017.0c6b

Датчик аэрометрических давлений

Устройство относится к контрольно-измерительной технике и может быть применено для измерения высоты и скорости полета воздушных судов на основании использования аэрометрического метода. Устройство содержит корпус с двумя отверстиями, две основные мембраны, герметично по периметру прикрепленные...
Тип: Изобретение
Номер охранного документа: 0002684683
Дата охранного документа: 11.04.2019
14.04.2019
№219.017.0c7f

Котельная установка

Изобретение относится к области теплоэнергетики и может быть использовано в котельных установках, работающих на природном газе. Котельная установка содержит котел с газоходом уходящих газов, дымососом, дутьевым вентилятором, связанным воздуховодом с воздухоподогревателем котла, подключенным к...
Тип: Изобретение
Номер охранного документа: 0002684720
Дата охранного документа: 12.04.2019
19.04.2019
№219.017.1d89

Бампер транспортного средства с активным ударогашением

Бампер транспортного средства с активным ударогашением предназначен для активного гашения ударов при столкновении транспортного средства с препятствием. Бампер содержит жестко смонтированную на передней части кузова 1 внутреннюю опорную и внешнюю подвижную, воспринимающую удар, рамки 2 и 3,...
Тип: Изобретение
Номер охранного документа: 0002684946
Дата охранного документа: 16.04.2019
20.04.2019
№219.017.35bc

Способ шлифования периферией круга с продольной подачей за несколько ходов с выхаживанием и наложением ультразвуковых колебаний на заготовку

Изобретение относится к машиностроению и может быть использовано на операциях круглого наружного, плоского и внутреннего шлифования заготовок. Осуществляют шлифование периферией круга с продольной подачей за несколько рабочих ходов, с выхаживанием и с непрерывным наложением ультразвуковых...
Тип: Изобретение
Номер охранного документа: 0002685323
Дата охранного документа: 17.04.2019
17.05.2019
№219.017.52ca

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида титана и кремния при их соотношении, мас.%: титан 98,6-99,0, кремний 1,0-1,4....
Тип: Изобретение
Номер охранного документа: 0002687614
Дата охранного документа: 15.05.2019
17.05.2019
№219.017.533a

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида титана и кремния при их соотношении, мас. %: титан 97,9-98,5, кремний 1,5-2,1....
Тип: Изобретение
Номер охранного документа: 0002687615
Дата охранного документа: 15.05.2019
26.05.2019
№219.017.60f8

Логический преобразователь

Изобретение относится к вычислительной технике и может быть использовано как средство преобразования кодов. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит девять мажоритарных элементов. 1 ил.
Тип: Изобретение
Номер охранного документа: 0002689185
Дата охранного документа: 24.05.2019
31.05.2019
№219.017.7079

Логический преобразователь

Устройство относится к вычислительной технике, предназначено для реализации простых симметричных булевых функций и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является обеспечение реализации любой из простых...
Тип: Изобретение
Номер охранного документа: 0002689815
Дата охранного документа: 29.05.2019
13.06.2019
№219.017.8192

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида титана и кремния при их соотношении, мас.%: титан 97,9-98,5, кремний 1,5-2,1....
Тип: Изобретение
Номер охранного документа: 0002691157
Дата охранного документа: 11.06.2019
20.06.2019
№219.017.8c8f

Способ получения износостойкого покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят вакуумно-плазменное нанесение износостойкого покрытия из нитрида или карбонитрида титана, алюминия, кремния, хрома и молибдена при их соотношении,...
Тип: Изобретение
Номер охранного документа: 0002691811
Дата охранного документа: 18.06.2019
Showing 101-110 of 115 items.
12.04.2023
№223.018.423c

Устройство сравнения двоичных чисел

Изобретение относится к области вычислительной техники. Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа. Технический результат достигается за счет устройства сравнения двоичных чисел, предназначенного для...
Тип: Изобретение
Номер охранного документа: 0002770302
Дата охранного документа: 15.04.2022
12.04.2023
№223.018.423d

Устройство деления двоичных чисел

Изобретение относится к области вычислительной техники и, в частности, может быть использовано при построении средств автоматики, функциональных узлов систем управления. Техническим результатом является обеспечение формирования двоичного кода целой части частного двух двухразрядных двоичных...
Тип: Изобретение
Номер охранного документа: 0002770799
Дата охранного документа: 21.04.2022
12.04.2023
№223.018.4260

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в обеспечении реализации любой из простых симметричных булевых функций. Логический преобразователь предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой...
Тип: Изобретение
Номер охранного документа: 0002768627
Дата охранного документа: 24.03.2022
12.04.2023
№223.018.4264

Арифметическое устройство по модулю семь

Изобретение относится к арифметическому устройству по модулю семь. Технический результат заключается в обеспечении возможности выполнения нескольких видов арифметических операций по модулю семь. Устройство содержит двенадцать элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, причем вторые входы четвертого, пятого,...
Тип: Изобретение
Номер охранного документа: 0002764707
Дата охранного документа: 19.01.2022
12.04.2023
№223.018.4265

Мажоритарный модуль

Изобретение относится к мажоритарному модулю. Технический результат заключается в упрощении конструкции устройства. Устройство содержит десять элементов «2И» и десять элементов «2ИЛИ», причем первый, второй входы k-го и первый вход m-го элементов «2ИЛИ» соединены соответственно с первым,...
Тип: Изобретение
Номер охранного документа: 0002764709
Дата охранного документа: 19.01.2022
12.04.2023
№223.018.4272

Умножитель по модулю пять

Настоящее изобретение относится к области вычислительной техники. Технический результат заключается в упрощении схемы умножителя по модулю пять. Технический результат достигается за счёт умножителя по модулю пять, который содержит элементы И 1,…,1, элементы ИЛИ 2,…,2, элементы ЗАПРЕТ 3,…,3 и...
Тип: Изобретение
Номер охранного документа: 0002762544
Дата охранного документа: 21.12.2021
12.04.2023
№223.018.4275

Пороговый модуль

Настоящее техническое решение относится к области вычислительной техники. Технический результат заключается в расширении функциональных возможностей, заключающихся в обеспечения реализации пороговой функции с единичными весами аргументов и порогом n-3, зависящей от n аргументов – входных...
Тип: Изобретение
Номер охранного документа: 0002762547
Дата охранного документа: 21.12.2021
12.04.2023
№223.018.427c

Мажоритарный модуль

Настоящее техническое решение относится к области вычислительной техники. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей прототипа. Технический результат достигается за счёт мажоритарного модуля, который содержит восемь элементов И...
Тип: Изобретение
Номер охранного документа: 0002762545
Дата охранного документа: 21.12.2021
20.05.2023
№223.018.669b

Логический преобразователь

Настоящее техническое решение относится к области вычислительной техники. Технический результат заключается в расширении функциональных возможностей, заключающихся в обеспечении реализации с помощью константной настройки любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от...
Тип: Изобретение
Номер охранного документа: 0002762620
Дата охранного документа: 21.12.2021
20.05.2023
№223.018.66a4

Сумматор-умножитель по модулю три

Изобретение относится к сумматору-умножителю по модулю три. Технический результат заключается в упрощении конструкции устройства. Устройство содержит три элемента И, шесть элементов ИЛИ и четыре элемента исключающее ИЛИ, причем первый, второй входы третьего элемента И соединены соответственно с...
Тип: Изобретение
Номер охранного документа: 0002762548
Дата охранного документа: 21.12.2021
+ добавить свой РИД