×
27.08.2013
216.012.6578

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ПРОЦЕССОР

Вид РИД

Изобретение

Аннотация: Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Технический результат заключается в повышении быстродействия за счет уменьшения времени реализации восьми простых симметричных булевых функций, зависящих от восьми аргументов - входных двоичных сигналов. Для достижения указанного технического результата предлагается логический процессор, предназначенный для реализации восьми простых симметричных булевых функций, зависящих от восьми аргументов - входных двоичных сигналов, который может быть использован в системах цифровой вычислительной техники как средство преобразования кодов, а также содержащий девятнадцать вычислительных ячеек (1, …, 1), каждая из которых содержит элемент ИЛИ (2) и элемент И (3). 2 ил.
Основные результаты: Логический процессор, предназначенный для реализации восьми простых симметричных булевых функций, зависящих от восьми аргументов - входных двоичных сигналов, содержащий семь вычислительных ячеек, каждая из которых содержит элемент ИЛИ, подключенный первым, вторым входами и выходом соответственно к ее первому, второму входам и первому выходу, и элемент И, первый, второй входы и выход которого соединены соответственно с ее первым, вторым входами и вторым выходом, отличающийся тем, что в него дополнительно введены двенадцать аналогичных упомянутым вычислительных ячеек, причем первый, второй входы i-й и первый, второй входы j-й вычислительных ячеек подключены соответственно к первым выходам (i+2)-й, (i+4)-й и вторым выходам (j-4)-й, (j-2)-й вычислительных ячеек, первые выходы i-й, j-й и вторые выходы i-й, j-й вычислительных ячеек соединены соответственно с i-м входом одиннадцатой, вторым входом (j+2)-й и первым входом (i+8)-й, (j-6)-м входом пятнадцатой вычислительных ячеек, первый, второй выходы (i+8)-й, первый, второй входы семнадцатой и первый, второй входы восемнадцатой вычислительных ячеек подключены соответственно к i-м входам двенадцатой, четырнадцатой, второму выходу тринадцатой, первому выходу четырнадцатой и второму выходу двенадцатой, первому выходу шестнадцатой вычислительных ячеек, i-й вход k-й (k∈{13, 16, 19}) вычислительной ячейки соединен с (3-i)-м выходом (k-3+i)-й вычислительной ячейки, а первые выходы одиннадцатой, тринадцатой, семнадцатой, девятнадцатой и вторые выходы девятнадцатой, восемнадцатой, шестнадцатой, пятнадцатой вычислительных ячеек являются соответственно первым, вторым, третьим, четвертым и пятым, шестым, седьмым, восьмым выходами логического процессора, первый, третий, пятый, седьмой и второй, четвертый, шестой, восьмой входы которого подключены соответственно к первым и вторым входам третьей, пятой, четвертой, шестой вычислительных ячеек.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические процессоры (см., например, патент РФ 2260837, кл. G06F 7/38, 2005 г.), которые реализуют шесть простых симметричных булевых функций, зависящих от шести аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических процессоров, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация восьми простых симметричных булевых функций, зависящих от восьми аргументов - входных двоичных сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический процессор (патент РФ 2260205, кл. G06F 7/38, 2005 г.), который содержит вычислительные ячейки и при n=8 реализует восемь простых симметричных булевых функций, зависящих от восьми аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относится низкое быстродействие, обусловленное тем, что минимальное время реализации восьми упомянутых функций превышает 8Δtя, где Δtя есть длительность задержки, вносимой вычислительной ячейкой.

Техническим результатом изобретения является повышение быстродействия за счет уменьшения времени реализации восьми простых симметричных булевых функций, зависящих от восьми аргументов - входных двоичных сигналов.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом процессоре, содержащем семь вычислительных ячеек, каждая из которых содержит элемент ИЛИ, подключенный первым, вторым входами и выходом соответственно к ее первому, второму входам и первому выходу, и элемент И, первый, второй входы и выход которого соединены соответственно с ее первым, вторым входами и вторым выходом, особенность заключается в том, что в него дополнительно введены двенадцать аналогичных упомянутым вычислительных ячеек, причем первый, второй входы i-й и первый, второй входы j=й вычислительных ячеек подключены соответственно к первым выходам (i+2)-й, (i+4)-й и вторым выходам (j-4)-й, (j-2)-й вычислительных ячеек, первые выходы i-й, j-й и вторые выходы i-й, j-й вычислительных ячеек соединены соответственно с i-ым входом одиннадцатой, вторым входом (j+2)-й и первым входом (i+8)-й, (j-6)-м входом пятнадцатой вычислительных ячеек, первый, второй выходы (i+8)-й, первый, второй входы семнадцатой и первый, второй входы восемнадцатой вычислительных ячеек подключены соответственно к i-ым входам двенадцатой, четырнадцатой, второму выходу тринадцатой, первому выходу четырнадцатой и второму выходу двенадцатой, первому выходу шестнадцатой вычислительных ячеек, i-й вход k-й (k∈{13, 16, 19}) вычислительной ячейки соединен с (3-i)-м выходом (k-3+i)-й вычислительной ячейки, а первые выходы одиннадцатой, тринадцатой, семнадцатой, девятнадцатой и вторые выходы девятнадцатой, восемнадцатой, шестнадцатой, пятнадцатой вычислительных ячеек являются соответственно первым, вторым, третьим, четвертым и пятым, шестым, седьмым, восьмым выходами логического процессора, первый, третий, пятый, седьмой и второй, четвертый, шестой, восьмой входы которого подключены соответственно к первым и вторым входам третьей, пятой, четвертой, шестой вычислительных ячеек.

На фиг.1 и фиг.2 представлены соответственно схема предлагаемого логического процессора и схема вычислительной ячейки, использованной при построении указанного процессора.

Логический процессор содержит вычислительные ячейки 11,…,119. Каждая вычислительная ячейка содержит элемент ИЛИ 2, подключенный первым, вторым входами и выходом соответственно к ее первому, второму входам и первому выходу, и элемент И 3, подсоединенный первым, вторым входами и выходом соответственно к ее первому, второму входам и второму выходу. Первый, второй входы ячейки 1i и первой, второй входы ячейки j=й подключены соответственно к первым выходам ячеек 1i+2, 1i+4 и вторым выходам ячеек 1j-4, 1j-2, первые выходы ячеек 1i, 1j и вторые выходы ячеек 1i, 1j соединены соответственно с i-ым входом ячейки 111, вторым входом ячейки 1j+2 и первым входом ячейки 1i+8, (j-6)-ым входом ячейки 115, первый, второй выходы ячейки 1i+8, первый, второй входы ячейки 117 и первый, второй входы ячейки 118 подключены соответственно к i-ым входам ячеек 112, 114, второму выходу ячейки 113, первому выходу ячейки 114 и второму выходу ячейки 112, первому выходу ячейки 116, i-й вход ячейки 1k(k∈{13, 16, 19}) соединен с (3-i)-ым выходом ячейки 1k-3+i, а первые выходы ячеек 111, 113, 117, 119 и вторые выходы ячеек 119, 118, 116, 115 являются соответственно первым, вторым, третьим, четвертым и пятым, шестым, седьмым, восьмым выходами логического процессора, первый, третий, пятый, седьмой и второй, четвертый, шестой, восьмой входы которого подключены соответственно к первым и вторым входам ячеек 13, 15, 14, 16.

Работа предлагаемого логического процессора осуществляется следующим образом. На его первый,…, восьмой входы подаются соответственно двоичные сигналы х1, …, х8∈{0,1}. Тогда сигналы y1, …, y8 (см. фиг.1) будут определяться выражениями

,

,

,

где q∈{0,4}; есть символы операций ИЛИ, И. В представленной ниже таблице приведены значения сигналов на выходах предлагаемого процессора при всех возможных наборах значений сигналов y1, …, y8.

№ набора y1 y2 y3 y4 y5 y6 y7 y8 z1 z2 z3 z4 z5 z6 z7 z8
1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
2 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0
3 1 1 0 0 0 0 0 0 1 1 0 0 0 0 0 0
4 1 1 1 0 0 0 0 0 1 1 1 0 0 0 0 0
5 1 1 1 1 Q 0 0 0 1 1 1 1 0 0 0 0
6 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0
7 1 0 0 0 1 0 0 0 1 1 0 0 0 0 0 0
8 1 1 0 0 1 0 0 0 1 1 1 0 0 0 0 0
9 1 1 1 0 1 0 0 0 1 1 1 1 0 0 0 0
10 1 1 1 1 1 0 0 0 1 1 1 1 1 0 0 0
11 0 0 0 0 1 1 0 0 1 1 0 0 0 0 0 0
12 1 0 0 0 1 1 0 0 1 1 1 0 0 0 0 0
13 1 1 0 0 1 1 0 0 1 1 1 1 0 0 0 0
14 1 1 1 0 1 1 0 0 1 1 1 1 1 0 0 0
15 1 1 1 1 1 1 0 0 1 1 1 1 1 1 0 0
16 0 0 0 0 1 1 1 0 1 1 1 0 0 0 0 0
17 1 0 0 0 1 1 1 0 1 1 1 1 0 0 0 0
18 1 1 0 0 1 1 1 0 1 1 1 1 1 0 0 0
19 1 1 1 0 1 1 1 0 1 1 1 1 1 1 0 0
20 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 0
21 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0
22 1 0 0 0 1 1 1 1 1 1 1 1 1 0 0 0
23 1 1 0 0 1 1 1 1 1 1 1 1 1 1 0 0
24 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0
25 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1

Таким образом, на r-м выходе предлагаемого процессора имеем

где xm1, …, xmr∈{x1, …, x8} (1≤m1<…<mr≤8); есть количество неповторяющихся конъюнкций xm1…xmr, определяемое как число сочетаний из восьми по r. Следовательно, zrr, где τr, есть r-я. простая симметричная булевая функция восьми аргументов (см. стр.126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974 г.).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический процессор обладает более высоким по сравнению с прототипом быстродействием, так как реализует восемь простых симметричных булевых функций, зависящих от восьми аргументов - входных двоичных сигналов, за время, не превышающее 7Δtя, где Δtя - длительность задержки, вносимой вычислительной ячейкой.

Логический процессор, предназначенный для реализации восьми простых симметричных булевых функций, зависящих от восьми аргументов - входных двоичных сигналов, содержащий семь вычислительных ячеек, каждая из которых содержит элемент ИЛИ, подключенный первым, вторым входами и выходом соответственно к ее первому, второму входам и первому выходу, и элемент И, первый, второй входы и выход которого соединены соответственно с ее первым, вторым входами и вторым выходом, отличающийся тем, что в него дополнительно введены двенадцать аналогичных упомянутым вычислительных ячеек, причем первый, второй входы i-й и первый, второй входы j-й вычислительных ячеек подключены соответственно к первым выходам (i+2)-й, (i+4)-й и вторым выходам (j-4)-й, (j-2)-й вычислительных ячеек, первые выходы i-й, j-й и вторые выходы i-й, j-й вычислительных ячеек соединены соответственно с i-м входом одиннадцатой, вторым входом (j+2)-й и первым входом (i+8)-й, (j-6)-м входом пятнадцатой вычислительных ячеек, первый, второй выходы (i+8)-й, первый, второй входы семнадцатой и первый, второй входы восемнадцатой вычислительных ячеек подключены соответственно к i-м входам двенадцатой, четырнадцатой, второму выходу тринадцатой, первому выходу четырнадцатой и второму выходу двенадцатой, первому выходу шестнадцатой вычислительных ячеек, i-й вход k-й (k∈{13, 16, 19}) вычислительной ячейки соединен с (3-i)-м выходом (k-3+i)-й вычислительной ячейки, а первые выходы одиннадцатой, тринадцатой, семнадцатой, девятнадцатой и вторые выходы девятнадцатой, восемнадцатой, шестнадцатой, пятнадцатой вычислительных ячеек являются соответственно первым, вторым, третьим, четвертым и пятым, шестым, седьмым, восьмым выходами логического процессора, первый, третий, пятый, седьмой и второй, четвертый, шестой, восьмой входы которого подключены соответственно к первым и вторым входам третьей, пятой, четвертой, шестой вычислительных ячеек.
ЛОГИЧЕСКИЙ ПРОЦЕССОР
ЛОГИЧЕСКИЙ ПРОЦЕССОР
ЛОГИЧЕСКИЙ ПРОЦЕССОР
ЛОГИЧЕСКИЙ ПРОЦЕССОР
Источник поступления информации: Роспатент

Showing 11-20 of 75 items.
27.08.2013
№216.012.6583

Амплитудный фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Технический результат - уменьшение аппаратурных...
Тип: Изобретение
Номер охранного документа: 0002491624
Дата охранного документа: 27.08.2013
27.08.2013
№216.012.6584

Реляторный модуль

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др. Техническим результатом изобретения является уменьшение аппаратурных...
Тип: Изобретение
Номер охранного документа: 0002491625
Дата охранного документа: 27.08.2013
27.08.2013
№216.012.6585

Адресный идентификатор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является расширение функциональных возможностей адресного идентификатора за...
Тип: Изобретение
Номер охранного документа: 0002491626
Дата охранного документа: 27.08.2013
27.10.2013
№216.012.7b1f

Логический модуль

Изобретение предназначено для реализации симметричных логических функций и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является обеспечение реализации любой из трех простых симметричных булевых функций, зависящих...
Тип: Изобретение
Номер охранного документа: 0002497181
Дата охранного документа: 27.10.2013
27.10.2013
№216.012.7b28

Функциональный формирователь

Изобретение предназначено для воспроизведения функций непрерывной логики и может быть использовано в системах вычислительной техники как средство логической обработки континуальных данных. Техническим результатом является обеспечение воспроизведения произвольной непрерывно-логической функции,...
Тип: Изобретение
Номер охранного документа: 0002497190
Дата охранного документа: 27.10.2013
20.01.2014
№216.012.98d6

Устройство сравнения двоичных чисел

Устройство относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является упрощение устройства. Устройство содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, четыре замыкающих и четыре размыкающих...
Тип: Изобретение
Номер охранного документа: 0002504825
Дата охранного документа: 20.01.2014
20.01.2014
№216.012.98d7

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит n D-триггеров, n элементов ИЛИ-НЕ, n размыкающих ключей и n...
Тип: Изобретение
Номер охранного документа: 0002504826
Дата охранного документа: 20.01.2014
20.01.2014
№216.012.9921

Аналоговый мультиплексор

Изобретение предназначено для воспроизведения функций многозначной логики и может быть использовано в системах вычислительной техники как средство обработки многозначных данных. Техническим результатом является обеспечение реализации произвольной k-значной логической функции, зависящей от n...
Тип: Изобретение
Номер охранного документа: 0002504900
Дата охранного документа: 20.01.2014
20.02.2014
№216.012.a379

Устройство сравнения двоичных чисел

Изобретение относится к вычислительной технике и может быть использовано в цифровых компараторах, ассоциативных процессорах и машинах баз данных. Техническим результатом является упрощение устройства за счет обеспечения однородности аппаратурного состава. Устройство сравнения двоичных чисел...
Тип: Изобретение
Номер охранного документа: 0002507564
Дата охранного документа: 20.02.2014
10.05.2014
№216.012.bf89

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для логической обработки синхронизированных по переднему фронту положительных импульсных сигналов x,…,x∈{0,1}, имеющих длительности τ,…,τ Техническим результатом является обеспечение воспроизведения любой из операций...
Тип: Изобретение
Номер охранного документа: 0002514782
Дата охранного документа: 10.05.2014
Showing 11-20 of 412 items.
20.02.2013
№216.012.2769

Карниз крыши здания

Изобретение относится к области строительства, в частности к карнизу крыши зданий. Технический результат изобретения заключается в повышении эксплуатационной надежности крыши. Карниз крыши здания содержит размещенный на нем нагревательный элемент, соединенный по концам с клеммами для...
Тип: Изобретение
Номер охранного документа: 0002475609
Дата охранного документа: 20.02.2013
27.02.2013
№216.012.2bf1

Система открытого горячего водоснабжения промышленного объекта

Изобретение относится к области теплоэнергетики и может быть использовано в открытых системах промышленного горячего водоснабжения, оборудованных преимущественно паровыми котлами низкого и среднего давления. Система открытого горячего водоснабжения промышленного объекта содержит водопровод,...
Тип: Изобретение
Номер охранного документа: 0002476776
Дата охранного документа: 27.02.2013
10.04.2013
№216.012.324e

Вибросмеситель

Изобретение относится к вибросмесителям и может быть применено для приготовления однородных смесей и эмульсий. Вибросмеситель содержит корпус с входным и выходным патрубками, кавитатор, магнитопровод с зубьями и намагничивающими обмотками, связанными с устройством управления. Корпус из...
Тип: Изобретение
Номер охранного документа: 0002478421
Дата охранного документа: 10.04.2013
10.04.2013
№216.012.324f

Электромагнитный смеситель

Изобретение относится к электромагнитным смесителям и может быть применено для приготовления однородных смесей и эмульсий в промышленности. Смеситель содержит входной и выходной патрубки, магнитопровод с зубьями и намагичивающими обмотками, связанными с устройством управления, а также якорь в...
Тип: Изобретение
Номер охранного документа: 0002478422
Дата охранного документа: 10.04.2013
20.04.2013
№216.012.3665

Контейнер для мусора

Изобретение относится к санитарно-техническому оборудованию в коммунальном хозяйстве, в частности к устройствам для сбора бытовых отходов. Контейнер содержит корпус для размещения и извлечения мусорного бака, снабженный дверью и крышкой с отверстием для загрузки мусора с подвижной секторной...
Тип: Изобретение
Номер охранного документа: 0002479478
Дата охранного документа: 20.04.2013
20.04.2013
№216.012.3741

Карниз крыши здания

Изобретение относится к области строительства, в частности к карнизу крыши здания. Технический результат изобретения заключается в повышении эксплуатационной надежности крыши. Карниз крыши здания с консольным свесом кровли снабжен элементами для намерзания воды с образованием сосулек,...
Тип: Изобретение
Номер охранного документа: 0002479698
Дата охранного документа: 20.04.2013
20.04.2013
№216.012.3742

Карниз крыши здания

Изобретение относится к области строительства, в частности к карнизу крыши здания. Технический результат изобретения заключается в повышении эксплуатационной надежности крыши. Карниз крыши с консольным свесом кровли снабжен элементами для намерзания воды с образования сосулек. Элементы...
Тип: Изобретение
Номер охранного документа: 0002479699
Дата охранного документа: 20.04.2013
27.04.2013
№216.012.39a8

Устройство для микроподачи заготовок при шлифовании

Изобретение относится к абразивной обработке и может быть использовано в машиностроении и приборостроении при окончательной обработке заготовок шлифованием. Устройство содержит основание, расположенную параллельно ему верхнюю плиту и силовой элемент. В основании и верхней плите закреплены две...
Тип: Изобретение
Номер охранного документа: 0002480321
Дата охранного документа: 27.04.2013
27.04.2013
№216.012.39a9

Устройство для микроподачи заготовок при шлифовании

Изобретение относится к абразивной обработке и может быть использовано в машиностроении и приборостроении при окончательной обработке заготовок шлифованием. Устройство содержит основание, расположенную параллельно ему верхнюю плиту и силовой элемент. В основании и верхней плите закреплены две...
Тип: Изобретение
Номер охранного документа: 0002480322
Дата охранного документа: 27.04.2013
27.04.2013
№216.012.3a9a

Устройство для удаления сосулек с крыши здания

Изобретение относится к области строительства, в частности к устройству для удаления сосулек с крыши здания. Устройство содержит прикрепленный вдоль края крыши, например, к наклонному козырьку, нагревательный элемент, соединенный с клеммами для подключения источника электрического сигнала....
Тип: Изобретение
Номер охранного документа: 0002480563
Дата охранного документа: 27.04.2013
+ добавить свой РИД