×
29.02.2020
220.018.0773

Результат интеллектуальной деятельности: Триггерный логический элемент И на полевых транзисторах

Вид РИД

Изобретение

№ охранного документа
0002715178
Дата охранного документа
25.02.2020
Аннотация: Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и может быть использовано в блоках вычислительной техники, построенных на логических элементах. Техническим результатом является повышение нагрузочной способности триггерного логического элемента И на полевых транзисторах. Устройство содержит четыре полевых транзистора, пять резисторов и источник питающего постоянного напряжения. 2 ил.

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть применено в блоках вычислительной техники, построенных на логических элементах.

Известна схема, реализирующая логическую операцию И [1 Опадчий Ю.Ф., Глудкин О.П., Гуров А.И. Аналоговая и цифровая электроника. - М.: Горячая линия - Телеком, 2003, стр. 515, рис. 14.8, а], содержащая три логических элемента и источник питающего постоянного напряжения. При реализации двухвходового варианта логических элементов на полевых транзисторах она состоит из девяти полевых транзисторов и источника питающего постоянного напряжения [2 Гольденберг Л.М. Импульсные и цифровые устройства. - М.: Связь, 1973, стр. 185, рис. 2.61, а].

Недостаток её заключается в том, что у неё малая нагрузочная способность, т.к. сила электрического тока внешней нагрузки определяется силой электрического тока одного полевого транзистора. Если бы удалось получить, что сила тока нагрузки равнялась сумме токов двух и более транзисторов, то это повысило бы нагрузочную способность приведённой схемы.

Наиболее близкой по технической сущности и достигаемому результату является выбранная в качестве прототипа схема, реализующая логическую операцию И [1, стр. 516, рис. 14.9, б], содержащая два логических элемента И-НЕ и источник питающего постоянного напряжения. При реализации двухвходового варианта логических элементов на полевых транзисторах она включает в себя шесть полевых транзисторов и источник питающего постоянного напряжения. [2, стр. 185, рис. 2.61, б].

Недостаток её заключается в том, что у неё малая нагрузочная способность, т.к. сила электрического тока внешней нагрузки определяется силой тока одного полевого транзистора. Если бы удалось получить, что сила тока нагрузки равнялась сумме силы токов двух транзисторов, то это повысило бы нагрузочную способность обсуждаемой схемы.

Задача, на решение которой направлено изобретение, состоит в повышении нагрузочной способности триггерного логического элемента И на полевых транзисторах.

Это достигается тем, что в триггерный логический элемент И на полевых транзисторах, содержащий источник питающего постоянного напряжения, общая шина (минусовой вывод) которого заземлена, последовательно соединённые первый и второй полевые транзисторы с индуцированными каналами n-типа, выводы затворов которых образуют относительно «земли» первый и второй входы логического элемента, подложки обоих полевых транзисторов и истока второго транзистора заземлены, также имеется третий полевой транзистор тоже с индуцированным каналом n-типа, подложка которого соединена с его истоком, введены пять дополнительных резисторов и дополнительный полевой транзистор с индуцированным каналом p-типа, последовательно между собой включены первый дополнительный резистор, третий полевой транзистор и второй дополнительный резистор, свободный вывод первого дополнительного резистора подключен к выходу (плюсовой вывод) источника питающего постоянного напряжения, общий вывод этого резистора и стока третьего полевого транзистора подсоединен к стоку первого полевого транзистора, последовательно между собой включены третий дополнительный резистор, дополнительный полевой транзистор и четвертый дополнительный резистор, свободный вывод третьего дополнительного резистора подключен к общему выводу первого дополнительного резистора и выхода источника питающего постоянного напряжения, затвор дополнительного полевого транзистора подсоединен к общему выводу первого дополнительного резистора, стоков первого и третьего полевых транзисторов, подложка дополнительного полевого транзистора соединена с его истоком, общий вывод стока последнего полевого транзистора и четвертого дополнительного резистора подключен к затвору третьего полевого транзистора, свободный вывод четвертого дополнительного резистора соединен со свободным выводом второго дополнительного резистора и их общий вывод образует относительно «земли» выход логического элемента, пятый дополнительный резистор включен между «землей» и общим выводом третьего дополнительного резистора, истока и подложки дополнительного полевого транзистора.

Сущность изобретения поясняется схемой триггерного логического элемента И на полевых транзисторах (фиг.1) и его таблицей истинности (фиг.2).

В триггерном логическом элементе И на полевых транзисторах (фиг.1) общая шина (минусовой вывод) источника 1 питающею постоянного напряжения заземлена. Последовательно между собой включены полевые транзисторы 2 и 3 с индуцированными каналами n-типа. Подложки обоих полевых транзисторов заземлены, а выводы затворов образуют относительно «земли» первый х1 и второй х2 входы логического элемента И исток полевого транзистора 3 заземлен.

Последовательно между собой включены резистор 4, полевой транзистор 5 с индуцированным каналом n-типа и резистор 6. Свободный вывод резистора 4 подключен к выходу (плюсовой вывод) источника 1 питающего постоянного напряжения. Общий вывод этого резистора и стока полевого транзистора 5 подсоединён к стоку полевого транзистора 2. Подложка полевого транзистора 5 соединена с его истоком.

Последовательно включены резистор 7, полевой транзистор 8 с индуцированным каналом р-типа и резистор 9. Свободный вывод резистора 7 подключен к общему вывод резистора 4 и выхода источника 1 питающего постоянного напряжения. Затвор полевого транзистора 8 подсоединен к общему выводу резистора 4, стоков полевых транзисторов 2 и 5. Подложка полевого 8 соединена с общим выводом истока этого транзистора и резистора 7. Общий вывод стока транзистора 8 и резистора 9 соединен с затвором полевого транзистора 5. Свободный вывод резистора 9 подключен к свободному выводу резистора 6 и их общий вывод образует относительно «земли» выход у логического элемента. Резистор 10 включен между землей и общим выводом резистора 7, истока и подложки полевого транзистора 8. Для наглядности на фиг.1 пунктирными линиями приведен резистор Rн, который условно отображает внешнюю нагрузку логического элемента. Часть схемы на фиг.1 на полевых транзисторах 5, 8 и резисторах 4, 6, 7 и 9 является триггером на полевых транзисторах противоположного типа проводимости.

Триггерный логический элемент и на полевых транзисторах работает следующим образом. В цифровой электронике используются входные и выходные электрические сигналы с низким и высоким уровнем напряжения. Низкий уровень – уровень логического нуля соответствует значениям напряжения в районе нуля (ближе к нулю), высокий уровень – уровень логической единицы соответствует значениям напряжения в районе единиц вольт (нередко в районе четырех вольт). Работа двухвходового логического элемента И отображается известной таблицей истинности (фиг.2), где N – номер строки по порядку, х1 и х2 – условное отображение входных сигналов и у – условное отображение выходного сигнала.

Первая строка таблицы истинности (фиг.2) соответствует тому, что на двух входах х1, х2 имеется уровень логической единицы (высокий уровень напряжения). Тогда полевые транзисторы 2, 3 находятся в проводящем электрический ток состоянии. Напряжение на резисторе 4 от этого тока тоже поддерживает транзистор 8 с индуцированным р-каналом в проводящем электрический ток состоянии с учетом напряжения на резисторе 7 от электрического тока, замыкающегося через резисторы 7 и 10. Ток стока транзистора 8 создает на резисторе 9 падение напряжения, превышающее значение порогового напряжения полевого транзистора 5 и он проводит электрический ток. Электрические токи двух полевых транзисторов 5 и 8 создают на внешней нагрузке логического элемента высокий уровень напряжения – уровень логической единицы.

В соответствии со 2, 3 и 4 строками таблицы истинности (фиг.2) на один из входов или на оба входа х1, х2 подается низкий уровень напряжения – уровень логического нуля. Тогда составляющая электрического тока от цепи из полевых транзисторов 2, 3 через резистор 4 отсутствует. Можно обеспечить значение силы электрического тока через резисторы 7 и 10 и соответственно значение напряжения на резисторе 7 достаточное для перевода полевого транзистора в непроводящий электрический ток состояние. Тогда отсутствуют ток стока транзистора 8 и соответственно напряжение на резисторе 9. Это напряжение теперь имеется на затворе транзистора 5 и обеспечивает его непроводящий электрический ток состояние. В результате на внешней нагрузке логического элемента имеется уровень логического нуля.

Таким образом, в триггерном логическом элементе И на полевых транзисторах сила электрического тока внешней нагрузки равна сумме силы токов двух транзисторов 5 и 8, что повышает его нагрузочную способность.

Триггерный логический элемент И на полевых транзисторах, содержащий источник питающего постоянного напряжения, общая шина (минусовой вывод) которого заземлена, последовательно соединённые первый и второй полевые транзисторы с индуцированными каналами n-типа, выводы затворов которых образуют относительно «земли» первый и второй входы логического элемента, подложки обоих полевых транзисторов и истока второго транзистора заземлены, также имеется третий полевой транзистор тоже с индуцированным каналом n-типа, подложка которого соединена с его истоком, отличающийся тем, что в него введены пять дополнительных резисторов и дополнительный полевой транзистор с индуцированным каналом p-типа, последовательно между собой включены первый дополнительный резистор, третий полевой транзистор и второй дополнительный резистор, свободный вывод первого дополнительного резистора подключен к выходу (плюсовой вывод) источника питающего постоянного напряжения, общий вывод этого резистора и стока третьего полевого транзистора подсоединен к стоку первого полевого транзистора, последовательно между собой включены третий дополнительный резистор, дополнительный полевой транзистор и четвертый дополнительный резистор, свободный вывод третьего дополнительного резистора подключен к общему выводу первого дополнительного резистора и выхода источника питающего постоянного напряжения, затвор дополнительного полевого транзистора подсоединен к общему выводу первого дополнительного резистора, стоков первого и третьего полевых транзисторов, подложка дополнительного полевого транзистора соединена с его истоком, общий вывод стока последнего полевого транзистора и четвертого дополнительного резистора подключен к затвору третьего полевого транзистора, свободный вывод четвертого дополнительного резистора соединен со свободным выводом второго дополнительного резистора и их общий вывод образует относительно «земли» выход логического элемента, пятый дополнительный резистор включен между «землей» и общим выводом третьего дополнительного резистора, истока и подложки дополнительного полевого транзистора.
Триггерный логический элемент И на полевых транзисторах
Триггерный логический элемент И на полевых транзисторах
Источник поступления информации: Роспатент

Показаны записи 111-120 из 320.
20.01.2018
№218.016.0ff5

Воздухоочищающее вентилируемое ограждение здания

Изобретение относится к строительству и может быть использовано при изготовлении вентилируемых стеновых ограждений, позволяющих утилизировать тепло наружного воздуха и тепловые потери здания в летний и зимний периоды и одновременно очищать уличный воздух от вредных примесей. Технический...
Тип: Изобретение
Номер охранного документа: 0002633621
Дата охранного документа: 16.10.2017
20.01.2018
№218.016.121f

Устройство для поиска минимального значения интенсивности размещения в полносвязных матричных системах при двунаправленной передаче информации

Изобретение относится к области моделирования комбинаторных задач при проектировании вычислительных систем (ВС). Технической результат заключается в расширении области применения устройства за счет введения средств для поиска минимального значения интенсивности размещения в полносвязных...
Тип: Изобретение
Номер охранного документа: 0002634198
Дата охранного документа: 24.10.2017
20.01.2018
№218.016.126a

Устройство для ускоренного вычисления матрицы неполного параллелизма

Изобретение относится к области цифровой вычислительной техники и предназначено для ускоренного вычисления матрицы неполного параллелизма при распараллеливании линейных участков последовательных программ для вычислительных систем. Технический результат заключается в увеличении быстродействия...
Тип: Изобретение
Номер охранного документа: 0002634200
Дата охранного документа: 24.10.2017
20.01.2018
№218.016.1280

Параллельный логический мультиконтроллер

Изобретение относится к построению коммутационных средств мультипроцессорных вычислительных и управляющих систем, абонентских систем связи с децентрализованным управлением и информационно-измерительных систем. Технический результат заключается в повышении скорости выполнения барьерной...
Тип: Изобретение
Номер охранного документа: 0002634199
Дата охранного документа: 24.10.2017
20.01.2018
№218.016.1397

Способ изготовления аккумулятора свинцово-кислотной системы с поверхностными электродами

Изобретение относится к химическим источникам тока, а именно к производству свинцово-кислотных аккумуляторов различных назначений: тяговых, стационарных, стартерных, и может быть использовано в автомобильном, железнодорожном, водном транспорте, электрических подстанциях, где требуются...
Тип: Изобретение
Номер охранного документа: 0002634591
Дата охранного документа: 01.11.2017
20.01.2018
№218.016.17d5

Способ получения антибактериальной композиции, содержащей основной ацетат меди

Изобретение относится к технологии получения противоожоговых и ранозаживляющих лекарственных средств и может быть использовано в медицинской практике. Предлагается способ получения антибактериальной композиции, включающей основный ацетат меди, смешением растворов ацетата меди с концентрацией...
Тип: Изобретение
Номер охранного документа: 0002635505
Дата охранного документа: 13.11.2017
20.01.2018
№218.016.191a

Способ деперсонализации персональных данных

Изобретение относится к области защиты информации, хранимой в информационных системах персональных данных (ИСПДн), от несанкционированного доступа (НСД) и может быть использовано на стадиях разработки и оптимизации ИСПДн в защищенном исполнении. Техническим результатом является повышение уровня...
Тип: Изобретение
Номер охранного документа: 0002636106
Дата охранного документа: 20.11.2017
20.01.2018
№218.016.1dc6

Трехслойная ресурсосберегающая железобетонная панель

Изобретение относится к строительству, в частности к ограждающим конструкциям промышленных зданий. Трехслойная ресурсоберегающая железобетонная панель включает теплоизоляционный слой, наружный и внутренний железобетонные слои, связанные между собой жесткими связями, выполненными в виде...
Тип: Изобретение
Номер охранного документа: 0002640838
Дата охранного документа: 12.01.2018
13.02.2018
№218.016.204b

Мельница

Изобретение относится к бытовой и промышленной технике и может быть использовано для размола пищевых продуктов (кофе, зерна, травяного лекарственного и технического сырья), а также в промышленности и, в частности, для получения нанопорошков. Мельница содержит электродвигатель и систему размола,...
Тип: Изобретение
Номер охранного документа: 0002641577
Дата охранного документа: 18.01.2018
13.02.2018
№218.016.2188

Фильтр для очистки воздуха

Изобретение относится к очистке сжатого воздуха, особенно от туманов, в разных отраслях народного хозяйства, преимущественно на крупных компрессорных станциях со значительным суточным расходом сжатого воздуха. Фильтр для очистки воздуха содержит корпус с коническим днищем, выполненным с...
Тип: Изобретение
Номер охранного документа: 0002641824
Дата охранного документа: 22.01.2018
Показаны записи 71-75 из 75.
15.05.2023
№223.018.5c9c

Триггерный логический элемент и/или на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: повышение нагрузочной способности триггерного логического элемента И/ИЛИ на полевых транзисторах. Сущность: триггерный логический элемент И/ИЛИ на полевых транзисторах содержит шесть...
Тип: Изобретение
Номер охранного документа: 0002759863
Дата охранного документа: 18.11.2021
21.05.2023
№223.018.6a43

Триггерный логический элемент или-не на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Техническим результатом изобретения является повышение нагрузочной способности триггерного...
Тип: Изобретение
Номер охранного документа: 0002795046
Дата охранного документа: 28.04.2023
21.05.2023
№223.018.6a44

Триггерный логический элемент или-не на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Техническим результатом изобретения является повышение нагрузочной способности триггерного...
Тип: Изобретение
Номер охранного документа: 0002795046
Дата охранного документа: 28.04.2023
05.06.2023
№223.018.7766

Триггерный логический элемент и/и-не на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат заключается в повышении нагрузочной способности триггерного логического элемента И/И-НЕ на полевых транзисторах. Триггерный логический элемент И/И-НЕ на полевых транзисторах содержит...
Тип: Изобретение
Номер охранного документа: 0002763585
Дата охранного документа: 30.12.2021
05.06.2023
№223.018.776d

Триггерный логический элемент не/или/и/или-не/и-не на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: повышение нагрузочной способности триггерного логического элемента НЕ/ИЛИ/И/ИЛИ-НЕ/И-НЕ на полевых транзисторах. Сущность: триггерный логический элемент НЕ/ИЛИ/И/ИЛИ-НЕ/И-НЕ на полевых...
Тип: Изобретение
Номер охранного документа: 0002763152
Дата охранного документа: 27.12.2021
+ добавить свой РИД