×
31.01.2020
220.017.fba4

Результат интеллектуальной деятельности: ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "РАВНОЗНАЧНОСТЬ"

Вид РИД

Изобретение

Аннотация: Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в повышении быстродействия устройств преобразования информации. Предложено схемное решение, обеспечивающее токовый пороговый логический элемент «Равнозначность», в котором внутреннее преобразование информации производится в токовой форме сигналов и результат преобразования сигналов независим от погрешностей преобразования в пределах 0,5 кванта тока I. 1 табл., 4 ил.

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи цифровой информации и т.п.

В различных вычислительных и управляющих системах широко используются логические элементы «Равнозначность» (ЛЭ), реализованные на основе эмиттерно-связанной логики [1-9], работающие по законам булевой алгебры и имеющие по выходу два логических состояния «0» и «1», характеризующихся низким и высоким потенциалами.

В работе [10], а также монографиях соавтора настоящей заявки [11-12] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока I0. Заявляемое устройство «Равнозначность» относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте US 5.742.154 («Multi-stage current feedback amplifier», МПК H03F 3/30, 1998 г.). Он содержит (фиг. 1) первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, причем эмиттеры первого 4 и третьего 7 входных транзисторов объединены, эмиттеры второго 5 и четвертого 8 входных транзисторов объединены, первое 10 токовое зеркало согласовано с первой 11 шиной источника питания и его выход связан с выходом 3 устройства, второе 12 токовое зеркало согласовано со второй 13 шиной источника питания и содержит выход 14, вспомогательный 15 источник опорного тока.

Существенный недостаток известного логического элемента состоит в том, что он не предоставляет возможность работы с токовыми пороговыми сигналами, что в конечном итоге приводит к снижению его быстродействия. Это не позволяет создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов. В первую очередь это связано с тем, что известная схема имеет погрешности преобразования сигналов, происходящие на каждой операции, эти погрешности неизбежно суммируются в выходном сигнале и могут приводить к заметным общим отклонениям от уровней опорных сигналов. Применение пороговых функций и соответствующих им пороговых элементов, кроме реализации заданной логической функции, обеспечивает масштабирование и нормализацию уровней выходных сигналов, и тем самым устраняет все погрешности сигналов, возникающие до порогового элемента.

Основная задача предлагаемого изобретения состоит в создании логического элемента «Равнозначность», в котором внутреннее преобразование информации производится в токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [11-12].

Поставленная задача решается тем, что в логическом элементе (фиг.1), содержащем первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, причем эмиттеры первого 4 и третьего 7 входных транзисторов объединены, эмиттеры второго 5 и четвертого 8 входных транзисторов объединены, первое 10 токовое зеркало согласовано с первой 11 шиной источника питания и его выход связан с выходом 3 устройства, второе 12 токовое зеркало согласовано со второй 13 шиной источника питания и содержит выход 14, вспомогательный 15 источник опорного тока, предусмотрены новые элементы и связи – второе 12 токовое зеркало содержит дополнительный 16 выход, в схему введены первый 17, второй 18 и третий 19 дополнительные источники опорного тока, первый 20, второй 21, третий 22 и четвертый 23 дополнительные транзисторы, первый 24 и второй 25 дополнительные источники напряжения смещения, первый 1 и второй 2 входы устройства подключены ко входу второго 12 токового зеркала, выход 14 второго 12 токового зеркала согласован с первой 11 шиной источника питания через вспомогательный 15 источник опорного тока и соединён с объединёнными эмиттерами второго 5 и четвертого 8 входных транзисторов, а также базой третьего 22 дополнительного транзистора, база четвертого 23 дополнительного транзистора подключена ко второму 25 дополнительному источнику напряжения смещения, эмиттеры третьего 22 и четвертого 23 дополнительных транзисторов объединены и согласованы со второй 13 шиной источника питания через третий 19 дополнительный источник опорного тока, дополнительный 16 выход второго 12 токового зеркала согласован с первой 11 шиной источника питания через первый 17 дополнительный источник опорного тока и соединён с объединёнными эмиттерами первого 4 и третьего 7 входных транзисторов, а также базой первого 20 дополнительного транзистора, база второго 21 дополнительного транзистора подключена к первому 24 дополнительному источнику напряжения смещения, эмиттеры первого 20 и второго 21 дополнительных транзисторов объединены и согласованы со второй 13 шиной источника питания через второй 18 дополнительный источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов согласованы со второй 13 шиной источника питания, коллекторы третьего 7 и четвертого 8 входных, а также второго 21 и третьего 22 дополнительных транзисторов согласованы с первой 11 шиной источника питания, коллекторы первого 20 и четвертого 23 дополнительных транзисторов объединены и подключены ко входу первого 10 токового зеркала.

На чертеже фиг. 1 показана схема прототипа, а на чертеже фиг. 2 –схема заявляемого токового порогового логического элемента «Равнозначность» на биполярных транзисторах в соответствии с формулой изобретения.

На чертеже фиг. 3 представлена схема токового порогового логического элемента «Равнозначность» фиг. 2 в среде компьютерного моделирования Cadence на моделях полевых транзисторов XB06.

На чертеже фиг. 4 приведены осциллограммы входных и выходных сигналов схемы элемента «Равнозначность» фиг. 3.

Токовый пороговый логический элемент «Равнозначность» фиг. 2 содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 и второй 5 входные транзисторы с объединенными базами, которые подключены к первому 6 источнику напряжения смещения, третий 7 и четвертый 8 входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму 9 источнику напряжения смещения, причем эмиттеры первого 4 и третьего 7 входных транзисторов объединены, эмиттеры второго 5 и четвертого 8 входных транзисторов объединены, первое 10 токовое зеркало согласовано с первой 11 шиной источника питания и его выход связан с выходом 3 устройства, второе 12 токовое зеркало согласовано со второй 13 шиной источника питания и содержит выход 14, вспомогательный 15 источник опорного тока. Второе 12 токовое зеркало содержит дополнительный 16 выход, в схему введены первый 17, второй 18 и третий 19 дополнительные источники опорного тока, первый 20, второй 21, третий 22 и четвертый 23 дополнительные транзисторы, первый 24 и второй 25 дополнительные источники напряжения смещения, первый 1 и второй 2 входы устройства подключены ко входу второго 12 токового зеркала, выход 14 второго 12 токового зеркала согласован с первой 11 шиной источника питания через вспомогательный 15 источник опорного тока и соединён с объединёнными эмиттерами второго 5 и четвертого 8 входных транзисторов, а также базой третьего 22 дополнительного транзистора, база четвертого 23 дополнительного транзистора подключена ко второму 25 дополнительному источнику напряжения смещения, эмиттеры третьего 22 и четвертого 23 дополнительных транзисторов объединены и согласованы со второй 13 шиной источника питания через третий 19 дополнительный источник опорного тока, дополнительный 16 выход второго 12 токового зеркала согласован с первой 11 шиной источника питания через первый 17 дополнительный источник опорного тока и соединён с объединёнными эмиттерами первого 4 и третьего 7 входных транзисторов, а также базой первого 20 дополнительного транзистора, база второго 21 дополнительного транзистора подключена к первому 24 дополнительному источнику напряжения смещения, эмиттеры первого 20 и второго 21 дополнительных транзисторов объединены и согласованы со второй 13 шиной источника питания через второй 18 дополнительный источник опорного тока, коллекторы первого 4 и второго 5 входных транзисторов согласованы со второй 13 шиной источника питания, коллекторы третьего 7 и четвертого 8 входных, а также второго 21 и третьего 22 дополнительных транзисторов согласованы с первой 11 шиной источника питания, коллекторы первого 20 и четвертого 23 дополнительных транзисторов объединены и подключены ко входу первого 10 токового зеркала.

Рассмотрим работу предлагаемой схемы ЛЭ фиг.2.

Функция «Равнозначность» на основе пороговых функций может быть реализована следующим выражением:

y=((x1+x2)<1)+(x1+x2>1). (1)

Для схемотехнической реализации (фиг. 2) вычисляем сумму значений аргументов и с помощью компараторов (ДК) сравниваем со значениями 0,5I0, 1,5I0 т.е. реализуем операции sign((x1+x2 )<0,5I0 ) и sign((x1+x2)>1,5I0),а затем производим суммирование выходных токов ДК.

Таблица истинности функции «Равнозначность»:

x1 x2 y
0 0 1
0 1 0
1 0 0
1 1 1

Следовательно, первое неравенство дает «1» при нулевых значениях обоих аргументов, а второе неравенство дает «1» при единичных значениях обоих аргументов.

Входные переменные «x1», «x2» суммируются, а эта сумма в виде кванта втекающего тока поступает на вход второго 12 токового зеркала. Выходной сигнал с выхода 14 второго 12 токового зеркала подается на объединённые эмиттеры второго 5 и четвертого 8 входных транзисторов, а также на базу третьего 22 дополнительного входного транзистора, где вычитается втекающий ток вспомогательного 15 источника опорного тока. Режимы работы второго 5 и четвертого 8 входных транзисторов задаются значениями напряжений первого 6 и второго 9 источников напряжения смещения. Третий 22 и четвертый 23 дополнительные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу третьего 22 дополнительного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 1,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При положительной разности сигналов (x1+x2)– 1,5 ток третьего 19 дополнительного источника опорного тока через коллектор четвертого 23 дополнительного транзистора в виде кванта тока подается на вход первого 10 токового зеркала. Выходной сигнал с дополнительного 16 выхода второго 12 токового зеркала подается на объединённые эмиттеры первого 4 и третьего 7 входных транзисторов, а также на базу первого 20 дополнительного входного транзистора, где вычитается втекающий ток первого 17 дополнительного источника опорного тока. Режимы работы первого 4 и третьего 7 входных транзисторов задаются значениями напряжений первого 6 и второго 9 источников напряжения смещения. Первый 20 и второй 21 дополнительные транзисторы образуют дифференциальный каскад (ДК), переключение коллекторных токов этих транзисторов определяется сигналом, поступающим на базу первого 20 дополнительного транзистора. ДК в данном случае выполняет функции порогового элемента, выполняя сравнение переменной  (x1+x2) c пороговым уровнем 0,5I0. Выбор такого порогового уровня обеспечивает независимость результатов преобразования сигналов от погрешностей преобразования в пределах 0,5 кванта тока I0. При отрицательной разности сигналов (x1+x2)–0,5 ток второго 18 дополнительного источника опорного тока через коллектор второго 21 дополнительного транзистора в виде кванта тока подается на первое 10 токовое зеркало, где суммируется с квантом тока с коллектора четвертого 23 дополнительного транзистора и преобразуется в равный ему втекающий ток, а затем передаётся на выход 3 устройства.

Показанные на фиг. 4 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение токового порогового логического элемента «Равнозначность» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 5.742.154, 1998 г.

2. Патент US 6.680.625, 2004 г.

3. Патент SU 826566, 1981 г.

4. Патент SU 1621164, 1991 г.

5. Патент US 6.573.758, 2003 г.

6. Патент US 5.155.387, 1992 г.

7. Патент US 4.713.790, 1987 г.

8. Патент US 5.583.456, 1996 г.

9. Патент SU 1262721, 1986 г.

10. Малюгин В. Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. № 4. С. 84-93.

11. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. – Таганрог: ТРТУ, 2001. – 147с.

12. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие Таганрог. – ТРТУ, 2004 г., 118 с.

Токовый пороговый логический элемент «Равнозначность», содержащий первый (1) и второй (2) входы устройства, выход (3) устройства, первый (4) и второй (5) входные транзисторы с объединенными базами, которые подключены к первому (6) источнику напряжения смещения, третий (7) и четвертый (8) входные транзисторы другого типа проводимости с объединенными базами, которые подключены ко второму (9) источнику напряжения смещения, причем эмиттеры первого (4) и третьего (7) входных транзисторов объединены, эмиттеры второго (5) и четвертого (8) входных транзисторов объединены, первое (10) токовое зеркало согласовано с первой (11) шиной источника питания и его выход связан с выходом (3) устройства, второе (12) токовое зеркало согласовано со второй (13) шиной источника питания и содержит выход (14), вспомогательный (15) источник опорного тока, отличающийся тем, что второе (12) токовое зеркало содержит дополнительный (16) выход, в схему введены первый (17), второй (18) и третий (19) дополнительные источники опорного тока, первый (20), второй (21), третий (22) и четвертый (23) дополнительные транзисторы, первый (24) и второй (25) дополнительные источники напряжения смещения, первый (1) и второй (2) входы устройства подключены ко входу второго (12) токового зеркала, выход (14) второго (12) токового зеркала согласован с первой (11) шиной источника питания через вспомогательный (15) источник опорного тока и соединён с объединёнными эмиттерами второго (5) и четвертого (8) входных транзисторов, а также базой третьего (22) дополнительного транзистора, база четвертого (23) дополнительного транзистора подключена ко второму (25) дополнительному источнику напряжения смещения, эмиттеры третьего (22) и четвертого (23) дополнительных транзисторов объединены и согласованы со второй (13) шиной источника питания через третий (19) дополнительный источник опорного тока, дополнительный (16) выход второго (12) токового зеркала согласован с первой (11) шиной источника питания через первый (17) дополнительный источник опорного тока и соединён с объединёнными эмиттерами первого (4) и третьего (7) входных транзисторов, а также базой первого (20) дополнительного транзистора, база второго (21) дополнительного транзистора подключена к первому (24) дополнительному источнику напряжения смещения, эмиттеры первого (20) и второго (21) дополнительных транзисторов объединены и согласованы со второй (13) шиной источника питания через второй (18) дополнительный источник опорного тока, коллекторы первого (4) и второго (5) входных транзисторов согласованы со второй (13) шиной источника питания, коллекторы третьего (7) и четвертого (8) входных, а также второго (21) и третьего (22) дополнительных транзисторов согласованы с первой (11) шиной источника питания, коллекторы первого (20) и четвертого (23) дополнительных транзисторов объединены и подключены ко входу первого (10) токового зеркала.
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
ТОКОВЫЙ ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Показаны записи 181-186 из 186.
20.04.2023
№223.018.4ac4

Способ электрохимического окисления спиртов в нитрилы

Изобретение относится к способу электрохимического окисления спиртов в нитрилы. Предлагаемый способ включает предварительное приготовление реакционной смеси, состоящей из окисляемого спирта, водного раствора гидрокарбоната натрия, органического растворителя, в качестве которого используют...
Тип: Изобретение
Номер охранного документа: 0002778929
Дата охранного документа: 29.08.2022
21.05.2023
№223.018.6b20

Комплексная добавка в бетонную смесь

Изобретение относится к строительству подземных бетонных и железобетонных сооружений. Технический результат заключается в повышении прочности бетона в начальные сроки его твердения и водонепроницаемости при наборе проектной прочности. Комплексная добавка в бетонную смесь содержит...
Тип: Изобретение
Номер охранного документа: 0002795636
Дата охранного документа: 05.05.2023
26.05.2023
№223.018.7026

Устройство для проведения инструментального индентирования с возможностью экспериментального наблюдения области контакта индентора с поверхностью образца в реальном времени

Изобретение относится к устройствам определения упругих свойств материалов путем вдавливания микро- или наноиндентора в поверхность образца на заданную глубину либо под действием заданной силы. Устройство содержит точечный источник рентгеновского излучения, вращающийся гониометрический столик с...
Тип: Изобретение
Номер охранного документа: 0002796200
Дата охранного документа: 17.05.2023
17.06.2023
№223.018.7e36

Способ измерения области контакта индентора с поверхностью образца

Изобретение относится к области определения механических свойств материалов посредством инструментального индентирования. Сущность: образец устанавливается жестко на держатель устройства 3D визуализации деформационного состояния поверхности материала в области упругих деформаций. Индентор...
Тип: Изобретение
Номер охранного документа: 0002771063
Дата охранного документа: 25.04.2022
17.06.2023
№223.018.8182

Термостойкое силиконовое покрытие с поверхностной рельефной структурой

Изобретение относится к легкой промышленности, а именно к материалам и изделиям с термостойким покрытием, обеспечивающим защиту от механического и термического воздействия. Предложено термостойкое силиконовое покрытие толщиной 2,0 мм на поверхности материалов и деталей швейных изделий с...
Тип: Изобретение
Номер охранного документа: 0002756454
Дата охранного документа: 30.09.2021
19.06.2023
№223.018.81f3

Быстродействующий операционный усилитель с дифференцирующими цепями коррекции в мостовом входном дифференциальном каскаде

Изобретение относится к области радиотехники и может быть использовано в различных аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков физических величин. Технический результат: повышение предельных значений максимальной скорости нарастания выходного напряжения без...
Тип: Изобретение
Номер охранного документа: 0002797168
Дата охранного документа: 31.05.2023
Показаны записи 191-200 из 216.
20.05.2020
№220.018.1ddc

Фильтр нижних частот третьего порядка с минимальным количеством конденсаторов на порядок

Изобретение относится к области радиотехники. Техническим результатом является уменьшение числа конденсаторов в схеме ФНЧ и увеличение гарантированного затухания амплитудно-частотной характеристики. Изобретение представляет собой фильтр нижних частот третьего порядка с минимальным количеством...
Тип: Изобретение
Номер охранного документа: 0002721155
Дата охранного документа: 18.05.2020
21.05.2020
№220.018.1e71

Универсальный программируемый arc- фильтр на основе матриц r-2r

Изобретение относится к средствам измерительной техники и может использоваться в качестве перестраиваемых ограничителей спектра, включаемых на входе аналого-цифровых преобразователей различного назначения. Технический результат заключается в повышении стабильности реализуемой добротности....
Тип: Изобретение
Номер охранного документа: 0002721405
Дата охранного документа: 19.05.2020
21.05.2020
№220.018.1e72

Активный rc-фильтр с независимой подстройкой основных параметров

Изобретение относится к радиотехнике и может быть использовано в качестве интерфейса для выделения заданного спектра источника сигнала при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат: создание схемы полосового фильтра с более низкой...
Тип: Изобретение
Номер охранного документа: 0002721404
Дата охранного документа: 19.05.2020
27.05.2020
№220.018.20ee

Входной каскад дифференциального операционного усилителя с парафазным выходом на комплементарных полевых транзисторах

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат заключается в обеспечении работоспособности ВК и ОУ на его основе в диапазоне криогенных температур и воздействии проникающей радиации, а также получении повышенных значений дифференциального...
Тип: Изобретение
Номер охранного документа: 0002721945
Дата охранного документа: 25.05.2020
27.05.2020
№220.018.2107

Буферный усилитель класса ав на комплементарных полевых транзисторах с управляющим p-n переходом для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в качестве двухтактных буферных усилителей. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения БУ на комплементарных полевых транзисторах с...
Тип: Изобретение
Номер охранного документа: 0002721940
Дата охранного документа: 25.05.2020
27.05.2020
№220.018.215d

Низкотемпературный входной каскад операционного усилителя с повышенным ослаблением входного синфазного сигнала на комплементарных полевых транзисторах с управляющим p-n переходом

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат заключается в повышении коэффициента ослабления входных синфазных сигналов, оказывающего существенное влияние на погрешности различных аналоговых интерфейсов с заявляемым устройством....
Тип: Изобретение
Номер охранного документа: 0002721943
Дата охранного документа: 25.05.2020
27.05.2020
№220.018.215f

Низкотемпературный двухкаскадный операционный усилитель с парафазным выходом на комплементарных полевых транзисторах с управляющим p-n переходом

Изобретение относится к области радиотехники и аналоговой. Технический результат заключается в обеспечении работоспособности ОУ в диапазоне криогенных температур и воздействии проникающей радиации, а также в получении в этих условиях повышенных значений дифференциального коэффициента усиления....
Тип: Изобретение
Номер охранного документа: 0002721942
Дата охранного документа: 25.05.2020
04.06.2020
№220.018.23fd

Активный полосовой фильтр второго порядка с независимой подстройкой основных параметров

Изобретение относится к средствам, используемым в качестве интерфейса для выделения заданного спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в обеспечении схемы полосового фильтра с...
Тип: Изобретение
Номер охранного документа: 0002722602
Дата охранного документа: 02.06.2020
05.06.2020
№220.018.244a

Полосовой фильтр с независимой подстройкой частоты полюса, затухания полюса и коэффициента передачи

Изобретение относится к средствам, используемым в качестве интерфейса для выделения заданного спектра источника сигнала, например, при его дальнейшей обработке аналого-цифровыми преобразователями различных модификаций. Технический результат заключается в обеспечении схемы полосового фильтра с...
Тип: Изобретение
Номер охранного документа: 0002722752
Дата охранного документа: 03.06.2020
19.06.2020
№220.018.2802

Низкотемпературный и радиационно-стойкий повторитель напряжения на комплементарных полевых транзисторах с управляющим pn-переходом для задач проектирования активных rc-фильтров

Изобретение относится к области аналоговой микроэлектроники. Технический результат: создание простого радиационно-стойкого и низкотемпературного схемотехнического решения повторителя напряжения на комплементарных полевых транзисторах, обеспечивающего повышенную стабильность статического режима...
Тип: Изобретение
Номер охранного документа: 0002723673
Дата охранного документа: 17.06.2020
+ добавить свой РИД