×
16.01.2020
220.017.f5e5

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

Вид РИД

Изобретение

№ охранного документа
0002710878
Дата охранного документа
14.01.2020
Аннотация: Изобретение относится к вычислительной технике. Технический результат заключается в обеспечении реализации с помощью константной настройки любой из простых симметричных булевых функций. Технический результат достигается за счет логического преобразователя, содержащего 3×n-7 мажоритарных элементов, которые имеют по три входа, отличающегося тем, что n≥4, 3×n-9 мажоритарных элементов сгруппированы в n-3 групп так, что i-я группа содержит три мажоритарных элемента, в i-й группе выход первого и третий вход третьего мажоритарных элементов соединены соответственно с вторым входом и выходом второго мажоритарного элемента, выходы первого и третьего мажоритарных элементов предыдущей группы подключены соответственно к вторым входам первого и третьего мажоритарных элементов последующей группы, вторые входы первого и третьего мажоритарных элементов первой группы соединены соответственно с выходами (3×n-8)-го и (3×n-7)-го мажоритарных элементов, а первый вход (3×n-8)-го мажоритарного элемента и первые входы первого, третьего мажоритарных элементов i-й группы подключены к второму настроечному входу логического преобразователя, первый настроечный вход и выход которого соединены соответственно с первым входом второго мажоритарного элемента i-й группы и выходом третьего мажоритарного элемента (n-3)-й группы. 1 ил.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (патент РФ 2281545, кл. G06F 7/57, 2006 г.; патент РФ 2417404, кл. G06F 7/57, 2011 г.), которые с помощью константной настройки реализуют любую из простых симметричных булевых функций τ1, τ2, τn-1, τn зависящих от n аргументов - входных двоичных сигналов x1, …, xn∈{0,1}, при n=4.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка сигналов x1, …, xn, при n>4, и особенности структурной организации.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2518669, кл. G06F7/57, 2014 г.), который содержит 3×n-7 мажоритарных элементов и с помощью константной настройки реализует любую из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов x1, …, xn∈{0,1}, при n=4.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка сигналов x1, …, xn, при n>4, и особенности структурной организации.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации с помощью константной настройки любой из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов x1, …, xn, при n≥4, аппаратурный состав из 3×n-1 мажоритарных элементов и схемная глубина, равная n.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем 3×n-7 мажоритарных элементов, которые имеют по три входа, особенность заключается в том, что n≥4, 3×n-9 мажоритарных элементов сгруппированы в n-3 групп так, что i-я группа содержит три мажоритарных элемента, в i-й группе выход первого и третий вход третьего мажоритарных элементов соединены соответственно с вторым входом и выходом второго мажоритарного элемента, выходы первого и третьего мажоритарных элементов предыдущей группы подключены соответственно к вторым входам первого и третьего мажоритарных элементов последующей группы, вторые входы первого и третьего мажоритарных элементов первой группы соединены соответственно с выходами (3×n-8)-го и (3×n-7)-го мажоритарных элементов, а первый вход (3×n-8)-го мажоритарного элемента и первые входы первого, третьего мажоритарных элементов i-й группы подключены к второму настроечному входу логического преобразователя, первый настроечный вход и выход которого соединены соответственно с первым входом второго мажоритарного элемента i-й группы и выходом третьего мажоритарного элемента (n-3)-й группы.

На чертеже представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит 3×n-7 (n≥4) мажоритарных элементов 111, …, 1(n-3)3, 13×n-8, 13×n-7, которые имеют по три входа, причем элементы 111, …, 1(n-3)3 сгруппированы в n-3 групп так, что i-я группа содержит элементы 1i1, 1i2, 1i3, выход элемента ii1 и третий вход элемента ii3 соединены соответственно с вторым входом и выходом элемента 1i2, выходы элементов 1j1 где n>4), 1j3, 13×n-8, 13×n-7 подключены соответственно к вторым входам элементов 1(j+1)1, 1(j+i)3, 111, 113, а первые входы элементов 1i1, 1i3, 13×n-8 и выход элемента 1(n-3)3 соединены соответственно с вторым настроечным входом и выходом логического преобразователя, первый настроечный вход которого подключен к первому входу элемента 1i2.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первом, втором настроечных входах фиксируются соответственно необходимые сигналы ƒ12∈{0,1} константной настройки. На первый вход элемента 13×n-7 и второй вход элемента 13×n-8, второй вход элемента 13×n-7 и третий вход элемента 13×n-8, третьи входы элементов 13×n-7, 1i1 1i2 подаются соответственно подлежащие обработке двоичные сигналы x1,x2,x3,xi+2,xi+3∈{0,1}. Сигнал на выходе трехвходового мажоритарного элемента равен 1 (0) только тогда, когда на двух или на трех входах этого элемента действуют сигналы, равные 1 (0). Следовательно, во-первых: на выходе элемента 13×n-7 имеем Maj(x1,x2,x3)=x1⋅x2∨ x1⋅x3∨x2⋅x3, где ∨, ⋅ есть символы операций ИЛИ, И, и во-вторых: если на первом входе любого из мажоритарных элементов, подключенных к настроечным входам предлагаемого логического преобразователя, фиксируется 1 (0), то этот элемент будет выполнять операцию ИЛИ (И) над сигналами, действующими на двух других его входах. Таким образом, сигнал на выходе элемента 1i3 определяется выражением

в котором Ниже приведены значения указанного выражения, например, при i=1, i=2, i=3:

Согласно (1), (2), (3) на выходе предлагаемого преобразователя получим

где τ1, τ2, τn-1, τn есть простые симметричные булевы функции n аргументов х1, …, xn (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М: Энергия, 1974 г.); n≥4.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь обладает более широкими по сравнению с прототипом функциональными возможностями, так как с помощью константной настройки реализует любую из простых симметричных булевых функций τ1, τ2, τn-1, τn, зависящих от n аргументов - входных двоичных сигналов х1, …, xn∈{0,1}, при n≥4. Кроме того, предлагаемый логический преобразователь содержит 3×n-7 мажоритарных элементов и имеет схемную глубину, равную n.

Логический преобразователь, предназначенный для реализации простых симметричных булевых функций, содержащий 3×n-7 мажоритарных элементов, которые имеют по три входа, отличающийся тем, что n≥4, 3×n-9 мажоритарных элементов сгруппированы в n-3 групп так, что i-я группа содержит три мажоритарных элемента, в i-й группе выход первого и третий вход третьего мажоритарных элементов соединены соответственно с вторым входом и выходом второго мажоритарного элемента, выходы первого и третьего мажоритарных элементов предыдущей группы подключены соответственно к вторым входам первого и третьего мажоритарных элементов последующей группы, вторые входы первого и третьего мажоритарных элементов первой группы соединены соответственно с выходами (3×n-8)-го и (3×n-7)-го мажоритарных элементов, а первый вход (3×n-8)-го мажоритарного элемента и первые входы первого, третьего мажоритарных элементов i-й группы подключены к второму настроечному входу логического преобразователя, первый настроечный вход и выход которого соединены соответственно с первым входом второго мажоритарного элемента i-й группы и выходом третьего мажоритарного элемента (n-3)-й группы.
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
Источник поступления информации: Роспатент

Показаны записи 141-150 из 216.
15.10.2019
№219.017.d593

Датчик аэрометрических давлений

Изобретение относится к контрольно-измерительной технике и может быть применено для измерения высоты и скорости полета воздушных судов на основании использования аэрометрического метода. Заявлен датчик аэрометрических давлений , включающий корпус, внутри которого размещен анероидный...
Тип: Изобретение
Номер охранного документа: 0002702808
Дата охранного документа: 11.10.2019
15.10.2019
№219.017.d5cb

Маловентильный частотно-регулируемый электропривод и способ управления им

Изобретение относится к преобразовательной технике, получающей применение в регулируемых электроприводах, и может быть использовано для упрощения силовых цепей частотно-регулируемых приводов переменного тока и минимизации количества силовых полупроводниковых ключей в их схемах. Данное...
Тип: Изобретение
Номер охранного документа: 0002702761
Дата охранного документа: 11.10.2019
17.10.2019
№219.017.d676

Сумматор по модулю пять

Устройство предназначено для выполнения операции (X+Y) mod 5, где X,Y∈{000, …, 100} есть трехразрядные двоичные числа, задаваемые двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим...
Тип: Изобретение
Номер охранного документа: 0002702969
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d69a

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике, предназначено для ранговой обработки аналоговых сигналов и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение...
Тип: Изобретение
Номер охранного документа: 0002702968
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6a3

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции supramed(τ, …, τ), где τ, …, τ - длительности семи положительных импульсных сигналов x, …, x ∈ {0,1},...
Тип: Изобретение
Номер охранного документа: 0002702975
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6b4

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции submed(τ, …, τ), где τ, …, τ есть длительности семи положительных импульсных сигналов,...
Тип: Изобретение
Номер охранного документа: 0002702972
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6c6

Сумматор по модулю q

Устройство предназначено для обработки двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение реализации операции (X+Y) mod q...
Тип: Изобретение
Номер охранного документа: 0002702970
Дата охранного документа: 14.10.2019
18.10.2019
№219.017.d75a

Устройство селекции двоичных чисел

Изобретение предназначено для выполнения селекции и идентификации меньшего, либо селекции и идентификации большего, либо селекции произвольно назначенного из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как...
Тип: Изобретение
Номер охранного документа: 0002703352
Дата охранного документа: 16.10.2019
22.10.2019
№219.017.d8bd

Сумматор по модулю три

Изобретение относится к области цифровой вычислительной техники. Технический результат заключается в упрощении схемы сумматора по модулю три за счет уменьшения ее цены по Квайну и сокращении количества типов логических элементов аппаратурного состава при сохранении функциональных возможностей...
Тип: Изобретение
Номер охранного документа: 0002703676
Дата охранного документа: 21.10.2019
22.10.2019
№219.017.d8ca

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат – обеспечение выбора из шести синхронизированных импульсных сигналов. Для этого предложен импульсный селектор, который предназначен для реализации выбора из нескольких синхронизированных по переднему фронту положительных...
Тип: Изобретение
Номер охранного документа: 0002703677
Дата охранного документа: 21.10.2019
Показаны записи 111-115 из 115.
20.05.2023
№223.018.66b2

Параллельный счетчик единиц

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей параллельного счетчика единиц при сохранении глубины схемы прототипа. Параллельный счетчик единиц содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (1, …, 1) и четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002761103
Дата охранного документа: 03.12.2021
20.05.2023
№223.018.6703

Арифметическое устройство по модулю три

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации с помощью константной настройки любой из операций (А+В) mod 3, (А-В) mod 3, где А, В ∈ {00,01,10} есть двухразрядные двоичные числа, задаваемые двоичными сигналами. Раскрыто...
Тип: Изобретение
Номер охранного документа: 0002757831
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6706

Пороговый модуль

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации пороговой функции с единичными весами аргументов и порогом три. Раскрыт пороговый модуль, содержащий восемь элементов ИЛИ и семь элементов И, причем первый, второй входы i-го...
Тип: Изобретение
Номер охранного документа: 0002757821
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6711

Логический модуль

Изобретение относится к области вычислительной техники. Техническим результатом изобретения является обеспечение реализации простых симметричных булевых функций. Раскрыт логический модуль, предназначенный для реализации простых симметричных булевых функций, содержащий четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002758188
Дата охранного документа: 26.10.2021
20.05.2023
№223.018.6712

Ранговый фильтр

Изобретение относится к ранговому фильтру. Технический результат заключается в повышении быстродействия рангового фильтра. Фильтр содержит два сортировщика и восемь реляторов, причем каждый релятор содержит компаратор, подключенный выходом к первому входу элемента исключающее ИЛИ, второй вход...
Тип: Изобретение
Номер охранного документа: 0002758190
Дата охранного документа: 26.10.2021
+ добавить свой РИД