×
22.12.2019
219.017.f0dd

Результат интеллектуальной деятельности: ДВОИЧНЫЙ ВЫЧИТАТЕЛЬ

Вид РИД

Изобретение

№ охранного документа
0002709653
Дата охранного документа
19.12.2019
Аннотация: Изобретение относится к вычислительной технике и может быть использовано как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение формирования двоичного кода разности трех двоичных чисел, задаваемых двоичными сигналами, и формирования бита, определяющего ее знак, а также уменьшение схемной сложности устройства. Устройство содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, три элемента НЕ, элемент И, элемент ИЛИ и два мажоритарных элемента. 1 ил., 1 табл.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны двоичные вычитатели (см., например, рис. 9.9б на стр. 219 в книге Токхейм Р. Основы цифровой электроники. М.: Мир, 1988 г.), которые формируют двоичный код разности двух одноразрядных двоичных чисел, задаваемых двоичными сигналами, и бит, определяющий ее знак.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных двоичных вычитателей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка трех двухразрядных двоичных чисел.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип двоичный вычитатель (рис. 9.11в на стр. 220 в книге Токхейм Р. Основы цифровой электроники. М.: Мир, 1988 г.), который содержит логические элементы и формирует двоичный код разности трех одноразрядных двоичных чисел, задаваемых двоичными сигналами, и бит, определяющий ее знак. При этом где n=1, m=12 и есть соответственно разрядность обрабатываемых чисел, суммарное количество входов логических элементов прототипа и относительный показатель схемной сложности.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка трех двухразрядных двоичных чисел, и большая величина относительного показателя схемной сложности.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения формирования двоичного кода разности трех двухразрядных двоичных чисел, задаваемых двоичными сигналами, и формирования бита, определяющего ее знак, а также уменьшение относительного показателя схемной сложности.

Указанный технический результат при осуществлении изобретения достигается тем, что в двоичном вычитателе, содержащем элемент И, элемент ИЛИ, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и два элемента НЕ, особенность заключается в том, что в него дополнительно введены элемент НЕ, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и два мажоритарных элемента, причем первый, второй, третий входы i-го и первый, второй входы третьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым, вторым входами i-го мажоритарного элемента, входом i-го элемента НЕ и первым входом элемента И, входом третьего элемента НЕ, первый, второй входы четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и выходы i-го, третьего элементов НЕ соединены соответственно с первым, вторым входами элемента ИЛИ и третьим входом i-го мажоритарного элемента, вторым входом элемента И, первый, второй входы третьего и первый, второй входы четвертого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с выходом первого мажоритарного элемента, выходом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и выходом элемента И, выходом второго мажоритарного элемента, а первый, второй, третий входы i-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и выход элемента ИЛИ являются соответственно (3×i-2)-ым, (3×i-1)-ым, (3×i)-ым входами и четвертым выходом двоичного вычитателя, первый, второй, третий выходы которого соединены соответственно с выходами первого, третьего, четвертого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ.

На чертеже представлена схема предлагаемого двоичного вычитателя.

Двоичный вычитатель содержит элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 11, …, 14, элементы НЕ 21, 22, 23, элемент И 3, элемент ИЛИ 4 и мажоритарные элементы 51, 52, причем первый, второй, третий входы элемента и первый, второй входы элемента 13 соединены соответственно с первым, вторым входами элемента 5i, входом элемента 2i и первым входом элемента 3, входом элемента 23, первый, второй входы элемента 14 и выходы элементов 2i, 23 соединены соответственно с первым, вторым входами элемента 4 и третьим входом элемента 5i, вторым входом элемента 3, первый, второй входы элемента 13 и первый, второй входы элемента 14 соединены соответственно с выходами элементов 51, 12 и 3, 52, а первый, второй, третий входы элемента 1i и выход элемента 4 являются соответственно (3×i-2)-ым, (3×i-1)-ым, (3×i)-ым входами и четвертым выходом двоичного вычитателя, первый, второй, третий выходы которого соединены соответственно с выходами элементов 11, 13, 14.

Работа предлагаемого двоичного вычитателя осуществляется следующим образом. На его первый, второй, третий и четвертый, пятый, шестой входы подаются соответственно двоичные сигналы c0, b0, a0∈{0,1} и c1, b1, a1∈{0,1}, которые задают подлежащие обработке двухразрядные двоичные числа A=a1a0, B=b1b0, С=c1c0, причем a1, b1, c1 и a0, b0, c0 определяют значения старших и младших разрядов соответственно. В представленной ниже таблице приведены значения выходных сигналов d0, d1, d2, s предлагаемого вычитателя, полученные с учетом работы его элементов для всех возможных наборов значений сигналов a0, a1, b0, b1, c0, c1.

Согласно представленной таблицы имеем D=А-В-С, где D=d2d1d0 - трехразрядное двоичное число, задаваемое двоичными сигналами d0, d1, d2 ∈{0,1} (d2 и d0 определяют значения старшего и младшего разрядов соответственно), причем если число D является положительным либо D=000, то s=0, если отрицательным, то s=1 и оно представлено в дополнительном коде.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый двоичный вычитатель обладает более широкими по сравнению с прототипом функциональными возможностями, так как формирует двоичный код разности трех двухразрядных двоичных чисел, задаваемых двоичными сигналами, и бит, определяющий ее знак. При этом достигнуто уменьшение относительного показателя схемной сложности, поскольку суммарное количество входов логических элементов предлагаемого вычитателя равно 23, разрядность обрабатываемых им чисел равна 2 и

Двоичный вычитатель, содержащий элемент И, элемент ИЛИ, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и два элемента НЕ, отличающийся тем, что в него дополнительно введены элемент НЕ, два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и два мажоритарных элемента, причем первый, второй, третий входы i-го и первый, второй входы третьего элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым, вторым входами i-го мажоритарного элемента, входом i-го элемента НЕ и первым входом элемента И, входом третьего элемента НЕ, первый, второй входы четвертого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и выходы i-го, третьего элементов НЕ соединены соответственно с первым, вторым входами элемента ИЛИ и третьим входом i-го мажоритарного элемента, вторым входом элемента И, первый, второй входы третьего и первый, второй входы четвертого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с выходом первого мажоритарного элемента, выходом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и выходом элемента И, выходом второго мажоритарного элемента, а первый, второй, третий входы i-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и выход элемента ИЛИ являются соответственно (3×i-2)-м, (3×i-1)-м, (3×i)-м входами и четвертым выходом двоичного вычитателя, первый, второй, третий выходы которого соединены соответственно с выходами первого, третьего, четвертого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ.
ДВОИЧНЫЙ ВЫЧИТАТЕЛЬ
ДВОИЧНЫЙ ВЫЧИТАТЕЛЬ
ДВОИЧНЫЙ ВЫЧИТАТЕЛЬ
Источник поступления информации: Роспатент

Показаны записи 171-180 из 216.
22.12.2019
№219.017.f127

Пороговый модуль

Изобретение относится к области вычислительной техники. Технический результат заключается в обеспечении возможности реализации пороговой функции с порогом два и пороговой функции с порогом три, зависящих от пяти аргументов. Технический результат достигается за счет порогового модуля,...
Тип: Изобретение
Номер охранного документа: 0002709664
Дата охранного документа: 19.12.2019
22.12.2019
№219.017.f12d

Логический преобразователь

Изобретение относится к области вычислительной технике. Технический результат заключается в уменьшении аппаратных затрат при сохранении функциональных возможностей прототипа логического преобразователя. Технический результат достигается за счет логического преобразователя, предназначенного для...
Тип: Изобретение
Номер охранного документа: 0002709663
Дата охранного документа: 19.12.2019
16.01.2020
№220.017.f53d

Параллельный счетчик единичных сигналов

Изобретение относится к вычислительной технике. Технический результат заключается в упрощении схемы параллельного счетчика единичных сигналов при сохранении функциональных возможностей. Параллельный счетчик единичных сигналов содержит семь элементов ИСКЛЮЧАЮЩЕЕ ИЛИ (1, …, 1), три элемента И (2,...
Тип: Изобретение
Номер охранного документа: 0002710872
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f54e

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации с помощью константой настройки любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от n аргументов - входных двоичных...
Тип: Изобретение
Номер охранного документа: 0002710871
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f56c

Мажоритарный модуль

Изобретение относится к вычислительной технике. Технический результат заключается в упрощении схемы мажоритарного модуля при сохранении функциональных возможностей прототипа и количества типов логических элементов его аппаратурного состава. Мажоритарный модуль содержит десять элементов «И» (1,...
Тип: Изобретение
Номер охранного документа: 0002710877
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5e5

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в обеспечении реализации с помощью константной настройки любой из простых симметричных булевых функций. Технический результат достигается за счет логического преобразователя, содержащего 3×n-7 мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002710878
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5ef

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение выбора минимального, медианного или максимального из семи...
Тип: Изобретение
Номер охранного документа: 0002710866
Дата охранного документа: 14.01.2020
01.02.2020
№220.017.fc88

Устройство для удаления поверхностного слоя нефтесодержащих жидкостей

Изобретение относится к устройствам для удаления поверхностного слоя нефтесодержащих жидкостей и может быть использовано в очистных сооружениях водоснабжения и канализации, в химической и металлообрабатывающей промышленности, при очистке технологических, смазочно-охлаждающих жидкостей от...
Тип: Изобретение
Номер охранного документа: 0002712569
Дата охранного документа: 29.01.2020
08.02.2020
№220.018.008e

Токоограничивающее устройство

Использование: в области электротехники для защиты электроустановок низкого напряжения. Технический результат - увеличение коммутационного ресурса устройства. Устройство состоит из жидкометаллического самовосстанавливающегося предохранителя (ЖСП) (1) и параллельно подключенного к нему...
Тип: Изобретение
Номер охранного документа: 0002713641
Дата охранного документа: 05.02.2020
12.02.2020
№220.018.019d

Ранговый селектор

Изобретение относится к автоматике и аналоговой вычислительной технике. Технический результат направлен на расширение арсенала средств того же назначения. Ранговый селектор, содержащий два сортировщика и пять реляторов, причем каждый релятор содержит замыкающий и размыкающий ключи, выходы...
Тип: Изобретение
Номер охранного документа: 0002713863
Дата охранного документа: 07.02.2020
Показаны записи 111-115 из 115.
20.05.2023
№223.018.66b2

Параллельный счетчик единиц

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей параллельного счетчика единиц при сохранении глубины схемы прототипа. Параллельный счетчик единиц содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (1, …, 1) и четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002761103
Дата охранного документа: 03.12.2021
20.05.2023
№223.018.6703

Арифметическое устройство по модулю три

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации с помощью константной настройки любой из операций (А+В) mod 3, (А-В) mod 3, где А, В ∈ {00,01,10} есть двухразрядные двоичные числа, задаваемые двоичными сигналами. Раскрыто...
Тип: Изобретение
Номер охранного документа: 0002757831
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6706

Пороговый модуль

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации пороговой функции с единичными весами аргументов и порогом три. Раскрыт пороговый модуль, содержащий восемь элементов ИЛИ и семь элементов И, причем первый, второй входы i-го...
Тип: Изобретение
Номер охранного документа: 0002757821
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6711

Логический модуль

Изобретение относится к области вычислительной техники. Техническим результатом изобретения является обеспечение реализации простых симметричных булевых функций. Раскрыт логический модуль, предназначенный для реализации простых симметричных булевых функций, содержащий четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002758188
Дата охранного документа: 26.10.2021
20.05.2023
№223.018.6712

Ранговый фильтр

Изобретение относится к ранговому фильтру. Технический результат заключается в повышении быстродействия рангового фильтра. Фильтр содержит два сортировщика и восемь реляторов, причем каждый релятор содержит компаратор, подключенный выходом к первому входу элемента исключающее ИЛИ, второй вход...
Тип: Изобретение
Номер охранного документа: 0002758190
Дата охранного документа: 26.10.2021
+ добавить свой РИД