×
04.04.2019
219.016.fc9e

Результат интеллектуальной деятельности: ТАКТИРУЕМЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Вид РИД

Изобретение

№ охранного документа
0002427073
Дата охранного документа
20.08.2011
Аннотация: Изобретение относится к вычислительной технике. Технический результат заключается в упрощении устройства. Тактируемый логический элемент, содержащий предзарядовый транзистор р-типа, тактовый транзистор n-типа, тактовый транзистор р-типа, транзистор обратной связи р-типа, ключевой транзистор n-типа, ключевой транзистор р-типа, КМДП инвертор, логический блок, содержащий ключевые цепи, выполненные на последовательно соединенных транзисторах n-типа, затворы которых подключены к логическим входам элемента. Предзарядовый транзистор включен между шиной питания и первым выводом ключевых цепей, второй вывод которых через тактовый транзистор подключен к шине земли. Тактовый транзистор включен между шиной питания и вторым выводом ключевых цепей. Ключевые транзисторы включены параллельно между первым выводом ключевых цепей и входом КМДП инвертора, выход которого является выходом устройства и соединен дополнительно с затвором транзистора обратной связи, который включен между шиной питания и входом КМДП инвертора. Затворы предзарядового транзистора, тактовых транзисторов, ключевого транзистора подключены к тактовой шине, а затвор ключевого транзистора подключен ко второму выводу ключевых цепей. 1 ил.

Изобретение относится к области вычислительной техники и может быть использовано для реализации каскадных логических устройств конвейерного типа.

Известен тактируемый логический элемент типа «домино» на КМДП транзисторах с запоминанием результата на полутакте (патент США № 7429880, H03K 19/094, 19/20 НКИ 326/98 от 30.09.2008). В нем используется тактируемый элемент И-ИЛИ-НЕ с предзарядом, выход которого подключен к входам инвертирующего элемента, а также содержит 3 инвертора и 5 тактируемых транзисторов. Недостатком элемента является его сложность. Наиболее близким техническим решением к предлагаемому является тактируемый логический элемент на КМДП транзисторах типа «домино» с запоминанием результата на полутакте (патент США № 7417465, Fig.1, МКИ H03K 19/096, 19/20, НКИ 326/95 от 26.08.2008). Это устройство, принятое за прототип, содержит содержит логический блок в виде ключевых цепей на транзисторах n-типа, включенных между тактовыми транзисторами, тактируемый инвертор, выходной инвертирующий элемент, два инвертора с обратными связями и транзистор обратной связи.

Недостаток этого устройства - избыточная сложность устройства вследствие реализации функции запоминания результата на полутакте с использованием инверторов с обратными связями и тактируемых инвертирующих элементов, содержащих каждый по 3 транзистора.

Технической задачей, решаемой в изобретении, является упрощение устройства.

Поставленная цель достигается тем, что тактируемый логический элемент, содержащий предзарядовый транзистор p-типа и тактовый транзистор n-типа, затворы которых подключены к тактовый шине, транзистор обратной связи p-типа, выходной инвертирующий элемент и логический блок, содержащий ключевые цепи, первые выводы которых объединены и через предзарядовый транзистор p-типа подключены к шине питания, вторые их выводы объединены и через тактовый транзистор n-типа подключены к шине земли, каждая ключевая цепь состоит из последовательно соединенных транзисторов n-типа, затворы которых подключены к логическим входам элемента, выходной инвертирующий элемент включен между шинами питания и земли, а его выход является выходом устройства, содержит также тактовый транзистор p-типа, ключевой транзистор n-типа и ключевой транзистор p-типа, а выходной инвертирующий элемент выполнен как КМДП инвертор, тактовый транзистор p-типа включен между шиной питания и вторым выводом ключевых цепей, ключевые транзисторы включены параллельно между первым выводом ключевых цепей и входом КМДП инвертора, затворы тактового транзистора p-типа и ключевого транзистора n-типа соединены с тактовой шиной, а затвор ключевого транзистора p-типа соединен с вторым выводом ключевых цепей, транзистор обратной связи p-типа, затвор которого соединен с выходом устройства, включен между шиной питания и входом КМДП инвертора.

Существенными отличительными признаками в указанной совокупности признаков является наличие тактового транзистор p-типа, тактируемых ключевых транзисторов с соответствующими связями, а также выполнение выходного инвертирующего элемента в виде КМДП инвертора.

Наличие в предлагаемом устройстве перечисленных выше существенных признаков обеспечивает решение поставленной технической задачи - упрощение устройства.

В устройствах данного типа решается техническая задача запоминания на полутакте результата, полученного на выходе элемента во время предыдущего рабочего полутакта. В известном устройстве этот результат достигается с использованием триггерного элемента на двух инверторах с обратными связями, вход которого на полутакте запоминания блокируется тактовым сигналом, а выход которого блокирует возможность изменения сигнала на выходе устройства. При этом используются два инвертирующих элемента по 3 МДП транзистора в каждом и два инвертора. В целом, помимо логического блока для реализации необходимы 13 МДП транзисторов (каждый инвертор содержит 2 транзистора).

В заявленном устройстве запоминание результата, полученного на выходе элемента во время предыдущего рабочего полутакта, реализуется на ключевых транзисторах, которые изолируют вход КМДП инвертора на полутакте. Транзистор обратной связи с минимальной шириной канала обеспечивает в статическом режиме только сохранение высокого уровня сигнала на входе инвертора при нулевом значении на выходе. Введенный в устройство тактовый транзистор p-типа совместно с известным тактовым транзистором n-типа и тактовой шиной формируют парафазный тактовый сигнал, необходимый для полной передачи сигнала (как высокого, так и нулевого уровней), формируемого логическим блоком, через открывающиеся по такту ключевые транзисторы дополняющего типа на вход КМДП инвертора. При этом для реализации технического приема используется всего 8 МДП транзисторов, включая инвертор. Таким образом, в изобретении достигается положительный эффект - упрощение устройства. На чертеже приведена принципиальная схема заявляемого тактируемого логического элемента на примере ключевых цепей, содержащих по два последовательно соединенных транзистора n-типа (элемент 2И-ИЛИ).

Тактируемый логический элемент содержит предзарядовый транзистор 1 p-типа, тактовый транзистор 2 n-типа, тактовый транзистор 3 p-типа, транзистор обратной связи 4 p-типа, ключевой транзистор 5 n-типа, ключевой транзистор 6 p-типа, КМДП инвертор 7, логический блок 8, содержащий ключевые цепи 9-10, выполненные на последовательно соединенных транзисторах n-типа, затворы которых подключены к логическим входам 11 элемента.

Предзарядовый транзистор 1 p-типа включен между шиной питания 12 и первым выводом 13 ключевых цепей 9-10, второй вывод 14 которых через тактовый транзистор 2 n-типа подключен к шине земли 15. Тактовый транзистор 3 p-типа включен между шиной питания 12 и вторым выводом 14 ключевых цепей 9-10. Ключевые транзисторы 5 n-типа и 6 p-типа включены параллельно между первым выводом 13 ключевых цепей 9-10 и входом 16 КМДП инвертора 7, выход которого 18 является выходом устройства и соединен дополнительно с затвором транзистора обратной связи 4 p-типа, который включен между шиной питания 12 и входом КМДП инвертора 7, выход которого может является инверсным выходом 19 устройства.

Затворы предзарядового транзистора 1 p-типа, тактового транзистора 2 n-типа, тактового транзистора 5 n-типа и ключевого транзистора 5 n-типа подключены к тактовой шине 20, а затвор ключевого транзистора 6 p-типа подключен к второму выводу 14 ключевых цепей 9-10.

Устройство работает следующим образом. В исходном состоянии - на первом полутакте, при нулевом сигнале на тактовой шине 20 тактовый транзистор 2 n-типа закрыт, а предзарядовый транзистор 1 p-типа открыт, и на первом выводе 13 ключевых цепей 8 и 10 формируется высокий уровень сигнала. Ключевые цепи независимо от сигналов на логических входах 11 находятся в непроводящем состоянии. Ключевые транзисторы 5-6 при этом закрыты парафазными сигналами на их затворах. На этом полутакте на логических входах 11 устанавливаются сигналы, соответствующие входным переменным.

На втором полутакте после подачи сигнала высокого уровня на тактовую шину 20 предзарядовый 1 и тактовый 3 транзисторы p-типа закрываются, а тактовый транзистор 2 n-типа открывается. Ключевые транзисторы 5-6 при этом открываются. Если сигналы, подаваемые на логические входы 11, соответствуют значению функции, равной 0, ключевые цепи 9-10 остаются в непроводящем состоянии, и на вход 16 инвертора 7 передается высокий уровень сигнала, в результате чего на выходе 18 устройства формируется логический 0. Открытый при этом транзистор 4 обратной связи p-типа надежно обеспечивает состояние КМДП инвертора 7 на втором полутакте.

Когда на затворы транзисторов n-типа хотя бы одной из ключевых цепей 9 или 10 от логических входов 11 поданы сигналы логической 1, что соответствует функции И, равной 1, соответствующая ключевая цепь оказывается в проводящем состоянии и узловая емкость первого вывода 13 ключевых цепей логического блока 8 разряжается до нулевого уровня, т.к. тактовый транзистор 2 n-типа открыт. На вход 16 КМДП инвертора 7 при этом через ключевые транзисторы 5-6 передается сигнал низкого уровня, и на выходе 18 устройства формируется высокий уровень сигнала, соответствующий логической 1. Транзистор 4 обратной связи p-типа при этом закрывается.

Восстановление исходного состояния происходит при подаче на тактовую шину 20 сигнала низкого уровня. Ключевые транзисторы 5-6 изолируют вход КМДП инвертора на полутакте, т.к. они закрываются раньше, чем за счет предзарядового транзистора 1 p-типа, и изменится уровень сигнала на первом выводе 13 ключевых цепей логического блока 8.

Логический блок 6 может содержать более двух ключевых цепей, включенных параллельно с различным числом последовательно включенных транзисторов n-типа, что позволяет реализовывать многофункциональные логические устройства от большего числа входных переменных.

Тактируемый логический элемент, содержащий предзарядовый транзистор р-типа и тактовый транзистор n-типа, затворы которых подключены к тактовый шине, транзистор обратной связи р-типа, выходной инвертирующий элемент и логический блок, содержащий ключевые цепи, первые выводы которых объединены и через предзарядовый транзистор р-типа подключены к шине питания, вторые их выводы объединены и через тактовый транзистор n-типа подключены к шине земли, каждая ключевая цепь состоит из последовательно соединенных транзисторов n-типа, затворы которых подключены к логическим входам элемента, выходной инвертирующий элемент включен между шинами питания и земли, а его выход является выходом устройства, отличающийся тем, что содержит тактовый транзистор р-типа, ключевой транзистор n-типа и ключевой транзистор р-типа, а выходной инвертирующий элемент выполнен как КМДП инвертор, тактовый транзистор р-типа включен между шиной питания и вторым выводом ключевых цепей, ключевые транзисторы включены параллельно между первым выводом ключевых цепей и входом КМДП инвертора, затворы тактового транзистора р-типа и ключевого транзистора n-типа соединены с тактовой шиной, а затвор ключевого транзистора р-типа соединен с вторым выводом ключевых цепей, транзистор обратной связи р-типа, затвор которого соединен с выходом устройства, включен между шиной питания и входом КМДП инвертора.
Источник поступления информации: Роспатент

Показаны записи 51-60 из 101.
04.04.2019
№219.016.fc1b

Способ образования движущей волны для перемещения транспортного средства

Изобретение относится к способу образования движущей волны для поступательного движения транспортных средств. Способ заключается в создании движущей волны за счет постоянно направленных знакопеременных гармонических сил, действующих в продольном по ходу движения направлении волны и сдвинутых по...
Тип: Изобретение
Номер охранного документа: 0002397097
Дата охранного документа: 20.08.2010
04.04.2019
№219.016.fc27

Способ определения высоты слоя сыпучего материала

Предлагаемое изобретение относится к области измерительной техники. Заявлен способ определения высоты слоя сыпучего материала, перемещаемого по аэрожелобу. При этом зондируют материал электромагнитной волной и принимают отраженную от поверхности слоя материала волну. Воздействуют на...
Тип: Изобретение
Номер охранного документа: 0002395789
Дата охранного документа: 27.07.2010
04.04.2019
№219.016.fc9a

Способ автоматизированного проектирования структуры системы управления движением корабля

Изобретение относится к области автоматизации управления процессом проектирования законов управления и структуры систем управления судов и кораблей с использованием вычислительных средств. Заявленный способ позволяет ускорить процесс проектирования систем автоматического управления движением...
Тип: Изобретение
Номер охранного документа: 0002423286
Дата охранного документа: 10.07.2011
04.04.2019
№219.016.fce2

Устройство для измерения массового расхода вещества

Изобретение относится к области измерительной техники и может быть использовано в системах управления технологическими процессами. Устройство для измерения массового расхода вещества, протекающего по трубопроводу, содержит первый и второй генераторы электромагнитных колебаний, первый и второй...
Тип: Изобретение
Номер охранного документа: 0002433376
Дата охранного документа: 10.11.2011
04.04.2019
№219.016.fd0f

Устройство для измерения размеров частицы

Предлагаемое техническое решение относится к измерительной технике. Устройство для измерения размеров частицы, перемещаемой по трубопроводу, содержит источник излучения, детектор, соединенный выходом со входом усилителя. Также устройство содержит циркулятор, измеритель мощности и...
Тип: Изобретение
Номер охранного документа: 0002461810
Дата охранного документа: 20.09.2012
10.04.2019
№219.017.064f

Самонастраивающийся пид-регулятор

Изобретение относится к области систем автоматического управления объектами с неизвестными параметрами и неизвестным ограниченным внешним возмущением. Техническим результатом изобретения является обеспечение работы системы при больших изменениях параметров объекта при переходе с режима на...
Тип: Изобретение
Номер охранного документа: 0002419122
Дата охранного документа: 20.05.2011
10.04.2019
№219.017.06a8

Аппаратура управления движением корабля с блоком диагностики

Изобретение относится к автоматическому управлению движением корабля. Аппаратура управления движением корабля с блоком диагностики содержит измерительный модуль, блок диагностики, рулевую систему, модуль задания угла курса, модуль вычислителя системы, переключатель и электронную модель модуля...
Тип: Изобретение
Номер охранного документа: 0002420424
Дата охранного документа: 10.06.2011
10.04.2019
№219.017.072b

Способ определения толщины металлического покрытия

Изобретение относится к области измерительной техники, а именно к способу определения толщины металлического покрытия, нанесенного на диэлектрическую основу, при котором зондируют металлическое покрытие электромагнитным сигналом излучателя. Повышение точности измерения толщины металлического...
Тип: Изобретение
Номер охранного документа: 0002452938
Дата охранного документа: 10.06.2012
10.04.2019
№219.017.07a2

Фонтан

Изобретение относится к гидротехническим устройствам, в том числе к декоративным и демонстрационным, в которых изменяется характер струи. Фонтан содержит головку с основанием, компоновочные столы, шумоглушитель, систему приводов или тяг, насос для подачи воды. Головка содержит корпусы двух...
Тип: Изобретение
Номер охранного документа: 0002451561
Дата охранного документа: 27.05.2012
10.04.2019
№219.017.07ab

Устройство для получения электрической энергии при колебании рельсов

Изобретение относится к области железнодорожного транспорта и направлено на создание устройства для получения электрической энергии при колебании рельсов во время движения железнодорожных составов. Устройство содержит разветвленную магнитную цепь, состоящую из трех участков. Два первых участка...
Тип: Изобретение
Номер охранного документа: 0002451616
Дата охранного документа: 27.05.2012
Показаны записи 1-9 из 9.
10.05.2014
№216.012.c144

Каскадное парафазное логическое устройство

Изобретение относится к области вычислительной техники и может быть использовано в КМДП интегральных схемах при реализации логических устройств. Технический результат - повышение быстродействия устройства. Устройство содержит тактовый КМДП инвертор и в каждом каскаде два транзистора сброса...
Тип: Изобретение
Номер охранного документа: 0002515225
Дата охранного документа: 10.05.2014
20.05.2014
№216.012.c317

Тактируемый логический элемент и-или

Изобретение относится к области вычислительной техники и может быть использовано для реализации каскадных логических устройств конвейерного типа. Техническим результатом является уменьшение потребляемой мощности. Тактируемый логический элемент И-ИЛИ содержит предзарядовый транзистор 1 p-типа,...
Тип: Изобретение
Номер охранного документа: 0002515702
Дата охранного документа: 20.05.2014
10.08.2014
№216.012.e7b6

Устройство формирования переноса в сумматоре

Изобретение относится к области вычислительной техники и может быть использовано в КМДП интегральных схемах для реализации арифметических устройств. Техническим результатом является повышение надежности. Устройство содержит логические транзисторы n-типа, предзарядовые транзисторы р-типа,...
Тип: Изобретение
Номер охранного документа: 0002525111
Дата охранного документа: 10.08.2014
10.01.2015
№216.013.1ae4

Кольцевой генератор на кмдп транзисторах

Изобретение относится к области вычислительной техники и может быть использовано в системах тактовой синхронизации микропроцессорных устройств. Достигаемый технический результат - расширение функциональных возможностей путем генерирования сигналов типа меандра-трапеции, кроме сигналов типа...
Тип: Изобретение
Номер охранного документа: 0002538312
Дата охранного документа: 10.01.2015
20.02.2015
№216.013.2bc3

Парафазный логический элемент

Изобретение относится к парафазному логическому элементу. Технический результат заключается в уменьшении потребляемой мощности в расчете на один такт. Логический элемент содержит два транзистора р-типа, первый тактовый транзистор n-типа и логический блок, включающий прямые и инверсные ключевые...
Тип: Изобретение
Номер охранного документа: 0002542660
Дата охранного документа: 20.02.2015
10.04.2016
№216.015.2fe0

Динамический логический элемент и-или

Изобретение относится к области вычислительной техники и может быть использовано для реализации каскадных логических устройств конвейерного типа. Технический результат заключается в упрощении конструкции динамического логического элемента. Технический результат достигается за счет того, что...
Тип: Изобретение
Номер охранного документа: 0002580095
Дата охранного документа: 10.04.2016
25.08.2017
№217.015.b3ae

Многовходовый логический элемент и

Изобретение относится к области вычислительной техники и может быть использовано для реализации логических устройств на КМДП транзисторах. Технический результат заключается в упрощении устройства. Многовходовой логический элемент И содержит предзарядовый 1 и логический 2 транзисторы p-типа,...
Тип: Изобретение
Номер охранного документа: 0002613853
Дата охранного документа: 21.03.2017
11.03.2019
№219.016.d820

Ячейка памяти ассоциативного запоминающего устройства

Изобретение относится к области вычислительной техники и может быть использовано для реализации ассоциативной памяти в микропроцессорных системах и ассоциативных процессорах. Техническим результатом является уменьшение потребляемой мощности. Ячейка памяти ассоциативного запоминающего устройства...
Тип: Изобретение
Номер охранного документа: 0002390860
Дата охранного документа: 27.05.2010
19.04.2019
№219.017.2e14

Двухпортовая ячейка оперативной памяти

Изобретение относится к области вычислительной техники и может быть использовано для реализации оперативной памяти в микропроцессорных системах. Техническим результатом является повышение быстродействия устройства. Устройство содержит два КМДП инвертора, два транзистора записи n-типа, два...
Тип: Изобретение
Номер охранного документа: 0002391721
Дата охранного документа: 10.06.2010
+ добавить свой РИД