×
29.12.2018
218.016.ad6f

Результат интеллектуальной деятельности: АНАЛОГОВЫЙ ПРОЦЕССОР

Вид РИД

Изобретение

№ охранного документа
0002676424
Дата охранного документа
28.12.2018
Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для реализации выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит десять реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.

Известны аналоговые процессоры (см., например, фиг. 1 в описании изобретения к патенту РФ 2177643, кл. G06G 7/52, 2001 г.), которые с помощью четырех управляющих сигналов реализуют выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых процессоров, относятся большие аппаратурные затраты, обусловленные тем, что, в частности, упомянутый аналог содержит тридцать девять реляторов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый процессор (фиг. 1 в описании изобретения к патенту РФ 2281550, кл. G06G 7/52, 2006 г.), который содержит реляторы и с помощью четырех управляющих сигналов реализует выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип содержит девятнадцать реляторов.

Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом процессоре, содержащем десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, особенность заключается в том, что выходы i-го () и j-го () реляторов соединены соответственно с первыми входами (i+1)-го и (j+1)-го реляторов, выходы второго, k-го () и шестого, десятого реляторов подключены соответственно к вторым входам девятого, (2k-13)-го и второго, восьмого реляторов, а выход пятого и вход управления первого реляторов, объединенные входы управления второго, седьмого реляторов соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления третьего, пятого, шестого, восьмого реляторов и объединенным входам управления четвертого, девятого, десятого реляторов.

На фиг. 1 и фиг. 2 представлены соответственно схема предлагаемого аналогового процессора и схема релятора, использованного при построении указанного процессора.

Аналоговый процессор содержит реляторы 11,…,110. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Выходы реляторов 1i () и 1j () соединены соответственно с первыми входами реляторов и 1i+1 и 1j+1, выходы реляторов 12, 1k () и 16, 110 подключены соответственно к вторым входам реляторов 19, 12k-13 и 12, 18, а выход релятора 15 и вход управления релятора 11 объединенные входы управления реляторов 12, 17 соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления реляторов 13, 15, 16, 18 и объединенным входам управления реляторов 14, 19, 110.

Работа предлагаемого аналогового процессора осуществляется следующим образом. На его первом,…,четвертом управляющих входах фиксируются соответственно необходимые управляющие сигналы ƒ1,…,ƒ4∈{0,1}. На первые и вторые входы реляторов 11 17; первые и вторые входы реляторов 16, 110; второй вход релятора 14 подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х1 и х2; х3 и х4; х5. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, сигнал на выходе предлагаемого процессора определяется выражением

,

где символами ∨ и ⋅ обозначены соответственно операции max и min. При этом указанный процессор содержит десять реляторов.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый процессор с помощью четырех управляющих сигналов реализует выбор минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов и обладает меньшими по сравнению с прототипом аппаратурными затратами.

Аналоговый процессор, предназначенный для ранговой обработки аналоговых сигналов, содержащий десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента исключающее или, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, отличающийся тем, что выходы i-го и j-го реляторов соединены соответственно с первыми входами (i+1)-го и (j+1)-го реляторов, выходы второго, k-го и шестого, десятого реляторов подключены соответственно к вторым входам девятого, (2k-13)-го и второго, восьмого реляторов, а выход пятого и вход управления первого реляторов, объединенные входы управления второго, седьмого реляторов соединены соответственно с выходом и первым, вторым управляющими входами аналогового процессора, третий и четвертый управляющие входы которого подключены соответственно к объединенным входам управления третьего, пятого, шестого, восьмого реляторов и объединенным входам управления четвертого, девятого, десятого реляторов.
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
Источник поступления информации: Роспатент

Показаны записи 151-160 из 216.
26.10.2019
№219.017.dac3

Устройство для корректировки положения сооружений

Изобретение относится к области строительства, а именно к устройствам для выравнивания положения сооружений при неравномерных оседаниях основания. Устройство для корректировки положения сооружений при неравномерных оседаниях основания, выполненное на базе шарнирного четырехзвенного...
Тип: Изобретение
Номер охранного документа: 0002704174
Дата охранного документа: 24.10.2019
26.10.2019
№219.017.db09

Устройство для выравнивания положения сооружения

Изобретение относится к строительству, а именно к конструкциям фундаментов под сооружения, возводимых на просадочном основании. Устройство для выравнивания положения сооружения на просадочном основании включает размещенный между опирающейся на основание нижней и верхней опорными плитами...
Тип: Изобретение
Номер охранного документа: 0002704171
Дата охранного документа: 24.10.2019
26.10.2019
№219.017.db30

Устройство для выравнивания положения сооружения на просадочном основании

Изобретение относится к строительству, а именно к конструкциям фундаментов под сооружения, возводимых на просадочных основаниях. Устройство для выравнивания положения сооружения на просадочном основании включает размещенные между нижней и верхней опорными плитами вставки для подъема верхней...
Тип: Изобретение
Номер охранного документа: 0002704173
Дата охранного документа: 24.10.2019
01.11.2019
№219.017.dcb9

Логический модуль

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является реализация любой из простых симметричных булевых функций τ, τ, τ, зависящих от n аргументов - входных двоичных...
Тип: Изобретение
Номер охранного документа: 0002704737
Дата охранного документа: 30.10.2019
01.11.2019
№219.017.dcc1

Пороговый модуль

Изобретение относится к вычислительной техники. Технический результат заключается в расширении арсенала средств того же назначения. Пороговый модуль предназначен для реализации пороговой функции с единичными весами аргументов (входных двоичных сигналов). Пороговый модуль, содержащий пять...
Тип: Изобретение
Номер охранного документа: 0002704735
Дата охранного документа: 30.10.2019
10.11.2019
№219.017.dfbf

Импульсный селектор

Изобретение относится к импульсной технике. Технический результат – обеспечение воспроизведения операции med(τ, …, τ), где τ, …, τ есть длительности семи положительных импульсных сигналов х, …, х ∈ {0,l}, синхронизированных по переднему фронту. Для этого предложен импульсный селектор, который...
Тип: Изобретение
Номер охранного документа: 0002705471
Дата охранного документа: 07.11.2019
13.11.2019
№219.017.e0f1

Устройство для выравнивания неравномерных осадок сооружений

Изобретение относится к области строительства, а именно к выравниванию положения сооружений при неравномерных осадках основания. Устройство для выравнивания неравномерных осадок сооружений включает размещенную между основанием и опорным элементом на сооружении заполненную сыпучим материалом...
Тип: Изобретение
Номер охранного документа: 0002705693
Дата охранного документа: 11.11.2019
13.11.2019
№219.017.e110

Устройство подачи топлива в цилиндр двигателя внутреннего сгорания

Изобретение относится к устройствам впрыска топлива в цилиндр двигателя внутреннего сгорания. Устройство подачи топлива в цилиндр двигателя, содержащее корпус (1), в котором размещена гидравлическая полость (4) (ГП). ГП состоит из неподвижной и подвижной частей, причем подвижная часть (3)...
Тип: Изобретение
Номер охранного документа: 0002705703
Дата охранного документа: 11.11.2019
19.11.2019
№219.017.e374

Устройство автоматического повторного включения

Использование: в области электротехники. Технический результат – повышение чувствительности устройства при автоматическом повторном включении после самоустранения короткого замыкания и уменьшение массогабаритных показателей. Устройство автоматического повторного включения содержит...
Тип: Изобретение
Номер охранного документа: 0002706332
Дата охранного документа: 18.11.2019
21.11.2019
№219.017.e422

Импульсный селектор

Изобретение относится к импульсной технике. Технический результат - обеспечение выбора из n синхронизированных по переднему фронту положительных импульсных сигналов x,…,x∈{0,1}, имеющих длительности τ,…,τ соответственно, сигнала x, длительность τ которого является (n-2)-й по величине после...
Тип: Изобретение
Номер охранного документа: 0002706471
Дата охранного документа: 19.11.2019
Показаны записи 111-115 из 115.
20.05.2023
№223.018.66b2

Параллельный счетчик единиц

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей параллельного счетчика единиц при сохранении глубины схемы прототипа. Параллельный счетчик единиц содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (1, …, 1) и четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002761103
Дата охранного документа: 03.12.2021
20.05.2023
№223.018.6703

Арифметическое устройство по модулю три

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации с помощью константной настройки любой из операций (А+В) mod 3, (А-В) mod 3, где А, В ∈ {00,01,10} есть двухразрядные двоичные числа, задаваемые двоичными сигналами. Раскрыто...
Тип: Изобретение
Номер охранного документа: 0002757831
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6706

Пороговый модуль

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации пороговой функции с единичными весами аргументов и порогом три. Раскрыт пороговый модуль, содержащий восемь элементов ИЛИ и семь элементов И, причем первый, второй входы i-го...
Тип: Изобретение
Номер охранного документа: 0002757821
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6711

Логический модуль

Изобретение относится к области вычислительной техники. Техническим результатом изобретения является обеспечение реализации простых симметричных булевых функций. Раскрыт логический модуль, предназначенный для реализации простых симметричных булевых функций, содержащий четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002758188
Дата охранного документа: 26.10.2021
20.05.2023
№223.018.6712

Ранговый фильтр

Изобретение относится к ранговому фильтру. Технический результат заключается в повышении быстродействия рангового фильтра. Фильтр содержит два сортировщика и восемь реляторов, причем каждый релятор содержит компаратор, подключенный выходом к первому входу элемента исключающее ИЛИ, второй вход...
Тип: Изобретение
Номер охранного документа: 0002758190
Дата охранного документа: 26.10.2021
+ добавить свой РИД