×
29.12.2018
218.016.ad68

Результат интеллектуальной деятельности: АНАЛОГОВЫЙ ПРОЦЕССОР

Вид РИД

Изобретение

№ охранного документа
0002676422
Дата охранного документа
28.12.2018
Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для ранговой обработки аналоговых сигналов. Техническим результатом является обеспечение выбора из шести входных аналоговых сигналов х,…,х сигнала x любого заданного ранга r∈{1,…,6} (х=min(x,…,x),…,x=max(x,...,x)). Устройство содержит семнадцать реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.

Известны аналоговые процессоры (см., например, фиг. 1 в описании изобретения к патенту РФ 2446462, кл. G06G 7/52, 2012 г.), которые содержат реляторы и реализуют выбор из пяти входных аналоговых сигналов х1,…,х5 сигнала х(r) любого заданного ранга r∈{1,…,5} (х(1)=min(x1,…,x5),…,х(5)=max(x1,…,x5)).

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых процессоров, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных аналоговых сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый процессор (фиг. 1 в описании изобретения к патенту РФ 2474875, кл. G06G 7/52, 2013 г.), который содержит реляторы и реализует выбор из пяти входных аналоговых сигналов x1,…,x5 сигнала х(r) любого заданного ранга r∈{1,…,5} (х(1)=min(x1,…,x5),…,х(5)=max(x1,…x5)).

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных аналоговых сигналов.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации выбора из шести входных аналоговых сигналов x1,…,x6 сигнала х(r) любого заданного ранга r∈{1,…,6} (х(1)=min(x1,…,x6),…,x(6)=max(x1,…,x6)) при сохранении элементного базиса прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом процессоре, содержащем двенадцать реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, причем первые входы третьего, пятого и вторые входы четвертого, пятого реляторов соединены соответственно с выходами второго, четвертого и восьмого, девятого реляторов, входы управления первого, шестого реляторов подключены к первому управляющему входу аналогового процессора, второй и третий управляющие входы которого соединены соответственно с входами управления двенадцатого и десятого реляторов, особенность заключается в том, что в него дополнительно введены пять аналогичных вышеупомянутым реляторов, первый, второй входы второго и первый, второй входы седьмого реляторов соединены соответственно с выходами первого, шестого и четырнадцатого, пятнадцатого реляторов, первый, второй входы j-го () и первый, второй входы двенадцатого реляторов подключены соответственно к выходам (j+1)-го, (j+3)-го и шестнадцатого, семнадцатого реляторов, первый, второй входы одиннадцатого и первый, второй входы тринадцатого реляторов соединены соответственно с выходами четырнадцатого, шестого и первого, пятнадцатого реляторов, первый, второй входы шестнадцатого, второй вход и выход третьего реляторов подключены соответственно к выходам первого, шестого, седьмого и первому входу четвертого реляторов, а входы управления седьмого, восьмого, девятого и выход пятого реляторов соединены соответственно с первым управляющим входом и выходом аналогового процессора, второй и третий управляющие входы которого подключены соответственно к объединенным входам управления второго, четвертого, одиннадцатого, тринадцатого, четырнадцатого, пятнадцатого, семнадцатого реляторов и объединенным входам управления третьего, пятого, шестнадцатого реляторов.

На фиг. 1 и фиг. 2 представлены соответственно схема предлагаемого аналогового процессора и схема релятора, использованного при построении указанного процессора.

Аналоговый процессор содержит реляторы 11,…,117. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Первый, второй входы релятора 1i () и первый, второй входы релятора 17 соединены соответственно с выходами реляторов 1j-1, 1i+4 и 114, 115, первый, второй входы релятора 1j () и первый, второй входы релятора 112 подключены соответственно к выходам реляторов 1j+1, 1j+3 и l16, l17, первый, второй входы релятора 111 и первый, второй входы релятора 113 соединены соответственно с выходами реляторов 114, 16 и l1, 115, а первый, второй входы релятора l16, выход релятора 15 и объединенные входы управления реляторов 11, 16, 17, 18, 19 подключены соответственно к выходам реляторов 11 16, выходу и первому управляющему входу аналогового процессора, второй и третий управляющие входы которого соединены соответственно с объединенными входами управления реляторов 12, 14, 111, 112, 113, 114, 115, 117 и объединенными входами управления реляторов 13, 15, 110, 116.

Работа предлагаемого аналогового процессора осуществляется следующим образом. На его первом, втором, третьем управляющих входах фиксируются соответственно необходимые управляющие сигналы ƒ1, ƒ2, ƒ3∈{0,1}. На первые и вторые входы реляторов 18, l17; первые и вторые входы реляторов 11 114; первые и вторые входы реляторов 16, 115 подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х1 и х2; х3 и х4; x5 и х6. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, сигнал на выходе предлагаемого процессора определяется выражением

где символами ∨ и ⋅ обозначены соответственно операции max и min. Согласно (1) можно записать

где r∈{1,…,6}; ∈{x1,…,x6} (1≤sr<...<s6≤6); N= есть количество неповторяющихся фрагментов , определяемое как число сочетаний из 6 по 7-r. Выражение (2) совпадает с видом n-арной поисковой функции (функция (6.7) на стр. 117 в книге Левин В.И. Бесконечнозначная логика в задачах кибернетики. М.: Радио и связь, 1982 г.), которая при n=6 реализует алгоритм выделения из множества {х1,…,х6} элемента х(r) заданного ранга r∈{1,…,6} (х(1)=min(x1,…,x6),…,x(6)=max(х1,…,х6)). С учетом указанного, на выходе процессора (фиг. 1) окончательно имеем

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый процессор построен в элементном базисе прототипа и обладает более широкими по сравнению с прототипом функциональными возможностями, так как реализует выбор из шести входных аналоговых сигналов x1,…,х6 сигнала х(r) любого заданного ранга r∈{1,…,6} (х(1)=min(x1,…,x6),…,x(6)=max(x1,…,x6)).

Аналоговый процессор, предназначенный для ранговой обработки аналоговых сигналов, содержащий двенадцать реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, причем первые входы третьего, пятого и вторые входы четвертого, пятого реляторов соединены соответственно с выходами второго, четвертого и восьмого, девятого реляторов, входы управления первого, шестого реляторов подключены к первому управляющему входу аналогового процессора, второй и третий управляющие входы которого соединены соответственно с входами управления двенадцатого и десятого реляторов, отличающийся тем, что в него дополнительно введены пять аналогичных вышеупомянутым реляторов, первый, второй входы второго и первый, второй входы седьмого реляторов соединены соответственно с выходами первого, шестого и четырнадцатого, пятнадцатого реляторов, первый, второй входы j-го и первый, второй входы двенадцатого реляторов подключены соответственно к выходам (j+1)-го, (j+3)-го и шестнадцатого, семнадцатого реляторов, первый, второй входы одиннадцатого и первый, второй входы тринадцатого реляторов соединены соответственно с выходами четырнадцатого, шестого и первого, пятнадцатого реляторов, первый, второй входы шестнадцатого, второй вход и выход третьего реляторов подключены соответственно к выходам первого, шестого, седьмого и первому входу четвертого реляторов, а входы управления седьмого, восьмого, девятого и выход пятого реляторов соединены соответственно с первым управляющим входом и выходом аналогового процессора, второй и третий управляющие входы которого подключены соответственно к объединенным входам управления второго, четвертого, одиннадцатого, тринадцатого, четырнадцатого, пятнадцатого, семнадцатого реляторов и объединенным входам управления третьего, пятого, шестнадцатого реляторов.
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
АНАЛОГОВЫЙ ПРОЦЕССОР
Источник поступления информации: Роспатент

Показаны записи 91-100 из 216.
13.03.2019
№219.016.de90

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида титана и алюминия при их соотношении, мас.%: титан 70,0-79,0, алюминий...
Тип: Изобретение
Номер охранного документа: 0002681584
Дата охранного документа: 11.03.2019
13.03.2019
№219.016.de96

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида титана. Далее наносят промежуточный слой из нитрида соединения титана и...
Тип: Изобретение
Номер охранного документа: 0002681585
Дата охранного документа: 11.03.2019
13.03.2019
№219.016.de9a

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида титана и хрома при их соотношении, мас. %: титан 83,5-86,5, хром 13,5-16,5....
Тип: Изобретение
Номер охранного документа: 0002681586
Дата охранного документа: 11.03.2019
12.04.2019
№219.017.0b81

Импульсный селектор

Изобретение относится к импульсной технике. Технический результат заключается в повышении надежности за счет однородности аппаратурного состава. Импульсный селектор предназначен для воспроизведения операции med(τ,…,τ), где τ,…,τ есть длительности положительных импульсных сигналов x,…,x∈{0,1},...
Тип: Изобретение
Номер охранного документа: 0002684582
Дата охранного документа: 09.04.2019
12.04.2019
№219.017.0bc0

Устройство подачи топлива в цилиндр двигателя внутреннего сгорания

Изобретение относится к устройствам впрыска топлива в цилиндр двигателя внутреннего сгорания. Устройство содержит корпус (1) с внутренней расточкой, две гидравлические полости (6 и 12) разделены подпружиненным клапаном (9), нижняя часть корпуса жестко соединена с конической втулкой (16), жестко...
Тип: Изобретение
Номер охранного документа: 0002684516
Дата охранного документа: 09.04.2019
12.04.2019
№219.017.0be1

Котельная установка

Изобретение относится к области теплоэнергетики и может быть использовано в котельных установках, работающих на природном газе. Котельная установка содержит горелку с подключенными к ней трубопроводом подвода топлива и воздуховодом, газоход уходящих газов с включенным в него дымососом, к...
Тип: Изобретение
Номер охранного документа: 0002684515
Дата охранного документа: 09.04.2019
12.04.2019
№219.017.0bf1

Котельная установка

Изобретение относится к области теплоэнергетики и может быть использовано в котельных установках, работающих на природном газе. Котельная установка с барабаном и топкой содержит горелку с трубопроводами подвода топлива и воздуха, подключенными к топке котла, газоход уходящих газов, подключенный...
Тип: Изобретение
Номер охранного документа: 0002684514
Дата охранного документа: 09.04.2019
13.04.2019
№219.017.0c29

Способ разделения интегральных схем класса "система на кристалле" по надежности

Использование: для разбраковки ИС класса «система на кристалле» по критерию потенциальной надежности. Сущность изобретения заключается в том, что на представительной выборке ИС класса «система на кристалле» измеряют значения критических напряжений питания (КНП) отдельно для каждого...
Тип: Изобретение
Номер охранного документа: 0002684681
Дата охранного документа: 11.04.2019
13.04.2019
№219.017.0c4a

Способ виброакустических испытаний ферм

Изобретение относится к неразрушающим динамическим испытаниям строительных конструкций, в частности к испытаниям элементов ферм. Способ заключается в возбуждении в стержне вынужденных упругих колебаний с изменяющейся частотой и регистрации значения частоты его резонансных колебаний. При этом в...
Тип: Изобретение
Номер охранного документа: 0002684684
Дата охранного документа: 11.04.2019
13.04.2019
№219.017.0c57

Дебалансный вибровозбудитель

Изобретение относится к вибрационной технике и может быть использовано в различных отраслях промышленности, где применяются зарезонансные вибрационные устройства с тяжелыми условиями эксплуатации: прохождение через резонанс и, как следствие, затрудненный пуск. Дебалансный вибровозбудитель...
Тип: Изобретение
Номер охранного документа: 0002684682
Дата охранного документа: 11.04.2019
Показаны записи 91-100 из 115.
16.01.2020
№220.017.f56c

Мажоритарный модуль

Изобретение относится к вычислительной технике. Технический результат заключается в упрощении схемы мажоритарного модуля при сохранении функциональных возможностей прототипа и количества типов логических элементов его аппаратурного состава. Мажоритарный модуль содержит десять элементов «И» (1,...
Тип: Изобретение
Номер охранного документа: 0002710877
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5e5

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в обеспечении реализации с помощью константной настройки любой из простых симметричных булевых функций. Технический результат достигается за счет логического преобразователя, содержащего 3×n-7 мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002710878
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5ef

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение выбора минимального, медианного или максимального из семи...
Тип: Изобретение
Номер охранного документа: 0002710866
Дата охранного документа: 14.01.2020
12.02.2020
№220.018.019d

Ранговый селектор

Изобретение относится к автоматике и аналоговой вычислительной технике. Технический результат направлен на расширение арсенала средств того же назначения. Ранговый селектор, содержащий два сортировщика и пять реляторов, причем каждый релятор содержит замыкающий и размыкающий ключи, выходы...
Тип: Изобретение
Номер охранного документа: 0002713863
Дата охранного документа: 07.02.2020
12.02.2020
№220.018.01a4

Умножитель по модулю q

Изобретение относится к вычислительной технике. Технический результат заключается в расширении арсенала средств того же назначения. Умножитель по модулю q, содержащий элемент И, при этом в умножитель q дополнительно введены два элемента И и четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. 1 табл., 1 ил.
Тип: Изобретение
Номер охранного документа: 0002713862
Дата охранного документа: 07.02.2020
15.02.2020
№220.018.02c5

Пороговый модуль

Изобретение предназначено для реализации пороговой функции с единичными весами аргументов и порогом n-2, зависящей от n аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как восстанавливающий орган. Техническим результатом изобретения...
Тип: Изобретение
Номер охранного документа: 0002714216
Дата охранного документа: 13.02.2020
27.03.2020
№220.018.10b2

Импульсный селектор

Изобретение относится к средствам для логической обработки импульсных сигналов и может быть использовано в системах автоматического регулирования и управления как средство предварительной обработки информации. Технический результат заключается в расширении арсенала технических средств...
Тип: Изобретение
Номер охранного документа: 0002717628
Дата охранного документа: 24.03.2020
02.04.2020
№220.018.12bf

Логический модуль

Изобретение относится к вычислительной технике. Техническим результатом изобретения является упрощение схемы логического модуля. Логический модуль предназначен для параллельной реализации шести простых симметричных булевых функций, зависящих от шести аргументов - входных двоичных сигналов, и...
Тип: Изобретение
Номер охранного документа: 0002718209
Дата охранного документа: 31.03.2020
12.04.2023
№223.018.4237

Умножитель по модулю три

Изобретение относится к умножителю по модулю три. Технический результат заключается в расширении функциональных возможностей устройства. Умножитель содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и три элемента И, причем первый, второй входы j-го и первый, второй входы третьего элементов И соединены...
Тип: Изобретение
Номер охранного документа: 0002770801
Дата охранного документа: 21.04.2022
12.04.2023
№223.018.423b

Вычитатель по модулю q

Изобретение относится к области вычислительной техники. Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации операции (А-В)mod q при q-2 либо при q=3, где А, В (0≤A
Тип: Изобретение
Номер охранного документа: 0002770798
Дата охранного документа: 21.04.2022
+ добавить свой РИД