×
17.08.2018
218.016.7c23

СХЕМА ФОРМИРОВАТЕЛЯ УПРАВЛЯЮЩИХ СИГНАЛОВ

Вид РИД

Изобретение

Юридическая информация Свернуть Развернуть
Краткое описание РИД Свернуть Развернуть
Аннотация: Изобретение относится к вычислительной технике. Технический результат – повышение надежности и уменьшение массогабаритных показателей. Схема формирователя управляющих сигналов содержит двухвходовой логический элемент И-НЕ, выход которого является выходом сигнала Генерация-НЕ (), двухвходовой логический элемент ИЛИ-НЕ, выход которого является выходом сигнала Удаление (D), вход операнда (А), соединенный с первыми входами двухвходовых логических элементов И-НЕ и ИЛИ-НЕ, вход операнда (В), соединенный со вторыми входами двухвходовых логических элементов И-НЕ и ИЛИ-НЕ, первый инвертор, вход которого соединен с выходом двухвходового логического элемента И-НЕ, второй инвертор, выход которого является прямым сигналом Распространение (Р), а вход инверсным - Распространение-НЕ (), отличается тем, что в нее введены МОП транзистор Р-типа, затвор которого соединен с выходом двухвходового логического элемента ИЛИ-НЕ, исток - с выходом двухвходового логического элемента И-НЕ, а сток - с входом второго инвертора, и два МОП транзистора N-типа, затвор одного соединен с выходом двухвходового логического элемента ИЛИ-НЕ, а другого - с выходом первого инвертора, стоки обоих МОП транзисторов N-типа - с входом второго инвертора, а истоки - с шиной источника питания низкого уровня напряжения (GND). 1 ил., 1 табл.
Реферат Свернуть Развернуть

Предлагаемое изобретение относится к цифровой вычислительной технике и может быть использовано для формирования цифровых сигналов управления элементом манчестерской цепи переноса.

Известно электронное устройство - «Схема управления элементом манчестерской цепи переноса» [1]. Указанное устройство предназначено для формирования четырех сигналов, описываемых логическими функциями: G; D; Р; Р, которые необходимы для обеспечения правильной работы «Манчестерской цепи переноса» (см. Рис. 11.8 [2]).

Данная «Схема управления элементом манчестерской цепи переноса» [1] содержит два инвертора (1, 2), один двухвходовой логический элемент И-НЕ (3) и два двухвходовых логических элемента ИЛИ-НЕ (4, 5).

Таким образом, для того чтобы выполнить перечисленные логические элементы в КМОП базисе, согласно [2] (Рис. 6.17), потребуется шестнадцать МОП транзисторов.

Недостатком описанной выше схемы является то, что она содержит большое количество элементов и, следовательно, требует большого количества коммутационных связей. Так как надежность любого физического объекта не является абсолютной и прямо зависит от количества компонентов в его составе и количества связей, соединяющих эти компоненты, то использование при создании любого устройства большего количества компонентов и связей между ними снижает надежность работы такого устройства.

Кроме того, использование большего количества компонентов и связей при создании устройства приводит к увеличению его массогабаритных показателей, в данном случае - «Схемы управления элементом манчестерской цепи переноса» [1].

Задачей предлагаемого изобретения является повышение надежности Схемы управления элементом манчестерской цепи переноса и снижение его массогабаритных показателей.

Поставленная задача достигается тем, что в «Схему управления элементом манчестерской цепи переноса» [1], содержащую двухвходовой логический элемент И-НЕ, выход которого является выходом сигнала Генерация-НЕ , двухвходовой логический элемент ИЛИ-НЕ, выход которого является выходом сигнала Удаление D, вход операнда А, соединенный с первыми входами двухвходовых логических элементов И-НЕ и ИЛИ-НЕ, вход операнда В, соединенный со вторыми входами двухвходовых логических элементов И-НЕ и ИЛИ-НЕ, первый инвертор, вход которого соединен с выходом двухвходового логического элемента И-НЕ, второй инвертор, выход которого является прямым сигналом Распространение Р, а вход инверсным - Распространение-НЕ , введены МОП транзистор Р-типа, затвор которого соединен с выходом двухвходового логического элемента ИЛИ-НЕ, исток - с выходом двухвходового логического элемента И-НЕ, а сток - с входом второго инвертора, и два МОП транзистора N-типа, затвор одного из которых соединен с выходом двухвходового логического элемента ИЛИ-НЕ, а другого - с выходом первого инвертора, стоки обоих МОП транзисторов N-типа - с входом второго инвертора, а истоки - с шиной источника питания низкого уровня напряжения GND.

В предлагаемой схеме формирователя управляющих сигналов, полностью выполняющей функцию схемы управления элементом манчестерской цепи переноса, вместо второго двухвходового логического элемента ИЛИ-НЕ введено три МОП транзистора - один Р-типа и два N-типа. В то же время согласно [2] (Рис. 6.17) известно, что для реализации двухвходового логического элемента ИЛИ-НЕ в КМОП базисе требуется четыре МОП транзистора - два Р-типа и два N-типа.

Таким образом, предлагаемая схема формирователя управляющих сигналов позволяет из схемы управления элементом манчестерской цепи переноса исключить один транзистор. Это уменьшает общее количество транзисторов, требуемое для реализации необходимых функций, а значит и общее количество связей, соединяющих эти транзисторы с остальной частью схемы и между собой, и тем самым позволяет повысить надежность схемы формирователя управляющих сигналов и уменьшить ее массогабаритные показатели.

На чертеже приведена схема формирователя управляющих сигналов.

Предлагаемая схема формирователя управляющих сигналов содержит двухвходовой логический элемент И-НЕ 1, выход которого является выходом сигнала Генерация-НЕ , двухвходовой логический элемент ИЛИ-НЕ 2, выход которого является выходом сигнала Удаление D, вход операнда А, соединенный с первыми входами двухвходовых логических элементов И-НЕ 1 и ИЛИ-НЕ 2, вход операнда В, соединенный со вторыми входами двухвходовых логических элементов И-НЕ 1 и ИЛИ-НЕ 2, первый инвертор 3, вход которого соединен с выходом двухвходового логического элемента И-НЕ 1, второй инвертор 4, выход которого является прямым сигналом Распространение Р, а вход инверсным - Распространение-НЕ , МОП транзистор Р-типа 5, затвор которого соединен с выходом двухвходового логического элемента ИЛИ-НЕ 2, исток - с выходом двухвходового логического элемента И-НЕ 1, а сток - с входом второго инвертора 4, первый МОП транзистор N-типа 6, затвор которого соединен с выходом первого инвертора 3, сток - с входом второго инвертора 4, а исток - с шиной питания низкого уровня напряжения GND, и второй МОП транзистор N-типа 7, затвор которого соединен с выходом двухвходового логического элемента ИЛИ-НЕ 2, сток - с входом второго инвертора 4, а исток - с шиной питания низкого уровня напряжения GND.

Предлагаемая схема формирователя управляющих сигналов предназначена для формирования сигналов Генерация-НЕ , Удаление D, Распространение Р и Распространение-НЕ , значение которых представлено ниже в Таблице истинности схемы формирователя управляющих сигналов.

Таким образом, предлагаемая схема формирователя управляющих сигналов представляет собой логическую схему комбинационного типа и работает следующим образом.

В комбинации №1 на входы операндов А и В поступает напряжение низкого уровня, которое соответствует логическому значению «0» таблицы истинности схемы формирователя управляющих сигналов. Так как входы операндов А и В соединены с входами, соответственно первым и вторым, двухвходовых логических элементов И-НЕ 1 и ИЛИ-НЕ 2, то на их выходах, в соответствии с выполняемыми этими элементами функциями, формируется напряжение высокого уровня, которое соответствует логическому значению «1» таблицы истинности схемы формирователя управляющих сигналов. Напряжение высокого уровня «1», сформированное на выходе двухвходового логического элемента И-НЕ 1 поступает на выход схемы формирователя управляющих сигналов, исток МОП транзистора Р-типа 5 и вход первого инвертора 3, в результате чего на его выходе формируется инверсное напряжение низкого уровня «0», которое поступает на затвор первого МОП транзистора N-типа 6. Поэтому первый МОП транзистор N-типа 6 закрывается.

Одновременно напряжение высокого уровня «1», сформированное на выходе двухвходового логического элемента ИЛИ-НЕ 2 поступает на затворы МОП транзисторов Р-типа 5 и второго МОП транзистора N-типа 7 и выход D схемы формирователя управляющих сигналов. Поэтому МОП транзистор Р-типа 5 закрывается, а второй МОП транзистор N-типа 7 - открывается, и через него на выход схемы формирователя управляющих сигналов и на вход второго инвертора 4 поступает напряжение низкого уровня «0», которое поступает на выход Р схемы формирователя управляющих сигналов. Таким образом, значения сформированных напряжений логических сигналов на выходах , D, Р и полностью соответствуют комбинации №1 таблицы истинности схемы формирователя управляющих сигналов.

В комбинации №2(3) на вход операнда А(В) поступает напряжение низкого уровня «0», а на вход В(А) - высокого «1». Так как входы операндов А и В соединены с входами, соответственно первым и вторым, двухвходовых логических элементов И-НЕ 1 и ИЛИ-НЕ 2, то на их выходах, в соответствии с выполняемыми этими элементами функциями, формируется напряжение высокого уровня «1» - на выходе двухвходового логического элемента И-НЕ 1 и низкого уровня «0» - на выходе двухвходового логического элемента ИЛИ-НЕ 2.

Напряжение высокого уровня «1», сформированное на выходе двухвходового логического элемента И-НЕ 1, поступает на выход схемы формирователя управляющих сигналов и на вход первого инвертора 3, в результате чего на его выходе формируется инверсное напряжение низкого уровня «0», которое поступает на затвор первого МОП транзистора N-типа 6. Поэтому первый МОП транзистор N-типа 6 закрывается. Одновременно напряжение низкого уровня «0», сформированное на выходе двухвходового логического элемента ИЛИ-НЕ 2, поступает на затворы МОП транзисторов Р-типа 5, второго МОП транзистора N-типа 7 и выход D Схемы формирователя управляющих сигналов. Поэтому второй МОП транзистор N-типа 7 закрывается, а МОП транзистор Р-типа 5 открывается, и через него на выход схемы формирователя управляющих сигналов и на вход второго инвертора 4 поступает напряжение низкого уровня «1», которое поступает на выход Р схемы формирователя управляющих сигналов. Таким образом, значения сформированных напряжений логических сигналов на выходах , D, Р и полностью соответствуют комбинации №2(3) таблицы истинности схемы формирователя управляющих сигналов.

В комбинации №4 на входы операндов А и В поступает напряжение высокого уровня «1». Так как входы операндов А и В соединены с входами, соответственно первым и вторым, двухвходовых логических элементов И-НЕ 1 и ИЛИ-НЕ 2, то на их выходах, в соответствии с выполняемыми этими элементами функциями, формируется напряжение низкого уровня «0». Напряжение низкого уровня «0», сформированное на выходе двухвходового логического элемента И-НЕ 1, поступает на выход схемы формирователя управляющих сигналов, исток МОП транзистора Р-типа 5 и вход первого инвертора 3, в результате чего на его выходе формируется инверсное напряжение высокого уровня «1», которое поступает на затвор первого МОП транзистора N-типа 6. Поэтому первый МОП транзистор N-типа 6 открывается и через него напряжение низкого уровня «0» поступает на выход и вход второго инвертора 4.

Одновременно напряжение низкого уровня «0», сформированное на выходе двухвходового логического элемента ИЛИ-НЕ 2, поступает на затворы МОП транзисторов Р-типа 5 и второго МОП транзистора N-типа 7 и выход D схемы формирователя управляющих сигналов. Поэтому второй МОП транзистор N-типа 7 закрывается, а МОП транзистор Р-типа 5 открывается и через него на выход схемы формирователя управляющих сигналов и на вход второго инвертора 4 также поступает напряжение низкого уровня «0». Так как на входе второго инвертора 4 напряжение низкого уровня «0», то на его выходе формируется инверсное напряжение высокого уровня «1», которое поступает на выход Р схемы формирователя управляющих сигналов. Таким образом, значения сформированных напряжений логических сигналов на выходах , D, Р и полностью соответствуют комбинации №4 таблицы истинности схемы формирователя управляющих сигналов.

Литература

1. Глухов А.В., Шубин В.В. Патент на изобретение РФ №2554853, G06F 7/503 (2006.01), Схема управления элементом манчестерской цепи переноса, Федеральная служба по интеллектуальной собственности, бюллетень №18, 27.06.2015 г.

2. Цифровые интегральные схемы. Методология проектирования / Б. Николич, Ж. Рабаи, А. Чандракасан // Изд. Дом «Вильяме», 2-изд. - г. Москва, 2007.

Схема формирователя управляющих сигналов содержит двухвходовой логический элемент И-НЕ, выход которого является выходом сигнала Генерация-НЕ (), двухвходовой логический элемент ИЛИ-НЕ, выход которого является выходом сигнала Удаление (D), вход операнда (А), соединенный с первыми входами двухвходовых логических элементов И-НЕ и ИЛИ-НЕ, вход операнда (В), соединенный со вторыми входами двухвходовых логических элементов И-НЕ и ИЛИ-НЕ, первый инвертор, вход которого соединен с выходом двухвходового логического элемента И-НЕ, второй инвертор, выход которого является прямым сигналом Распространение (Р), а вход инверсным - Распространение-НЕ (), отличающаяся тем, что в нее введены МОП транзистор Р-типа, затвор которого соединен с выходом двухвходового логического элемента ИЛИ-НЕ, исток - с выходом двухвходового логического элемента И-НЕ, а сток - с входом второго инвертора, и два МОП транзистора N-типа, затвор одного из которых соединен с выходом двухвходового логического элемента ИЛИ-НЕ, а другого - с выходом первого инвертора, стоки обоих МОП транзисторов N-типа - с входом второго инвертора, а истоки - с шиной источника питания низкого уровня напряжения (GND).
СХЕМА ФОРМИРОВАТЕЛЯ УПРАВЛЯЮЩИХ СИГНАЛОВ
СХЕМА ФОРМИРОВАТЕЛЯ УПРАВЛЯЮЩИХ СИГНАЛОВ
СХЕМА ФОРМИРОВАТЕЛЯ УПРАВЛЯЮЩИХ СИГНАЛОВ
СХЕМА ФОРМИРОВАТЕЛЯ УПРАВЛЯЮЩИХ СИГНАЛОВ
СХЕМА ФОРМИРОВАТЕЛЯ УПРАВЛЯЮЩИХ СИГНАЛОВ
СХЕМА ФОРМИРОВАТЕЛЯ УПРАВЛЯЮЩИХ СИГНАЛОВ
Источник поступления информации: Роспатент

Показаны записи 1-3 из 3.
10.09.2015
№216.013.79bd

Схема управления элементом манчестерской цепи переноса

Изобретение относится к вычислительной технике и может быть использовано для построения надежных, портативных, многоразрядных, быстродействующих сумматоров, построенных по схеме «Манчестерская цепь переноса» (Manchester Carry Chain). Технический результат заключается в повышении надежности и...
Тип: Изобретение
Номер охранного документа: 0002562754
Дата охранного документа: 10.09.2015
19.01.2018
№218.016.0ba2

Преобразователь уровня напряжения

Изобретение относится к вычислительной технике и может быть использовано для построения быстродействующих преобразователей уровня напряжения, в том числе при сопряжении элементов электронных систем с несколькими источниками питания. Схема преобразователя уровня напряжения содержит: семь полевых...
Тип: Изобретение
Номер охранного документа: 0002632567
Дата охранного документа: 05.10.2017
31.01.2020
№220.017.fb62

Высоковольтный преобразователь уровня напряжения

Изобретение относится к вычислительной технике. Технический результат заключается в повышении быстродействия Цифровой КМОП схемы сдвига. Технический результат достигается за счёт схемы Высоковольтного преобразователя уровня напряжения, которая содержит: семь полевых транзисторов Р-типа (1-7) и...
Тип: Изобретение
Номер охранного документа: 0002712422
Дата охранного документа: 28.01.2020
Показаны записи 1-10 из 39.
10.02.2014
№216.012.a021

Способ обнаружения несанкционированных отводов сигнала с одномодовых оптических волокон

Изобретение относится к способам контроля волоконно-оптических линий передачи на основе одномодовых оптических волокон и может быть использовано в качестве способа отделения локальных дефектов, образованных несанкционированными отводами, от локальных дефектов, вызванных неразъемными оптическими...
Тип: Изобретение
Номер охранного документа: 0002506701
Дата охранного документа: 10.02.2014
20.07.2014
№216.012.de7b

Многоканальная защищенная волоконно-оптическая система передачи

Изобретение относится к защищенным волоконно-оптическим системам передачи и может быть использовано в качестве дуплексного волоконно-оптического канала передачи информации ограниченного доступа по неконтролируемой территории. Технический результат состоит в повышении скорости передачи...
Тип: Изобретение
Номер охранного документа: 0002522741
Дата охранного документа: 20.07.2014
20.07.2014
№216.012.dea8

Конструкция кварцевой ампулы для диффузии легирующих примесей в кремний (диффузии мышьяка) с встроенным приспособлением для управления скоростью последиффузионного охлаждения кремниевых р-п-структур

Изобретение относится к области полупроводниковой микроэлектроники, в частности к технологии изготовления р-п-переходов в кремнии методом "закрытой трубы" - методом откачанной запаянной кварцевой ампулы. Кварцевая ампула для диффузии легирующих примесей в кремний методом закрытой трубы состоит...
Тип: Изобретение
Номер охранного документа: 0002522786
Дата охранного документа: 20.07.2014
20.07.2014
№216.012.df13

Устройство контроля волоконно-оптических линий

Изобретение относится к устройствам контроля потерь в волоконно-оптических линиях и может быть использовано в качестве универсального технического средства защиты информации ограниченного доступа, передаваемой по неконтролируемой территории. Техническим результатом является создание устройства...
Тип: Изобретение
Номер охранного документа: 0002522893
Дата охранного документа: 20.07.2014
10.01.2015
№216.013.19c7

Способ управления и стабилизации скорости последиффузионного (диффузия мышьяка) охлаждения низковольтных (~6в) кремниевых планарных структур прецизионных стабилитронов и устройство для его осуществления

Изобретение относится к области полупроводниковой микроэлектроники, в частности к технологии изготовления р-n-переходов в кремнии методом "закрытой трубы" - методом откачанной запаянной кварцевой ампулы. При управлении и стабилизации скорости последиффузионного охлаждения низковольтных...
Тип: Изобретение
Номер охранного документа: 0002538027
Дата охранного документа: 10.01.2015
10.02.2015
№216.013.22f4

Устройство управления освещением по среднему значению тока

Предлагаемое изобретение относится к области контроля и регулирования искусственного освещения с применением мощных светодиодов при питании от внешних источников постоянного тока. Технический результат - увеличение срока службы светодиодов и точности регулирования силы тока за счет...
Тип: Изобретение
Номер охранного документа: 0002540401
Дата охранного документа: 10.02.2015
27.06.2015
№216.013.5b10

Схема управления элементом манчестерской цепи переноса

Изобретение относится к вычислительной технике и может быть использовано для построения надежных, портативных, многоразрядных, быстродействующих сумматоров, построенных по схеме «Манчестерская цепь переноса» (Manchester Carry Chain). Техническим результатом является повышение надежности и...
Тип: Изобретение
Номер охранного документа: 0002554853
Дата охранного документа: 27.06.2015
10.09.2015
№216.013.79bd

Схема управления элементом манчестерской цепи переноса

Изобретение относится к вычислительной технике и может быть использовано для построения надежных, портативных, многоразрядных, быстродействующих сумматоров, построенных по схеме «Манчестерская цепь переноса» (Manchester Carry Chain). Технический результат заключается в повышении надежности и...
Тип: Изобретение
Номер охранного документа: 0002562754
Дата охранного документа: 10.09.2015
10.01.2016
№216.013.9f25

Устройство защиты светодиодов от перегрузок

Изобретение относится к области электронной техники. Техническим результатом является повышение надежности, снижение потерь и улучшение динамических показателей, таких как уровень перенапряжения и интервал переходного процесса, при деструктивных воздействиях и в момент подключения светодиодов....
Тип: Изобретение
Номер охранного документа: 0002572378
Дата охранного документа: 10.01.2016
20.02.2016
№216.014.cf2e

Способ непрерывного контроля нарушений оптического волокна

Изобретение относится к способам непрерывного контроля оптических волокон (ОВ) и может быть использовано в качестве алгоритма для программного обеспечения контроллера системы защиты ВОСП информации ограниченного доступа. Способ непрерывного контроля нарушений оптического волокна, который...
Тип: Изобретение
Номер охранного документа: 0002575303
Дата охранного документа: 20.02.2016
+ добавить свой РИД