×
26.08.2017
217.015.dcec

Результат интеллектуальной деятельности: ИНСТРУМЕНТАЛЬНЫЙ УСИЛИТЕЛЬ ДЛЯ РАБОТЫ ПРИ НИЗКИХ ТЕМПЕРАТУРАХ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области измерительной техники и может быть использовано в качестве прецизионного устройства усиления сигналов различных датчиков. Технический результат заключается в повышении коэффициента ослабления входного синфазного сигнала при работе в диапазоне низких температур. Указанный результат достигается посредством инструментального усилителя для работы при низких температурах, который содержит первый входной полевой транзистор первого дифференциального каскада, затвор которого соединен с первым входом устройства, исток подключен к стоку первого вспомогательного транзистора первого дифференциального каскада, а сток через первый двухполюсник нагрузки связан с первой шиной источника питания и соединен с первым выходом, второй входной полевой транзистор первого дифференциального каскада. Между второй шиной источника питания и истоком второго выходного транзистора включен второй токостабилизирующий двухполюсник, причем второй и первый выходы соединены с соответствующими входами выходного каскада, выход которого, являющийся потенциальным выходом устройства, связан с четвертым входом устройства через цепь общей отрицательной обратной, а третий вход устройства соединен с общей шиной источников питания. 2 з.п. ф-лы, 7 ил.

Изобретение относится к области электроники, измерительной техники и может быть использовано в качестве прецизионного устройства усиления сигналов различных датчиков.

В современной информационно-измерительной технике, приборостроении, датчиковых системах, различных аналого-цифровых интерфейсах находят широкое применение так называемые инструментальные (измерительные) усилители (ИУ), которые обеспечивают прецизионное усиление дифференциального сигнала (ud) и повышенное ослабление синфазной составляющей входных напряжений (uc) [1].

Одним из наиболее перспективных методов построения ИУ является применение в их структуре так называемых мультидифференциальных операционных усилителей (МОУ) [2,3], которые (для работы при низких температурах) реализуются на основе классических дифференциальных каскадов на полевых транзисторах [4-21] с резистором местной отрицательной обратной связи. При этом для повышения линейности ИУ резистор местной отрицательной обратной связи выбирается достаточно высокоомным (1-10 кОм), что существенно ухудшает один из важнейших параметров МОУ и ИУ - коэффициент ослабления входного синфазного сигнала (Kос.сф.).

Ближайшим прототипом заявляемого устройства является дифференциальный усилитель, представленный в статье «Входные каскады дифференциальных и мультидифференциальных операционных усилителей с высоким ослаблением синфазного напряжения» (А.Е. Титов, С.Г. Крутчинский, М.С. Цыбин), изданной по итогам IV Всероссийской научно-технической конференции «Проблемы разработки перспективных микро- и наноэлектронных систем - 2010» (МЭС-2010, стр. 542, рис. 10). Он содержит (фиг. 1) первый 1 входной полевой транзистор первого дифференциального каскада, затвор которого соединен с первым 2 входом устройства, исток подключен к стоку первого 3 вспомогательного транзистора первого дифференциального каскада, а сток через первый 4 двухполюсник нагрузки связан с первой 5 шиной источника питания и соединен с первым 6 выходом, второй 7 входной полевой транзистор первого дифференциального каскада, затвор которого соединен со вторым 8 входом устройства, исток подключен к стоку второго 9 вспомогательного транзистора первого дифференциального каскада, а сток через второй 10 двухполюсник нагрузки связан с первой 5 шиной источника питания и соединен с вторым 11 выходом, причем между истоками первого 1 входного полевого транзистора первого дифференциального каскада и второго 7 входного полевого транзистора первого дифференциального каскада включен резистор местной отрицательной обратной связи 12 первого дифференциального каскада, первый 13 входной полевой транзистор второго дифференциального каскада, затвор которого соединен с третьим 14 входом устройства, исток подключен к стоку первого 15 вспомогательного транзистора второго дифференциального каскада, а сток связан с первым 6 выходом, второй 16 входной полевой транзистор второго дифференциального каскада, затвор которого соединен с четвертым 17 входом устройства, исток подключен к стоку второго 18 вспомогательного транзистора второго дифференциального каскада, а сток соединен со вторым 11 выходом, причем между истоками первого 13 входного полевого транзистора второго дифференциального каскада и второго 16 входного полевого транзистора второго дифференциального каскада включен резистор местной отрицательной обратной связи 19 второго дифференциального каскада, вторую 20 шину источника питания.

Существенный недостаток известного ИУ состоит в том, что он имеет невысокое ослабление входных синфазных сигналов, что обусловлено применением в его схеме полевых JFet транзисторов с управляющим p-n переходом, способных работать при низких температурах.

Основная задача предполагаемого изобретения состоит в повышении коэффициента ослабления входного синфазного сигнала при работе ИУ в диапазоне низких температур.

Поставленная задача достигается тем, что в инструментальном усилителе фиг. 1, содержащем первый 1 входной полевой транзистор первого дифференциального каскада, затвор которого соединен с первым 2 входом устройства, исток подключен к стоку первого 3 вспомогательного транзистора первого дифференциального каскада, а сток через первый 4 двухполюсник нагрузки связан с первой 5 шиной источника питания и соединен с первым 6 выходом, второй 7 входной полевой транзистор первого дифференциального каскада, затвор которого соединен со вторым 8 входом устройства, исток подключен к стоку второго 9 вспомогательного транзистора первого дифференциального каскада, а сток через второй 10 двухполюсник нагрузки связан с первой 5 шиной источника питания и соединен с вторым 11 выходом, причем между истоками первого 1 входного полевого транзистора первого дифференциального каскада и второго 7 входного полевого транзистора первого дифференциального каскада включен резистор местной отрицательной обратной связи 12 первого дифференциального каскада, первый 13 входной полевой транзистор второго дифференциального каскада, затвор которого соединен с третьим 14 входом устройства, исток подключен к стоку первого 15 вспомогательного транзистора второго дифференциального каскада, а сток связан с первым 6 выходом, второй 16 входной полевой транзистор второго дифференциального каскада, затвор которого соединен с четвертым 17 входом устройства, исток подключен к стоку второго 18 вспомогательного транзистора второго дифференциального каскада, а сток соединен со вторым 11 выходом, причем между истоками первого 13 входного полевого транзистора второго дифференциального каскада и второго 16 входного полевого транзистора второго дифференциального каскада включен резистор местной отрицательной обратной связи 19 второго дифференциального каскада, вторую 20 шину источника питания, предусмотрены новые элементы и связи - затвор первого 3 вспомогательного транзистора первого дифференциального каскада подключен к истоку первого 21 выходного транзистора, затвор второго 9 вспомогательного транзистора первого дифференциального каскада соединен с истоком второго 22 выходного транзистора, затвор которого соединен с затвором первого 21 выходного транзистора и подключен к источнику напряжения смещения 23, затвор первого 15 вспомогательного транзистора второго дифференциального каскада соединен с истоком первого 21 выходного транзистора, затвор второго 18 вспомогательного транзистора второго дифференциального каскада соединен с истоком второго 22 выходного транзистора, сток первого 21 выходного транзистора соединен с первым 6 выходом, а сток второго 22 выходного транзистора соединен со вторым 11 выходом, исток первого 3 вспомогательного транзистора первого дифференциального каскада связан с затвором первого 3 вспомогательного транзистора первого дифференциального каскада, исток второго 9 вспомогательного транзистора первого дифференциального каскада связан с затвором второго 9 вспомогательного транзистора первого дифференциального каскада, исток первого 15 вспомогательного транзистора второго дифференциального каскада связан с затвором первого 15 вспомогательного транзистора второго дифференциального каскада, исток второго 18 вспомогательного транзистора второго дифференциального каскада связан с затвором второго 18 вспомогательного транзистора второго дифференциального каскада, между второй 20 шиной источника питания и истоком первого 21 выходного транзистора включен первый 24 токостабилизирующий двухполюсник, между второй 20 шиной источника питания и истоком второго 22 выходного транзистора включен второй 25 токостабилизирующий двухполюсник, причем второй 11 и первый 6 выходы соединены с соответствующими входами выходного каскада 26, выход которого 27, являющийся потенциальным выходом устройства 27, связан с четвертым 17 входом устройства через цепь общей отрицательной обратной 28, а третий 14 вход устройства соединен с общей шиной источника питания.

На чертеже фиг. 1 показана схема ИУ-прототипа, а на чертеже фиг. 2 схема заявляемого ИУ в соответствии с п. 1 формулы изобретения, способного работать при низких температурах за счет применения JFet транзисторов.

На чертеже фиг. 3 приведена схема заявляемого ИУ в соответствии с п. 2, п. 3 формулы изобретения.

На чертеже фиг. 4 представлена схема одного входного каскада заявляемого ИУ фиг. 3, которая используется для аналитического расчета преимуществ предлагаемого устройства.

На чертеже фиг. 5 представлена схема одного дифференциального каскада ИУ-прототипа фиг. 1 в среде PSpice, реализованная на элементах аналогового базового матричного кристалла АБМК_1_3, выпускаемого ОАО «Интеграл» (г. Минск). Данная схема была использована для моделирования работы ИУ с входным синфазным сигналом.

На чертеже фиг. 6 приведена часть схемы фиг. 3 (один входной каскад) в среде PSpice на моделях АБМК_1_3, в которой моделировалась передача на выход out входного синфазного сигнала V3.

На чертеже фиг. 7 показана частотная зависимость коэффициентов ослабления входного синфазного сигнала входных каскадов заявляемого ИУ фиг. 6 и ИУ-прототипа фиг. 5. Из данных графиков следует, что в заявляемом ИУ коэффициент ослабления входного синфазного сигнала улучшается на 40 дБ (т.е. в 100 раз).

Инструментальный усилитель для работы при низких температурах фиг. 2 содержит первый 1 входной полевой транзистор первого дифференциального каскада, затвор которого соединен с первым 2 входом устройства, исток подключен к стоку первого 3 вспомогательного транзистора первого дифференциального каскада, а сток через первый 4 двухполюсник нагрузки связан с первой 5 шиной источника питания и соединен с первым 6 выходом, второй 7 входной полевой транзистор первого дифференциального каскада, затвор которого соединен со вторым 8 входом устройства, исток подключен к стоку второго 9 вспомогательного транзистора первого дифференциального каскада, а сток через второй 10 двухполюсник нагрузки связан с первой 5 шиной источника питания и соединен с вторым 11 выходом, причем между истоками первого 1 входного полевого транзистора первого дифференциального каскада и второго 7 входного полевого транзистора первого дифференциального каскада включен резистор местной отрицательной обратной связи 12 первого дифференциального каскада, первый 13 входной полевой транзистор второго дифференциального каскада, затвор которого соединен с третьим 14 входом устройства, исток подключен к стоку первого 15 вспомогательного транзистора второго дифференциального каскада, а сток связан с первым 6 выходом, второй 16 входной полевой транзистор второго дифференциального каскада, затвор которого соединен с четвертым 17 входом устройства, исток подключен к стоку второго 18 вспомогательного транзистора второго дифференциального каскада, а сток соединен со вторым 11 выходом, причем между истоками первого 13 входного полевого транзистора второго дифференциального каскада и второго 16 входного полевого транзистора второго дифференциального каскада включен резистор местной отрицательной обратной связи 19 второго дифференциального каскада, вторую 20 шину источника питания. Затвор первого 3 вспомогательного транзистора первого дифференциального каскада подключен к истоку первого 21 выходного транзистора, затвор второго 9 вспомогательного транзистора первого дифференциального каскада соединен с истоком второго 22 выходного транзистора, затвор которого соединен с затвором первого 21 выходного транзистора и подключен к источнику напряжения смещения 23, затвор первого 15 вспомогательного транзистора второго дифференциального каскада соединен с истоком первого 21 выходного транзистора, затвор второго 18 вспомогательного транзистора второго дифференциального каскада соединен с истоком второго 22 выходного транзистора, сток первого 21 выходного транзистора соединен с первым 6 выходом, а сток второго 22 выходного транзистора соединен со вторым 11 выходом, исток первого 3 вспомогательного транзистора первого дифференциального каскада связан с затвором первого 3 вспомогательного транзистора первого дифференциального каскада, исток второго 9 вспомогательного транзистора первого дифференциального каскада связан с затвором второго 9 вспомогательного транзистора первого дифференциального каскада, исток первого 15 вспомогательного транзистора второго дифференциального каскада связан с затвором первого 15 вспомогательного транзистора второго дифференциального каскада, исток второго 18 вспомогательного транзистора второго дифференциального каскада связан с затвором второго 18 вспомогательного транзистора второго дифференциального каскада, между второй 20 шиной источника питания и истоком первого 21 выходного транзистора включен первый 24 токостабилизирующий двухполюсник, между второй 20 шиной источника питания и истоком второго 22 выходного транзистора включен второй 25 токостабилизирующий двухполюсник, причем второй 11 и первый 6 выходы соединены с соответствующими входами выходного каскада 26, выход которого 27, являющийся потенциальным выходом устройства 27, связан с четвертым 17 входом устройства через цепь общей отрицательной обратной 28, а третий 14 вход устройства соединен с общей шиной источников питания.

В схеме фиг. 2, в соответствии с п. 2 формулы изобретения в качестве источника напряжения смещения 23 используется вторая 20 шина источника питания, а цепь общей отрицательной обратной связи 28 содержит первый 29 и второй 30 дополнительное резисторы.

В схеме фиг. 3, в соответствии с п. 3 формулы изобретения, исток первого 3 вспомогательного транзистора первого дифференциального каскада связан с затвором первого 3 вспомогательного транзистора первого дифференциального каскада через первый 29 дополнительный резистор, исток второго 9 вспомогательного транзистора первого дифференциального каскада связан с затвором второго 9 вспомогательного транзистора первого дифференциального каскада через второй 30 дополнительный резистор, исток первого 15 вспомогательного транзистора второго дифференциального каскада связан с затвором первого 15 вспомогательного транзистора второго дифференциального каскада через третий 31 дополнительный резистор, исток второго 18 вспомогательного транзистора второго дифференциального каскада связан с затвором второго 18 вспомогательного транзистора второго дифференциального каскада через четвертый 32 дополнительный резистор.

Рассмотрим работу частного случая схемы фиг. 3, представленного на чертеже фиг. 4, когда выходные сигналы снимаются с первого 6 (Вых. 1) и второго 11 (Вых. 2) выходов, а на первый 2 и второй 8 входы устройства подаются одинаковые синфазные напряжения (uc=uc1=uc2).

В результате воздействия входного синфазного сигнала uc=uc1=uc2 на первый 2 и второй 8 входы устройства изменяются токи стоков и истоков первого 3 вспомогательного транзистора первого дифференциального каскада, второго 9 вспомогательного транзистора первого дифференциального каскада, первого 1 входного полевого транзистора первого дифференциального каскада, второго 7 входного полевого транзистора первого дифференциального каскада:

где μ3≈μ9≈10-2-10-3, - коэффициенты внутренней обратной связи первого 3 и второго 9 вспомогательных транзисторов первого дифференциального каскада;

R29, R30 - сопротивления первого 29 и второго 30 дополнительных резисторов.

Токи iu3 и iu9 передаются в истоковые цепи первого 21 и второго 22 выходных транзисторов и вызывают соответствующие изменения их токов стока. В результате приращения токов в первом 4 и втором 10 двухполюсниках нагрузки определяются формулами:

где α21≈1, α22≈1 - коэффициент передачи по току истока первого 21 и второго 22 выходных транзисторов.

Как следствие, коэффициенты передачи входного синфазного сигнала для первого 6 (Вых. 1) и второго 11 (Вых. 2) выходов можно найти из уравнений:

В схеме ИУ-прототипа аналогичные параметры имеют следующие значения:

Таким образом, при введении новых элементов и связей между ними коэффициенты передачи синфазного сигнала с первого 2 и второго 8 входов устройства на первый 6 и второй 11 выходы уменьшаются в N=80÷100 раз, где .

Коэффициент передачи дифференциального напряжения входного каскада на первом 1 и втором 7 входных полевых транзисторах первого дифференциального каскада определяется формулой

где R12 - сопротивление резистора местной отрицательной обратной связи 12 первого дифференциального каскада;

R4, R10 - сопротивления первого 4 и второго 10 двухполюсников нагрузки.

Если выбрать Kdl≈1, то коэффициент ослабления входного синфазного сигнала (Kос.сф.) в предлагаемой схеме определяется уравнением

Сравнительное компьютерное моделирование схем фиг. 5 и фиг. 6, показывает (фиг. 7), что заявляемый ИУ имеет более чем в 100 раз лучшее значение коэффициента ослабления входного синфазного сигнала. Это существенно снижает погрешности ИУ при работе с сигналами, имеющими синфазную составляющую.

Литература

1. Авербух В. Инструментальные усилители / В. Авербух // Схемотехника, №1 (3), 2001. - С. 26-29; Схемотехника, №2 (4), 2001. - С. 22-24.

2. Патент RU 2571578 фиг. 1, фиг. 3, фиг. 4.

3. Прокопенко Н.Н. Основные свойства, параметры и базовые схемы включения мультидифференциальных операционных усилителей с высокоимпедансным узлом / Н.Н. Прокопенко, О.В. Дворников, П.С. Будяков // Электронная техника. Серия 2. Полупроводниковые приборы. Выпуск 2 (233), 2014 г. - С. 53-64.

4. Патент US 6.617.922 fig.3.

5. Патент US 6.469.576 fig.2.

6. Патент US 7.170.349 fig.2.

7. Патент US 6.628.168 fig.1, fig.2.

8. Патент US 5.990.737 fig.7.

9. Патент US 7.199.612 fig.4.

10. Патент US 6.977.526 fig.l.

11. Заявка на патент US 2009/0206929 fig. 5.

12. 3аявка на патент US 2008/0150636 fig.3D.

13. 3аявка на патент US 2003/0132803 fig.7.

14. 3аявка на патент US 2006/0244530 fig.2.

15. Патент US 6.388.519 fig.1.

16. Патент US 6.011.436 fig.4.

17. Патент US 6.559.720 fig.4.

18. 3аявка на патент US 2008/0186091 fig.4.

19. 3аявка на патент US 2013/0099782 fig.2.

20. Патент US 5.510.745.

21. Патент US 7.145.359 fig.4.


ИНСТРУМЕНТАЛЬНЫЙ УСИЛИТЕЛЬ ДЛЯ РАБОТЫ ПРИ НИЗКИХ ТЕМПЕРАТУРАХ
ИНСТРУМЕНТАЛЬНЫЙ УСИЛИТЕЛЬ ДЛЯ РАБОТЫ ПРИ НИЗКИХ ТЕМПЕРАТУРАХ
ИНСТРУМЕНТАЛЬНЫЙ УСИЛИТЕЛЬ ДЛЯ РАБОТЫ ПРИ НИЗКИХ ТЕМПЕРАТУРАХ
ИНСТРУМЕНТАЛЬНЫЙ УСИЛИТЕЛЬ ДЛЯ РАБОТЫ ПРИ НИЗКИХ ТЕМПЕРАТУРАХ
ИНСТРУМЕНТАЛЬНЫЙ УСИЛИТЕЛЬ ДЛЯ РАБОТЫ ПРИ НИЗКИХ ТЕМПЕРАТУРАХ
ИНСТРУМЕНТАЛЬНЫЙ УСИЛИТЕЛЬ ДЛЯ РАБОТЫ ПРИ НИЗКИХ ТЕМПЕРАТУРАХ
ИНСТРУМЕНТАЛЬНЫЙ УСИЛИТЕЛЬ ДЛЯ РАБОТЫ ПРИ НИЗКИХ ТЕМПЕРАТУРАХ
Источник поступления информации: Роспатент

Показаны записи 191-200 из 358.
25.08.2017
№217.015.d063

Дифференциальный инструментальный усилитель с парафазным выходом

Изобретение относится к области аналоговой усилительной техники. Технический результат: повышение значения коэффициента передачи по напряжению. Для этого предложен дифференциальный инструментальный усилитель с парафазным выходом, который содержит неинвертирующий вход (1) устройства и синфазный...
Тип: Изобретение
Номер охранного документа: 0002621291
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0af

Дифференциальный операционный усилитель для работы при низких температурах

Изобретение относится к области электроники. Технический результат - повышение коэффициента ослабления входного синфазного сигнала. Для этого предложен дифференциальный операционный усилитель для работы при низких температурах, который содержит первый (1) входной полевой транзистор, первый (2)...
Тип: Изобретение
Номер охранного документа: 0002621286
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0c9

Мультиплексор потенциальных сигналов датчиков

Изобретение относится к области радиоэлектроники и вычислительной техники. Технический результат заключается в обеспечении дополнительно к режиму последовательного во времени преобразования входных потенциальных сигналов в выходное напряжение, алгебраического суммирования входных...
Тип: Изобретение
Номер охранного документа: 0002621292
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0d0

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Технический результат: повышение коэффициента усиления по напряжению (К) при сохранении высокой температурной и радиационной стабильности напряжения...
Тип: Изобретение
Номер охранного документа: 0002621289
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d116

Мультидифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат - уменьшение напряжения смещения нуля, повышение стабильности при низких температурах и воздействии радиации. Мультидифференциальный...
Тип: Изобретение
Номер охранного документа: 0002621287
Дата охранного документа: 01.06.2017
26.08.2017
№217.015.d388

Способ получения органического удобрения

Изобретение относится к сельскому хозяйству. Способ получения органического удобрения включает измельчение угля, при этом дополнительно включает подачу его по шнековому транспортеру в установку обработки материалов совместно с биомассой и бактерицидным препаратом, в которой происходит...
Тип: Изобретение
Номер охранного документа: 0002621978
Дата охранного документа: 08.06.2017
26.08.2017
№217.015.d5e2

Планарная индуктивность с расширенным частотным диапазоном

Изобретение относится к области радиотехники и связи и может быть использовано в СВЧ-устройствах усиления и преобразования аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, избирательных усилителях, смесителях, генераторах и др., реализуемых...
Тип: Изобретение
Номер охранного документа: 0002623100
Дата охранного документа: 22.06.2017
26.08.2017
№217.015.d63e

Устройство поиска средней линии границ объектов на размытых изображениях

Изобретение относится к информационно-измерительным устройствам управления и обработки сигналов. Технический результат заключается в выделении средней линии области, требующей восстановления размытой границы на изображении. Устройство содержит регистр хранения входной реализации, вход которого...
Тип: Изобретение
Номер охранного документа: 0002622877
Дата охранного документа: 20.06.2017
26.08.2017
№217.015.d689

Планарная индуктивность с расширенным частотным диапазоном

Изобретение может быть использовано в СВЧ устройствах усиления и преобразования аналоговых сигналов, в структуре интегральных микросхем различного функционального назначения. Технический результат - расширение диапазона рабочих частот планарной индуктивности без применения в ее конструкции...
Тип: Изобретение
Номер охранного документа: 0002622894
Дата охранного документа: 21.06.2017
26.08.2017
№217.015.d7ae

Устройство для исследования деформации вспененных одеждных материалов

Заявленное изобретение относится к области швейного материаловедения и связано с определением деформации пористых вспененных материалов для одежды при сжатии. Заявленное устройство для исследования деформации вспененных одеждных материалов при сжатии содержит средство для крепления исследуемого...
Тип: Изобретение
Номер охранного документа: 0002622497
Дата охранного документа: 15.06.2017
Показаны записи 191-200 из 240.
16.01.2020
№220.017.f55d

Низкочувствительный arc-фильтр второго порядка на основе двух мультидифференциальных операционных усилителей

Изобретение относится к измерительной технике и может использоваться в качестве ограничителей спектра или широкополосных избирательных усилителей, включаемых на входе аналого-цифровых преобразователей различного назначения. Технический результат заключается в получении на его выходах полного...
Тип: Изобретение
Номер охранного документа: 0002710852
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f575

Выходной каскад аналоговых микросхем на комплементарных полевых транзисторах с управляющим p-n-переходом

Изобретение относится к аналоговой микроэлектронике. Технический результат заключается в создании условий, которые позволяют повысить быстродействие выходного каскада за счет форсирования процесса перезаряда одного из его паразитных конденсаторов и исключения влияния второго паразитного...
Тип: Изобретение
Номер охранного документа: 0002710917
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5ac

Буферный усилитель на основе комплементарных полевых транзисторов с управляющим p-n переходом для работы при низких температурах

Изобретение относится к аналоговой микроэлектронике. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения БУ на комплементарных полевых транзисторах, обеспечивающего повышенную стабильность статического режима транзисторов и низкий...
Тип: Изобретение
Номер охранного документа: 0002710923
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5c9

Дифференциальный каскад класса ав на комплементарных полевых транзисторах с управляющим p-n переходом для работы в условиях низких температур

Изобретение относится к области радиотехники и может быть использовано в качестве устройства усиления аналоговых сигналов. Технический результат заключается в создании условий, которые позволяют дифференциальным каскадам работать в режиме класса «АВ» при малом статическом токопотреблении....
Тип: Изобретение
Номер охранного документа: 0002710847
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5d1

Составной транзистор на основе комплементарных полевых транзисторов с управляющим p-n переходом

Изобретение относится к области микроэлектроники. Технический результат: создание составного транзистора на комплементарных транзисторах, который по своим стоко-затворным характеристикам подобен КМОП полевому транзистору, т.е. имеет характерную зону закрытого состояния при напряжении...
Тип: Изобретение
Номер охранного документа: 0002710846
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5f1

Дифференциальный усилитель на комплементарных полевых транзисторах с повышенной стабильностью статического режима

Изобретение относится к радиотехнике и связи. Технический результат заключается в создании условий, при которых в заявляемом дифференциальном усилителе (ДУ) обеспечивается более высокая стабильность статического режима при отрицательных температурах, а также повышение коэффициента ослабления...
Тип: Изобретение
Номер охранного документа: 0002710930
Дата охранного документа: 14.01.2020
21.01.2020
№220.017.f7a1

Источник опорного тока для задач стабилизации статического режима операционных усилителей при низких температурах

Изобретение относится к области радиотехники и микроэлектроники и может быть использовано в аналоговых микросхемах и аналого-цифровых интерфейсах датчиков, работающих в тяжелых условиях эксплуатации (низкие температуры, проникающая радиация). Технический результат: повышение стабильности...
Тип: Изобретение
Номер охранного документа: 0002711350
Дата охранного документа: 16.01.2020
24.01.2020
№220.017.f97c

Быстродействующий выходной каскад аналоговых микросхем на комплементарных полевых транзисторах с управляющим p-n переходом для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в качестве двухтактных буферных усилителей и выходных каскадов. Технический результат заключается в обеспечении при высокой линейности амплитудной характеристики повышенной стабильности статического режима...
Тип: Изобретение
Номер охранного документа: 0002711725
Дата охранного документа: 21.01.2020
31.01.2020
№220.017.fb65

Входной дифференциальный каскад на комплементарных полевых транзисторах для работы при низких температурах

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов. Технический результат заключается в обеспечении более высокой стабильности статического режима при отрицательных температурах (до -197°С) и изменении напряжений...
Тип: Изобретение
Номер охранного документа: 0002712416
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fb71

Дифференциальный каскад на комплементарных полевых транзисторах с управляющим p-n переходом класса ав с изменяемым напряжением ограничения проходной характеристики

Изобретение относится к области радиотехники. Технический результат заключается в создании условий, при которых обеспечивается возможность изменения напряжения ограничения проходной характеристики U в зависимости от заданных значений SR при фиксированном токопотреблении. Дифференциальный каскад...
Тип: Изобретение
Номер охранного документа: 0002712414
Дата охранного документа: 28.01.2020
+ добавить свой РИД