×
25.08.2017
217.015.d0d0

Результат интеллектуальной деятельности: ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ

Вид РИД

Изобретение

Аннотация: Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Технический результат: повышение коэффициента усиления по напряжению (К) при сохранении высокой температурной и радиационной стабильности напряжения смещения нуля. Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления содержит входной дифференциальный каскад, первый выходной транзистор, коллектор которого связан со входом токового зеркала, источник питания, второй выходной транзистор, первый вспомогательный транзистор, второй вспомогательный транзистор, третий вспомогательный транзистор, первый дополнительный повторитель напряжения, четвертый вспомогательный транзистор и второй дополнительный повторитель напряжения. 11 ил.

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов.

В современной радиоэлектронной аппаратуре находят применение дифференциальные операционные усилители (ОУ) и трансимпедансные преобразователи, выполненные на базе входного дифференциального каскада (ДК) с активной нагрузкой в виде классических токовых зеркал [1-8], в т.ч. так называемых токовых зеркал Вильсона [9-12]. ОУ с такой архитектурой, в т.ч. с входными полевыми транзисторами, широко применяются в составе микросхем, выпускаемых как отечественными, так и зарубежными фирмами (СА3078, LM13600, LM13700, NE5517, AU5517) [9-12]. В них токовые зеркала обеспечивают высокую стабильность статического режима выходных транзисторов промежуточного каскада (ПК) ОУ, обеспечивающего основное усиление, и фактически преобразуют изменения выходных токов входного ДК в соответствующие приращения выходного тока ПК. Однако в схемах ОУ с данной архитектурой общий коэффициент усиления по напряжению (Kу) получается небольшим. Это связано с тем, что входное сопротивление классических токовых зеркал, на котором выделяются выходные напряжения входного ДК, не велико (десятки Ом) и, как следствие, входной каскад работает только в режиме преобразователя «напряжение-ток» и имеет малый коэффициент усиления по напряжению (KДК<1).

Ближайшим прототипом заявляемого устройства является операционный усилитель по патенту US 3.921.090, fig. 1. Кроме этого, данная архитектура ОУ приведена в других патентах [1-8] и справочниках [9-12].

ОУ-прототип содержит (фиг. 1) входной дифференциальный каскад 1, согласованный по общей эмиттерной цепи 2 с первой 3 шиной источника питания, первый 4 и второй 5 противофазные токовые выходы входного дифференциального каскада 1, первый 6 выходной транзистор, коллектор которого связан со входом токового зеркала 7, согласованного с первой 3 шиной источника питания, второй 8 выходной транзистор, коллектор которого подключен к выходу токового зеркала 7 и токовому выходу устройства 9, первый 10 вспомогательный транзистор, коллектор которого подключен к первому 4 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой второго 12 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, третий 13 вспомогательный транзистор, коллектор которого подключен ко второму 5 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой четвертого 14 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания.

Существенный недостаток известного ОУ состоит в том, что в нем невозможно получить повышенный коэффициент усиления по напряжению, т.к. его входной каскад не дает усиления по напряжению.

Основная задача предлагаемого изобретения состоит в повышении коэффициента усиления по напряжению (Ку) двухкаскадного разомкнутого ОУ при сохранении высокой температурной и радиационной стабильности напряжения смещения нуля.

Поставленная задача достигается тем, что в дифференциальном операционном усилителе (фиг. 1), содержащем входной дифференциальный каскад 1, согласованный по общей эмиттерной цепи 2 с первой 3 шиной источника питания, первый 4 и второй 5 противофазные токовые выходы входного дифференциального каскада 1, первый 6 выходной транзистор, коллектор которого связан со входом токового зеркала 7, согласованного с первой 3 шиной источника питания, второй 8 выходной транзистор, коллектор которого подключен к выходу токового зеркала 7 и токовому выходу устройства 9, первый 10 вспомогательный транзистор, коллектор которого подключен к первому 4 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой второго 12 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, третий 13 вспомогательный транзистор, коллектор которого подключен ко второму 5 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой четвертого 14 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, предусмотрены новые элементы и связи - первый 4 токовый выход входного дифференциального каскада 1 связан с базой первого 10 вспомогательного, а также базами первого 6 выходного и второго 12 вспомогательного транзисторов через первый 15 дополнительный повторитель напряжения, второй 5 токовый выход входного дифференциального каскада 1 связан с базой третьего 13 вспомогательного, а также базами второго 8 выходного и четвертого 14 вспомогательного транзисторов через второй 16 дополнительный повторитель напряжения, коллектор четвертого 14 вспомогательного транзистора соединен с первым 4 токовым выходом входного дифференциального каскада 1, коллектор второго 12 вспомогательного транзистора подключен ко второму 5 токовому выходу входного дифференциального каскада 1, причем эмиттеры первого 6 и второго 8 выходных транзисторов соединены со второй 11 шиной источника питания.

На фиг. 1 показана схема ОУ-прототипа для случая, когда токовые зеркала Вильсона, являющиеся нагрузкой входного ДК1, реализованы на n-p-n-транзисторах 6, 10, 12 и 8, 13, 14, а на чертеже фиг. 2 - схема заявляемого устройства в соответствии с формулой изобретения.

На фиг. 3 приведена схема фиг.2 с конкретным выполнением первого 15 и второго 16 дополнительных повторителей напряжения.

В схеме фиг. 4 первый 6 выходной транзистор, первый 10 и второй 12 вспомогательные транзисторы, второй 8 выходной транзистор, третий 13 и четвертый 14 вспомогательные транзисторы выполнены в виде активных элементов с несколькими коллекторами и объединены в единую интегральную структуру. Для расширения вариантов установления статического режима транзисторов здесь могут использоваться вспомогательные источники опорного тока 26 и 27. Кроме этого, в данной схеме предусмотрен классический буферный усилитель 28, обеспечивающий низкоомный выход устройства 29.

В схеме фиг. 5 входной дифференциальный каскад 1 имеет 4 входа, что позволяет реализовать на базе данной структуры так называемый мультидифференциальный операционный усилитель, имеющий ряд неоспоримых преимуществ в сравнении с классическими ОУ [13].

На фиг. 6 приведена схема ОУ фиг. 4 в среде PSpice на моделях интегральных транзисторов АБМК_1_4 ОАО «Интеграл» (г. Минск).

На фиг. 7 показана амплитудно-частотная характеристика коэффициента усиления по напряжению ОУ фиг. 6 без отрицательной обратной связи (верхний график) и с отрицательной обратной связью (нижний график).

На фиг. 8 приведена зависимость систематической составляющей напряжения смещения нуля (Uсм) ОУ фиг. 6 от температуры в диапазоне минус 60÷+80°С (а) и потока нейтронов (б) для случая, когда транзисторы ОУ не имеют разброса параметров, а токовое зеркало 7 и буферный усилитель 28 идеальны. Это позволяет оценить предельные возможности архитектуры предлагаемого устройства, к которым можно стремиться.

На фиг. 9 приведена схема ОУ фиг. 5 в среде PSpice на моделях интегральных транзисторов АБМК_1_4 ОАО «Интеграл» (г. Минск).

На фиг. 10 показана амплитудно-частотная характеристика коэффициента усиления по напряжению ОУ фиг. 9 без отрицательной обратной связи и со 100% отрицательной обратной связью.

На фиг. 11 приведена зависимость систематической составляющей напряжения смещения нуля (Uсм) схемы фиг.9 от температуры (а) и потока нейтронов (б) без учета разброса параметров элементов, а также идеальном токовом зеркале 7 и буферном усилителе 28.

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления (фиг. 2) содержит входной дифференциальный каскад 1, согласованный по общей эмиттерной цепи 2 с первой 3 шиной источника питания, первый 4 и второй 5 противофазные токовые выходы входного дифференциального каскада 1, первый 6 выходной транзистор, коллектор которого связан со входом токового зеркала 7, согласованного с первой 3 шиной источника питания, второй 8 выходной транзистор, коллектор которого подключен к выходу токового зеркала 7 и токовому выходу устройства 9, первый 10 вспомогательный транзистор, коллектор которого подключен к первому 4 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой второго 12 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания, третий 13 вспомогательный транзистор, коллектор которого подключен ко второму 5 токовому выходу входного дифференциального каскада 1, эмиттер соединен со второй 11 шиной источника питания, а база связана с базой четвертого 14 вспомогательного транзистора, эмиттер которого соединен со второй 11 шиной источника питания. В схему введены: первый 4 токовый выход входного дифференциального каскада 1 связан с базой первого 10 вспомогательного, а также базами первого 6 выходного и второго 12 вспомогательного транзисторов через первый 15 дополнительный повторитель напряжения, второй 5 токовый выход входного дифференциального каскада 1 связан с базой третьего 13 вспомогательного, а также базами второго 8 выходного и четвертого 14 вспомогательного транзисторов через второй 16 дополнительный повторитель напряжения, коллектор четвертого 14 вспомогательного транзистора соединен с первым 4 токовым выходом входного дифференциального каскада 1, коллектор второго 12 вспомогательного транзистора подключен ко второму 5 токовому выходу входного дифференциального каскада 1, причем эмиттеры первого 6 и второго 8 выходных транзисторов соединены со второй 11 шиной источника питания.

Кроме этого, в схеме фиг. 2 входной дифференциальный каскад 1 имеет противофазные входы 17 и 18, причем его схема включает входные полевые транзисторы 19, 20, статический режим которых устанавливается источником опорного тока 21.

В схеме фиг. 3 первый 15 и второй 16 дополнительные повторители напряжения выполнены соответственно на транзисторе 22 и резисторе 23, а также транзисторе 24 и резисторе 25.

На фиг. 4, который соответствует фиг. 3, используются вспомогательные источники опорного тока 26 и 27, а также выходной буферный усилитель 28, вход которого соединен с токовым выходом устройства 9, а выход 29 обеспечивает низкоомный потенциальный выход устройства.

В схеме фиг. 5, которая соответствует схеме фиг. 2, входной дифференциальный каскад 1 реализован на дополнительных входных транзисторах 30, 31, 32, 33, причем база дополнительного транзистора 30 соединена с первым неинвертирующим входом 34 ОУ, затвор дополнительного транзистора 31 подключен к инвертирующему входу 35 ОУ, база транзистора 32 соединена с инвертирующим входом 36 ОУ, а затвор транзистора 33 связан с четвертым неинвертирующим входом устройства.

Для уменьшения влияния напряжения Эрли первого 6 и второго 8 выходных транзисторов на напряжение смещения нуля ОУ в схеме фиг. 5 предусмотрена цепь смещения 38, реализуемая в виде источника опорного напряжения, вспомогательного резистора и т.п.

Рассмотрим работу ОУ фиг. 2.

Статический режим по току транзисторов ОУ фиг. 2 устанавливается источником опорного тока 21, входящим в структуру входного дифференциального каскада 1. При этом токи коллекторов транзисторов схемы (Iкi), токи первого 4 и второго 5 выходов ДК принимают значения: I21=4I0, I4=2I0, Iк10=Iк14=I0, I5=2I0, Iк12=I0, Iк13=I0, Iк6=I0, Iк8=I0, где I4=I5 - статические токи первого 4 и второго 5 выходов входного дифференциального каскада 1.

Если принять I20=4I0, то коллекторные токи всех транзисторов схемы будут равны некоторому опорному току I0, который выбирается разработчиком, например I0=1 мА.

Таким образом, в заявляемой схеме, также как и в ОУ-прототипе, обеспечивается высокая стабильность статического режима транзисторов промежуточного каскада (первый 6 и второй 8 выходные транзисторы), которая определяется единственным в схеме ОУ источником опорного тока 21.

За счет применения в схеме фиг. 2 первого 15 и второго 16 дополнительных повторителей напряжения и цепей взаимной компенсации эквивалентных сопротивлений (Ri4, Ri5) в цепи токовых выходов 4 и 5 входного ДК, которая обеспечивается четвертым 14 и вторым 12 вспомогательными транзисторами, эквивалентные сопротивления в цепи токовых выходов 4 (Ri4) и 5 (Ri5) существенно возрастают. Это приводит к существенному увеличению коэффициентов усиления по напряжению входного дифференциального каскада 1

где u4-5 - напряжение между первым 4 и вторым 5 токовыми выходами;

uвх - входное напряжение ОУ (напряжение между узлами 17, 18);

SДК - крутизна преобразования входного напряжения ДК (uвх) в приращения выходных токов первого 4 и второго 5 токовых выходов ДК в режиме их короткого замыкания.

В ОУ-прототипе этот коэффициент усиления (KДК) не превышает единицы, т.к. здесь Ri4≈Ri5=25÷50 Ом, а крутизна SДК в схемах с полевыми транзисторами всегда мала.

Результаты компьютерного моделирования (фиг. 7, фиг. 10) показывают, что предлагаемая схема ОУ имеет усиление по напряжению порядка 100 дБ (100000 раз) без введения каких-либо дополнительных каскадов усиления. Это повышает общее усиление разомкнутого ОУ.

При 100% отрицательной обратной связи на вход 36 и введении входного сигнала на вход 35 схемы фиг. 5 ОУ фиг. 5 является инвертирующим повторителем входного напряжения с Kу≈-1. Следует заметить, что на базе известного ОУ-прототипа такой режим без резисторов отрицательной обратной связи не реализуется [13].

Предлагаемые схемотехнические решения ОУ имеют малые значения систематической составляющей напряжения смещения нуля (Uсм) при температурных и радиационных воздействиях (фиг. 8, фиг. 9). Это свидетельствует о высокой стабильности статического режима транзисторов схемы ОУ.

Таким образом, предлагаемое двухкаскадное устройство имеет существенные преимущества в сравнении с известными, обеспечивает разомкнутое усиление по напряжению порядка Kу≈100000 и может найти широкое применение в системах преобразования радиотехнических сигналов.

ИСТОЧНИКИ ИНФОРМАЦИИ

1. Патент US 5.371.476, fig. 1.

2. Патент US 4.348.602, fig. 2.

3. Патент US 6.657.465.

4. Патент US 7.786.799, fig. 3.

5. Патент Японии JP 61-140210, fig. 1.

6. Патент US 7.411.451, fig. 2.

7. Патент US 4.607.232.

8. Патент US 5.936.468.

9. Справочник: операционные усилители и компараторы (Авербух В.Д. и др.). - М.: Изд-во «Додэка-ХХ1», 2001, С. 106 (микросхема СА3078).

10. Микросхема LM13600

http://www.komponenten.es.aau.dk/fileadmin/komponenten/Data_Sheet/Linear/LM13600.pdf

11. Микросхема LM13700 http://pdf1.alldatasheet.com/datasheet-pdf/view/549473/TI1/LM13700MX.html

12. Микросхема NF5517 http://pdf1.alldatasheet.com/datasheet-pdf/view/175236/ONSEMI/NE5517.html

13. Основные свойства, параметры и базовые схемы включения мультидифференциальных операционных усилителей с высокоимпедансным узлом / Н.Н. Прокопенко, О.В. Дворников, П.С. Будяков // Электронная техника. Серия 2. Полупроводниковые приборы. Выпуск 2 (233), Москва, ОАО «Пульсар», 2014 г. С. 53-64.

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления, содержащий входной дифференциальный каскад, согласованный по общей эмиттерной цепи с первой шиной источника питания, первый и второй противофазные токовые выходы входного дифференциального каскада, первый выходной транзистор, коллектор которого связан со входом токового зеркала, согласованного с первой шиной источника питания, второй выходной транзистор, коллектор которого подключен к выходу токового зеркала и токовому выходу устройства, первый вспомогательный транзистор, коллектор которого подключен к первому токовому выходу входного дифференциального каскада, эмиттер соединен со второй шиной источника питания, а база связана с базой второго вспомогательного транзистора, эмиттер которого соединен со второй шиной источника питания, третий вспомогательный транзистор, коллектор которого подключен ко второму токовому выходу входного дифференциального каскада, эмиттер соединен со второй шиной источника питания, а база связана с базой четвертого вспомогательного транзистора, эмиттер которого соединен со второй шиной источника питания, отличающийся тем, что первый токовый выход входного дифференциального каскада связан с базой первого вспомогательного транзистора, а также базами первого выходного и второго вспомогательного транзисторов через первый дополнительный повторитель напряжения, второй токовый выход входного дифференциального каскада связан с базой третьего вспомогательного транзистора, а также с базами второго выходного и четвертого вспомогательного транзисторов через второй дополнительный повторитель напряжения, коллектор четвертого вспомогательного транзистора соединен с первым токовым выходом входного дифференциального каскада, коллектор второго вспомогательного транзистора подключен ко второму токовому выходу входного дифференциального каскада, причем эмиттеры первого и второго выходных транзисторов соединены со второй шиной источника питания.
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
ДВУХКАСКАДНЫЙ ДИФФЕРЕНЦИАЛЬНЫЙ ОПЕРАЦИОННЫЙ УСИЛИТЕЛЬ С ПОВЫШЕННЫМ КОЭФФИЦИЕНТОМ УСИЛЕНИЯ
Источник поступления информации: Роспатент

Показаны записи 241-250 из 359.
23.11.2018
№218.016.9fce

Автобалансирующее устройство для стиральных машин барабанного типа

Изобретение относится к автобалансирующим устройствам (АБУ), используемым в стиральных машинах барабанного типа, для снижения вибрации при отжиме. Для упрощения конструкции и повышения технологичности сборки автобалансирующего устройства стиральной машины при обеспечении эффективности его...
Тип: Изобретение
Номер охранного документа: 0002672950
Дата охранного документа: 21.11.2018
23.11.2018
№218.016.a066

Буферный усилитель с дифференцирующей цепью коррекции переходного процесса

Изобретение относится к буферным усилителям с дифференцирующей цепью коррекции переходного процесса. Технический результат заключается в повышении максимальной скорости нарастания выходного напряжения и уменьшении времени установления переходного процесса в БУ. В усилитель введены первый и...
Тип: Изобретение
Номер охранного документа: 0002673003
Дата охранного документа: 21.11.2018
14.12.2018
№218.016.a6e8

Быстродействующий буферный усилитель

Изобретение относится к области радиотехники. Технический результат - повышение максимальной скорости нарастания выходного напряжения и уменьшение времени установления переходного процесса в буферном усилителе (БУ) при больших импульсных входных сигналах. Для этого предложен быстродействующий...
Тип: Изобретение
Номер охранного документа: 0002674885
Дата охранного документа: 13.12.2018
26.12.2018
№218.016.ab0f

Быстродействующий операционный усилитель

Изобретение относится к области радиотехники. Технический результат: повышение скорости нарастания выходного напряжения и уменьшение времени установления переходного процесса. Для этого предложен операционный усилитель, который содержит четыре входных транзистора, первый двухполюсник,...
Тип: Изобретение
Номер охранного документа: 0002676014
Дата охранного документа: 25.12.2018
18.01.2019
№219.016.b0db

Биполярно-полевой буферный усилитель

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного каскада для усиления быстроизменяющихся аналоговых сигналов по мощности (буферного усилителя - БУ), в структуре аналоговых микросхем различного функционального назначения, например операционных...
Тип: Изобретение
Номер охранного документа: 0002677401
Дата охранного документа: 16.01.2019
18.01.2019
№219.016.b0e7

Входной каскад быстродействующего операционного усилителя

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в различных аналоговых микросхемах. Технический результат заключается в расширении диапазона активной работы входного дифференциального каскада, повышении максимальной скорости нарастания выходного напряжения...
Тип: Изобретение
Номер охранного документа: 0002677364
Дата охранного документа: 16.01.2019
18.01.2019
№219.016.b15d

Активный rc-фильтр

Изобретение относится к области аналоговой микросхемотехники и может быть использовано в качестве устройства частотной селекции в современных системах связи и телекоммуникации. Технический результат заключается в уменьшение влияния площади усиления применяемых операционных усилителей (ОУ) на...
Тип: Изобретение
Номер охранного документа: 0002677362
Дата охранного документа: 16.01.2019
16.02.2019
№219.016.bb79

Дифференциальный усилитель на комплементарных полевых транзисторах с управляемым напряжением ограничения проходной характеристики

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов. Технический результат заключается в повышении стабильности статического режима при отрицательных температурах и изменении напряжений питания, также обеспечивается...
Тип: Изобретение
Номер охранного документа: 0002679970
Дата охранного документа: 14.02.2019
26.02.2019
№219.016.c822

Способ определения драпируемости материалов

Изобретение относится к легкой промышленности и может быть использовано для определения драпируемости различных материалов для женской поясной одежды. Заявленный способ определения драпируемости материалов заключается в подготовке пробы материала в форме круга, фиксации ее между двумя дисками...
Тип: Изобретение
Номер охранного документа: 0002680611
Дата охранного документа: 25.02.2019
29.03.2019
№219.016.edf0

Быстродействующий операционный усилитель с повышенной скоростью нарастания выходного напряжения

Изобретение относится к области радиотехники. Технический результат: повышение максимальной скорости нарастания выходного напряжения и уменьшение времени установления переходного процесса. Для этого предложен быстродействующий операционный усилитель, содержащий первый (1) и второй (2) входные...
Тип: Изобретение
Номер охранного документа: 0002683160
Дата охранного документа: 26.03.2019
Показаны записи 241-241 из 241.
19.06.2023
№223.018.81f3

Быстродействующий операционный усилитель с дифференцирующими цепями коррекции в мостовом входном дифференциальном каскаде

Изобретение относится к области радиотехники и может быть использовано в различных аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков физических величин. Технический результат: повышение предельных значений максимальной скорости нарастания выходного напряжения без...
Тип: Изобретение
Номер охранного документа: 0002797168
Дата охранного документа: 31.05.2023
+ добавить свой РИД