×
25.08.2017
217.015.9f9d

Результат интеллектуальной деятельности: СЕЛЕКТОР ДВОИЧНЫХ ЧИСЕЛ

Вид РИД

Изобретение

Аннотация: Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации. Технический результат заключается в расширении функциональных возможностей за счет обеспечения селекции большего и меньшего из двух n - разрядных двоичных чисел. Селектор содержит 4n-4 элементов «Запрет» (1, 1, 1, …, 1, 1, 1), 3n-4 элементов ИЛИ (2, 2, …, 2, 2), n элементов И (3, …, 3), 2n-2 дополнительных элементов ИЛИ (4, …, 4, 4, 4) и связи между ними. 1 ил.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны селекторы двоичных чисел (см., например, патент РФ 2300130, кл. G06F 7/02, 2007 г.), содержащие логические элементы и выполняющие селекцию меньшего из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных селекторов двоичных чисел, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется селекция большего из указанных двоичных чисел.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип селектор двоичных чисел (патент РФ 2363034, кл. G06F 7/02, 2009 г.), который содержит логические элементы и выполняет селекцию большего из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется селекция меньшего из указанных двоичных чисел.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения селекции большего и меньшего из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами, и аппаратурный состав, образованный из логических элементов.

Указанный технический результат при осуществлении изобретения достигается тем, что в селекторе двоичных чисел, содержащем 4n-4 элементов «Запрет» и 3n-4 элементов ИЛИ, которые сгруппированы в n групп так, что j-я () группа содержит два элемента «Запрет» и элемент ИЛИ, а m-я () группа дополнительно содержит два элемента «Запрет» и два элемента ИЛИ, в r-й () группе выход i-го () элемента «Запрет» соединен с i-м входом первого элемента ИЛИ, в m-й группе выход i-го элемента «Запрет», подключенного инвертирующим входом к первому входу (i+1)-го элемента ИЛИ, и выход (i+1)-го элемента ИЛИ, подключенного вторым входом к выходу (3-i)-го элемента «Запрет», соединены соответственно с инвертирующим и неинвертирующим входами (i+2)-го элемента «Запрет», в первой группе инвертирующий и неинвертирующий входы первого элемента «Запрет» подключены соответственно к неинвертирующему и инвертирующему входам второго элемента «Запрет», первому и второму входам первого элемента ИЛИ, выход i-го элемента «Запрет» первой группы и выход (i+2)-го элемента «Запрет» m-й группы соединены соответственно с инвертирующим входом i-го элемента «Запрет» второй группы и инвертирующим входом i-го элемента «Запрет» (m+1)-й группы, первый, второй входы первого элемента ИЛИ первой группы, неинвертирующие входы первого, второго элементов «Запрет» r-й группы и выход первого элемента «ИЛИ» j-й группы образуют соответственно первый, (n+1)-й, r-й, (n+r)-й входы и j-й выход селектора двоичных чисел, особенность заключается в том, что в j-ю и r-ю группы введены соответственно элемент И и два дополнительных элемента ИЛИ, в r-й группе первый, второй входы и выход i-го дополнительного элемента ИЛИ соединены соответственно с неинвертирующим входом i-го, инвертирующим входом (3-i)-го элементов «Запрет» и i-м входом элемента И, а i-й вход элемента И первой группы и выход элемента И j-й группы подключены соответственно к i-му входу первого элемента ИЛИ первой группы и (n+j)-му выходу селектора двоичных чисел.

На чертеже представлена схема предлагаемого селектора двоичных чисел.

Селектор двоичных чисел содержит 4n-4 элементов «Запрет» 111, 121, 112, …, 14(n-1), 11n, 12n (третий снизу рис. в табл. 3.5 на с. 103 в книге Справочник по цифровой вычислительной технике. Малиновский Б.Н., Александров В.Я., Боюн В.П. и др. / Под ред. Б.Н. Малиновского. Киев: Техника, 1974 г.), 3n-4 элементов ИЛИ 211, 212, …, 23(n-1), 21n, n элементов «И» 311, …, 31n и 2n-2 дополнительных элементов ИЛИ 412, …, 42(n-1), 41n, 42n, причем все элементы сгруппированы в n групп так, что j-я () группа содержит элементы 11j, 12j, 21j, 31j, m-я () группа дополнительно содержит элементы 13m, 14m, 22m, 23m, а r-я () группа дополнительно содержит элементы 41r, 42r, выход элемента 1ir (), первый, второй входы и выход элемента 4ir соединены соответственно с i-ым входом элемента 21r, неинвертирующим входом элемента 1ir, инвертирующим входом элемента 1(3-i)r и i-м входом элемента 31r, выход элемента 1im, подключенного инвертирующим входом к первому входу элемента 2(i+1)m, и выход элемента 2(i+1)m, подключенного вторым входом к выходу элемента 1(3-i)m, соединены соответственно с инвертирующим и неинвертирующим входами элемента 1(i+2)m, инвертирующий и неинвертирующий входы элемента 111 подключены соответственно к неинвертирующему и инвертирующему входам элемента 121, первым и вторым входам элементов 211, 311, выходы элементов 1i1 и 1(i+2)m соединены соответственно с инвертирующими входами элементов 1i2 и 1i(m+1), а первый, второй входы элемента 211, неинвертирующие входы элементов 11r, 12r и выходы элементов 21j, 31j образуют соответственно первый, (n+1)-й, r-й, (n+r)-й входы и j-й, (n+j)-й выходы селектора двоичных чисел.

Работа предлагаемого селектора двоичных чисел осуществляется следующим образом. На его первый, …, n-й и (n+1)-й, …, (2n)-й входы подаются соответственно произвольные двоичные сигналы xn-1, …, x0∈{0,1} и yn-1, …, y0∈{0,1}, которые задают подлежащие обработке n-разрядные двоичные числа xn-1…x0 и yn-1…y0 (xn-1, yn-1 и x0, yQ определяют значения старших и младших разрядов соответственно). Тогда сигналы на j-ом () и (n+j)-м выходах предлагаемого селектора будут определяться выражениями

и

где

В представленной ниже таблице приведены значения реализуемых выражениями (2), (3) функций на всех возможных наборах значений их аргументов. Жирным в таблице выделены значения функций и их аргументов при j=2.

Анализ данных, приведенных в таблице, позволяет заключить, что:

1) если z1(j-2)=z2(j-2)=0 и xn-j+1=yn-j+1, то z1(j-1)=z2(j-l)=0;

2) если z1(j-2)=z2(j-2)=0 и xn-j+1>yn-j+1 (z1(j-2)=z2(j-2)=0 и yn-j+1>xn-j+1), то z1(j-1)=0 и z2(j-1)=1 (z1(j-1)=1 и z2(j-1)=0);

3) если z1(j-2)=0 и z2(j-2)=1 (z1(j-2)=1 и z2(j-2)=0), то z1(j-1)=0 и z2(j-1)=1 (z1(j-1)=1 и z2(j-1)=0);

4) если xn-1=yn-1 или xn-1>yn-1 (yn-1>xn-1), то соответственно z11=z21=0 или z11=0 и z21=1 (z11=1 и z21=0).

Таким образом, на первом, r-м () и (n+1)-м, (n+r)-м выходах предлагаемого селектора согласно (1) соответственно получим

и

где xn-1…xn-r+1 и yn-1…yn-r+1 - фрагменты n-разрядных двоичных чисел xn-1…x0 и yn-1…y0. Следовательно, с учетом последних четырех выражений имеем wn-1…w0=max(xn-1…x0, yn-1…y0), vn-1…v0=min(xn-1…x0, yn-1…y0), где wn-1…w0 и vn-1…v0 - n-разрядные двоичные числа, задаваемые двоичными сигналами w0, …, wn-1, v0, …, vn-1∈{0,1} (wn-1, vn-1 и w0, v0 определяют значения старших и младших разрядов соответственно).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый селектор двоичных чисел обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает селекцию большего и меньшего из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами. При этом аппаратурный состав указанного селектора образован из логических элементов.

Селектор двоичных чисел, содержащий 4n-4 элементов «Запрет» и 3n-4 элементов ИЛИ, которые сгруппированы в n групп так, что j-я группа содержит два элемента «Запрет» и элемент ИЛИ, а m-я группа дополнительно содержит два элемента «Запрет» и два элемента ИЛИ, в r-й группе выход i-го элемента «Запрет» соединен с i-м входом первого элемента ИЛИ, в m-й группе выход i-го элемента «Запрет», подключенного инвертирующим входом к первому входу (i+1)-го элемента ИЛИ, и выход (i+1)-го элемента ИЛИ, подключенного вторым входом к выходу (3-i)-го элемента «Запрет», соединены соответственно с инвертирующим и неинвертирующим входами (i+2)-го элемента «Запрет», в первой группе инвертирующий и неинвертирующий входы первого элемента «Запрет» подключены соответственно к неинвертирующему и инвертирующему входам второго элемента «Запрет», первому и второму входам первого элемента ИЛИ, выход i-го элемента «Запрет» первой группы и выход (i+2)-го элемента «Запрет» m-й группы соединены соответственно с инвертирующим входом i-го элемента «Запрет» второй группы и инвертирующим входом i-го элемента «Запрет» (m+1)-й группы, первый, второй входы первого элемента ИЛИ первой группы, неинвертирующие входы первого, второго элементов «Запрет» r-й группы и выход первого элемента ИЛИ j-й группы образуют соответственно первый, (n+1)-й, r-й, (n+r)-й входы и j-й выход селектора двоичных чисел, отличающийся тем, что в j-ю и r-ю группы введены соответственно элемент «И» и два дополнительных элемента ИЛИ, в r-й группе первый, второй входы и выход i-го дополнительного элемента ИЛИ соединены соответственно с неинвертирующим входом i-го, инвертирующим входом (3-i)-го элементов «Запрет» и i-м входом элемента И, а i-й вход элемента И первой группы и выход элемента И j-й группы подключены соответственно к i-му входу первого элемента ИЛИ первой группы и (n+j)-му выходу селектора двоичных чисел.
СЕЛЕКТОР ДВОИЧНЫХ ЧИСЕЛ
СЕЛЕКТОР ДВОИЧНЫХ ЧИСЕЛ
СЕЛЕКТОР ДВОИЧНЫХ ЧИСЕЛ
СЕЛЕКТОР ДВОИЧНЫХ ЧИСЕЛ
СЕЛЕКТОР ДВОИЧНЫХ ЧИСЕЛ
СЕЛЕКТОР ДВОИЧНЫХ ЧИСЕЛ
Источник поступления информации: Роспатент

Показаны записи 61-70 из 75.
25.08.2017
№217.015.d111

Компаратор двоичных чисел

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики и функциональных узлов систем управления. Технический результат заключается в упрощении устройства за счет уменьшения числа типов используемых логических элементов. Технический результат...
Тип: Изобретение
Номер охранного документа: 0002621280
Дата охранного документа: 01.06.2017
29.12.2017
№217.015.fa0a

Ранговый сортировщик

Изобретение относится к технологиям сетевой связи. Технический результат заключается в повышении быстродействия устройства. Ранговый сортировщик содержит: восемь логических ячеек, первый, второй входы i-й (i∈{4,9}) и первый, второй входы j-й (j∈{6,11}) логических ячеек соединены соответственно...
Тип: Изобретение
Номер охранного документа: 0002639646
Дата охранного документа: 21.12.2017
19.01.2018
№218.015.ff0e

Ранговый фильтр

Ранговый фильтр предназначен для ранговой обработки аналоговых сигналов и может быть использован в системах аналоговой вычислительной техники как средство предварительной обработки информации. Технический результат заключается в расширении функциональных возможностей, а именно в обеспечении...
Тип: Изобретение
Номер охранного документа: 0002629450
Дата охранного документа: 29.08.2017
19.01.2018
№218.015.ff47

Логический преобразователь

Логический преобразователь предназначен для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Технический результат...
Тип: Изобретение
Номер охранного документа: 0002629451
Дата охранного документа: 29.08.2017
19.01.2018
№218.015.ff6d

Двоичный вычитатель

Изобретение относится к двоичныму вычитателю, который формирует двоичный код разности двух двоичных чисел, задаваемых двоичными сигналами, а также формирования бита, определяющего ее знак. Технический результат заключается в обеспечении обработки трехразрядных двоичных чисел. Двоичный...
Тип: Изобретение
Номер охранного документа: 0002629453
Дата охранного документа: 29.08.2017
19.01.2018
№218.015.ffce

Логический преобразователь

Логический преобразователь предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Технический результат заключается в обеспечении реализация любой из шести простых симметричных...
Тип: Изобретение
Номер охранного документа: 0002629452
Дата охранного документа: 29.08.2017
19.01.2018
№218.016.0343

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации выбора минимального или максимального из n входных аналоговых сигналов, где n≥4. Устройство содержит n×(n-2)+1...
Тип: Изобретение
Номер охранного документа: 0002630395
Дата охранного документа: 07.09.2017
19.01.2018
№218.016.0366

Логический модуль

Изобретение предназначено для воспроизведения пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является расширение...
Тип: Изобретение
Номер охранного документа: 0002630394
Дата охранного документа: 07.09.2017
19.01.2018
№218.016.03a9

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в обеспечении однородности состава и упрощении реализации параллельного набора шести простых симметричных...
Тип: Изобретение
Номер охранного документа: 0002630391
Дата охранного документа: 07.09.2017
20.01.2018
№218.016.121b

Логический преобразователь

Логический преобразователь предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Технический результат заключается в обеспечении реализации любой из шести простых симметричных...
Тип: Изобретение
Номер охранного документа: 0002634229
Дата охранного документа: 24.10.2017
Показаны записи 61-70 из 116.
02.10.2019
№219.017.cd14

Логический преобразователь

Изобретение относится в вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации с помощью константной настройки любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от n аргументов - входных двоичных...
Тип: Изобретение
Номер охранного документа: 0002701464
Дата охранного документа: 26.09.2019
02.10.2019
№219.017.ce00

Мажоритарный модуль

Изобретение относится к вычислительной технике. Мажоритарный модуль предназначен для реализации мажоритарной функции пяти аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же пяти аргументов и может быть использован в системах цифровой вычислительной техники как средство...
Тип: Изобретение
Номер охранного документа: 0002700553
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.ce1e

Логический модуль

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей логического модуля за счет обеспечения реализации любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от n аргументов - входных двоичных сигналов, при n=7....
Тип: Изобретение
Номер охранного документа: 0002700550
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.ce5b

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации с помощью константной настройки любой из простых симметричных булевых функций. Технический результат достигается за счет логического...
Тип: Изобретение
Номер охранного документа: 0002700558
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.ce77

Мажоритарный модуль

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации мажоритарной функции n аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же n аргументов, где n есть нечетное число,...
Тип: Изобретение
Номер охранного документа: 0002700555
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.cec7

Мажоритарный модуль

Изобретение относится к вычислительной технике. Мажоритарный модуль предназначен для реализации мажоритарной функции семи аргументов - входных двоичных сигналов - и может быть использован в системах цифровой вычислительной техники как средство предварительной обработки информации. Технический...
Тип: Изобретение
Номер охранного документа: 0002700552
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.cf6a

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в обеспечении параллельной реализации простых симметричных булевых функций. Технический результат достигается за счет логического преобразователя, предназначенного для реализации простых симметричных булевых...
Тип: Изобретение
Номер охранного документа: 0002700556
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.d10a

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от n аргументов - входных двоичных сигналов, при n=6. Логический...
Тип: Изобретение
Номер охранного документа: 0002700557
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.d15d

Мажоритарный модуль

Изобретение относится к вычислительной технике. Мажоритарный модуль предназначен для реализации мажоритарной функции семи аргументов - входных двоичных сигналов и может быть использован в системах цифровой вычислительной техники как средство предварительной обработки информации. Технический...
Тип: Изобретение
Номер охранного документа: 0002700554
Дата охранного документа: 17.09.2019
12.10.2019
№219.017.d55d

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - обеспечение воспроизведения операций med(τ, …, τ), supramed(τ, …, τ). Для этого предложен импульсный селектор, который предназначен для обработки синхронизированных по переднему фронту положительных импульсных сигналов х, …, х...
Тип: Изобретение
Номер охранного документа: 0002702726
Дата охранного документа: 09.10.2019
+ добавить свой РИД