×
13.01.2017
217.015.8917

Результат интеллектуальной деятельности: АНАЛОГОВЫЙ ИНТЕГРАТОР ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСНЫХ СИГНАЛОВ

Вид РИД

Изобретение

Аннотация: Изобретение относится к промышленной электронике, импульсной технике и может быть использовано для интегрирования последовательностей импульсных сигналов различной формы. Технический результат - уменьшение погрешности интегрирования при использовании последовательностей импульсных входных сигналов. Аналоговый интегратор последовательности импульсных сигналов содержит операционный усилитель, формирователь управляющих импульсов, блок источников постоянных напряжений, четыре управляемых электронных ключа, резисторы, конденсатор и инвертор. 1 ил.

Изобретение относится к промышленной электронике, импульсной технике и схемотехнике. Оно, в частности, может быть использовано для интегрирования последовательностей импульсных сигналов различной формы и для формирования импульсов с изменением напряжения в течение их длительности по закону степенных функций (импульсов линейно изменяющегося напряжения, квадратичных импульсов, кубичных импульсов и т.д.).

Известен интегратор на операционном усилителей (Гусев В. Г., Гусев Ю. М. Электроника и микропроцессорная техника. - М.: Высшая школа, 2004, стр.514, рис. 6.16, а), содержащий операционный усилитель, первый резистор, один вывод которого соединен с инвертирующим входом операционного усилителя, а другой образует вход интегратора, второй резистор, включенный между неинвертирующим входом операционного усилителя и общей шиной ("землей"), конденсатор, включенный между инвертирующим входом и выходом операционного усилителя, выход последнего образует выход интегратора, операционный усилитель питается от блока источников постоянных напряжений, один из этих источников имеет положительное постоянное напряжение относительно общей шины ("земли"), другой - отрицательное постоянное напряжение относительно общей шины ("земли").

Недостаток его заключается в том, что с уменьшением погрешности интегрирования возрастает время восстановления интегратора - время, за которое схема приходит в исходное состояние. Это время разряда конденсатора после окончания импульса. В частности, при воздействии прямоугольного импульса на вход интегратора на выходе его получается импульс линейно изменяющегося напряжения. Коэффициент нелинейности его (относительная погрешность интегрирования в данном случае) определяется известной формулой

ξ=tи , (1)

где

τэ=RC(K+1),

τэ - эквивалентная постоянная времени, tи - длительность импульса, R - сопротивление первого резистора, C - электрическая емкость конденсатора и K - коэффициент усиления операционного усилителя. Для обеспечения малой погрешности интегрирования ξ (1) значение эквивалентной постоянной времени τэ (2) следует выбрать большим (часто за счет коэффициента усиления K), тогда большое τэ предопределяет очень и очень большое время восстановления схемы. В результате пауза между интегрируемыми входными импульсами должна быть очень и очень большой, а частота повторения - очень и очень низкой.

Наиболее близкой по технической сущности и достигаемому результату является выбранная в качестве прототипа схема интегратора с цепью обнуления (Опадчий Ф.Ф., Глудкин О.П., Гуров А.И. Аналоговая и цифровая электроника. - М.: Горячая линия - Телеком, 2003, с. 306, рис. 2.18, б), содержащая операционный усилитель, первый резистор, один из выводов которого подключен к инвертирующему входу операционного усилителя, а другой образует вход интегратора, второй резистор, включенный между неинвертирующим входом операционного усилителя и «землей», конденсатор, включенный между инвертирущим входом и выходом операционного усилителя, выход последнего образует выход интегратора, включенный параллельно конденсатору управляемый ключ на полевом транзисторе, на вход которого подаются сигналы с формирователя импульсов управления ключом, операционный усилитель питается от блока источников постоянных напряжений, один из источников имеет положительное постоянное напряжение относительно «земли», другой - отрицательное напряжение относительно «земли».

Недостатком ее является повышение погрешности интегрирования, вызванное обратным сопротивлением управляемого ключа на полевом транзисторе. При воздействии, например, прямоугольного импульса эквивалентная постоянная времени τэ определяется выражением

τэ=, (3)

где Rобр - обратное сопротивление ключа на полевом транзисторе (сопротивление его в разомкнутом состоянии). Даже при очень больших значениях коэффициента усиления K эквивалентная постоянная времени τэ не может быть больше значения

τэ=CRобр. (4)

Тогда не удается получить малое значение погрешности интегрирования ξ(1).

Задача, на решение которой направлено изобретение, состоит в уменьшении погрешности интегрирования при использовании последовательностей импульсных входных сигналов.

Это достигается тем, что в аналоговом интеграторе последовательности импульсных сигналов, содержащем операционный усилитель, первый резистор, один из выводов которого соединен с инвертирующим входом операционного усилителя, а другой образует вход интегратора относительно «земли», второй резистор, включенный между неинвертирующим входом операционного усилителя и «землей», конденсатор, включенный между инвертирующим входом и выходом операционного усилителя, выход последнего образует выход интегратора относительно «земли», управляемый ключ, первый вывод которого соединен с общим выводом первого резистора, конденсатора и инвертирующего входа операционного усилителя, вывод входа управления этого ключа соединен с выходом формирователя управляющих импульсов, общая шина которого заземлена, а вход соединен со входом интегратора, блок двух источников постоянных напряжений, общий вывод которого заземлен, первый выход блока источников постоянных напряжений является выходом источника положительного постоянного напряжения относительно «земли», второй выход этого блока - выход источника отрицательного постоянного напряжения относительно «земли», изменено включение элементов, введены три дополнительных управляемых ключа и инвертор, свободный второй вывод имеющегося управляемого ключа соединен с «землей», первый дополнительный управляемый ключ включен между первым выходом блока двух источников постоянных напряжений и выводом операционного усилителя для подключения положительного питающего напряжения, второй дополнительный управляемый ключ включен между вторым выходом блока двух источников постоянных напряжений и выводом операционного усилителя для подключения отрицательного питающего напряжения, третий дополнительный управляемый ключ включен между выходом операционного усилителя и «землей», вход управления третьего дополнительного управляемого ключа соединен с выходом формирователя управляющих импульсов, вход инвертора соединен с выходом формирователя управляющих импульсов, выход инвертора соединен с управляющими входами первого и второго дополнительных управляющих ключей, а общая шина инвертора заземлена.

Сущность изобретения поясняется чертежом (Фиг. 1).

Один вывод резистора 1 соединен с инвертирующим входом операционного усилителя 2, второй вывод резистора 1 служит входом интегратора и соединен со входом блока управления ключами 3. Один вывод резистора 4 соединен с неинвертирующим входом операционного усилителя 2, второй вывод резистора 4 заземлен. Один вывод конденсатора 5 соединен с инвертирующим входом операционного усилителя 2, другой вывод конденсатора 5 соединен с выходом операционного усилителя 2, который служит выходом интегратора. Один вывод ключа 6 подключен к инвертирующему входу операционного усилителя 2, второй вывод ключа 6 заземлен. Управляющий вход ключа 6 соединен с выходом блока управления ключами 3. Один вывод ключа 7 соединен с выводом операционного усилителя 2 для подключения положительного питающего напряжения, второй вывод ключа 7 соединен с блоком источников питающих напряжений 8 (с выходом источника положительного напряжения относительно «земли»). Общая шина блока источников питающих напряжений 8 заземлена. Один вывод ключа 9 соединен с выводом операционного усилителя 2 для подключения отрицательного питающего напряжения, второй вывод ключа 9 соединен с выходом блока источников питающих напряжений 8 (с выходом источника отрицательного напряжения относительно «земли»). Один вывод ключа 10 соединен с выходом операционного усилителя 2, а второй вывод ключа 10 заземлен. Управляющие входы ключей 6 и 10 соединены с выходом блока управления ключами 3. Общая шина блока управления ключами 3 заземлена. Управляющие входы ключей 7 и 9 соединены с выходом инвертора 11. Вход инвертора 9 соединен с выходом блока управления ключами 3. Общая шина инвертора 11 заземлена.

Аналоговый интегратор последовательности импульсных сигналов работает следующим образом. В исходном состоянии сигнал на входе интегратора отсутствует. Ключи 6 и 10 замкнуты, ключи 7 и 9 разомкнуты. Конденсатор 5 разряжен. Питающие напряжения с блока питающих напряжений 8 на операционный усилитель 2 не поступают, поскольку ключи 7 и 9 разомкнуты. Напряжение на выходе интегратора (выход операционного усилителя 2) равно нулю. При подаче на вход интегратора импульса напряжения этот импульс поступает также на вход блока управления ключами 3. При поступлении на вход блока управления ключами 3 импульса напряжения блок управления ключами 3 формирует управляющий ключами импульс, поступающий на управляющие входы ключей 6 и 10 непосредственно с блока управления ключами 3, а на управляющие входы ключей 7 и 9 - через инвертор 11. В результате ключи 6 и 10 размыкаются, а ключи 7 и 9 замыкаются. Инвертирующий вход и выход операционного усилителя 2 отключаются от «земли», а на питающие входы операционного усилителя 2 подается положительное (через ключ 7) и отрицательное (через ключ 9) постоянные питающие напряжения с блока питающих напряжений 10. Конденсатор 5 начинает заряжаться, на выходе интегратора появляется напряжение, форма которого определяется формой импульса на входе интегратора. По окончании входного импульса блок управления ключами 3 замыкает ключи 6 и 10, а через инвертор 11 размыкает ключи 7 и 9. Питающие входы операционного усилителя 2 отключаются от выходов блока питающих напряжений 8 разомкнутыми ключами 7 и 9. Конденсатор 5 быстро разряжается через последовательно соединенные малые прямые сопротивления замкнутых ключей 6 и 10, и схема приходит в исходное состояние: ключи 6 и 10 замкнуты, ключи 7 и 9 разомкнуты. Конденсатор 5 разряжен, питающие напряжения с блока питающих напряжений 8 на питающие входы операционного усилителя 2 не поступают, напряжение на выходе интегратора (выход операционного усилителя 2) равно нулю.

Таким образом, в аналоговом интеграторе последовательности импульсных сигналов после окончания входного импульса конденсатор 5 быстро разряжается (время восстановления схемы) через малые прямые сопротивления замкнутых ключей 6 и 10. Постоянная времени восстановления определяется выражением

τВ=C5(Rпр6+Rпр10),

где C5 - электрическая емкость конденсатора 5, Rпр6 и Rпр10 - прямые сопротивления замкнутых управляемых ключей 6 и 10. Малые значения сопротивлений последних предопределяют малые значения постоянной времени восстановления τВ (5). При этом во время действия входного импульса обратное сопротивление разомкнутого управляемого ключа 10 подключено к выходу операционного усилителя 2 (включено между выходом и «землей»). Обратное сопротивление разомкнутого управляемого ключа 6 включено между инвертирующим входом операционного усилителя 2 и «землей». По сути, обратное сопротивление управляемых ключей здесь не включается параллельно конденсатору 5, как в прототипе, не уменьшает эквивалентную постоянную времени τэ (2) и не повышает погрешность интегрирования ξ (1).


АНАЛОГОВЫЙ ИНТЕГРАТОР ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСНЫХ СИГНАЛОВ
АНАЛОГОВЫЙ ИНТЕГРАТОР ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСНЫХ СИГНАЛОВ
Источник поступления информации: Роспатент

Показаны записи 41-44 из 44.
19.01.2018
№218.016.0108

Мостовой измеритель параметров двухполюсников

Изобретение относится к контрольно-измерительной технике, автоматике и промэлектронике. Мостовой измеритель параметров двухполюсников содержит последовательно соединенные генератор питающего сложного электрического сигнала, мостовую цепь и нуль-индикатор. Генератор состоит из формирователей...
Тип: Изобретение
Номер охранного документа: 0002629715
Дата охранного документа: 31.08.2017
19.01.2018
№218.016.0835

Мостовой измеритель параметров n-элементных двухполюсников

Изобретение относится к контрольно-измерительной технике, автоматике и промышленной электронике и может быть использовано для контроля и определения параметров объектов измерения, а также физических величин посредством параметрических датчиков. Технический результат: расширение функциональных...
Тип: Изобретение
Номер охранного документа: 0002631540
Дата охранного документа: 25.09.2017
04.04.2018
№218.016.2fe5

Дифференциатор

Изобретение относится к промышленной электронике, аналого-цифровой технике и схемотехнике. Технический результат заключается в уменьшении погрешности дифференцирования от конечного значения коэффициента. Дифференциатор содержит операционный усилитель, конденсатор и резистор, один из выводов...
Тип: Изобретение
Номер охранного документа: 0002644531
Дата охранного документа: 12.02.2018
04.04.2018
№218.016.365f

Аналоговый интегратор

Изобретение относится к промышленной электронике. Технический результат направлен на уменьшение погрешности интегрирования. Аналоговый интегратор, содержащий два операционных усилителя, два конденсатора и четыре резистора, а также дополнительный операционный усилитель, дополнительный...
Тип: Изобретение
Номер охранного документа: 0002646377
Дата охранного документа: 02.03.2018
Показаны записи 61-70 из 75.
29.02.2020
№220.018.0773

Триггерный логический элемент и на полевых транзисторах

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике и может быть использовано в блоках вычислительной техники, построенных на логических элементах. Техническим результатом является повышение нагрузочной способности триггерного логического элемента И на полевых...
Тип: Изобретение
Номер охранного документа: 0002715178
Дата охранного документа: 25.02.2020
21.05.2020
№220.018.1f02

Триггерный двухступенчатый r-s триггер

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат заключается в повышении нагрузочной способности триггерного двухступенчатого R-S триггера. Триггерный двухступенчатый R-S триггер содержит шестнадцать транзисторов, двадцать резисторов и...
Тип: Изобретение
Номер охранного документа: 0002721386
Дата охранного документа: 19.05.2020
18.07.2020
№220.018.33b3

Триггерный логический элемент или/или-не

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Технический результат: повышение нагрузочной способности триггерного логического элемента...
Тип: Изобретение
Номер охранного документа: 0002726853
Дата охранного документа: 16.07.2020
18.07.2020
№220.018.33fc

Триггерный асинхронный т триггер

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть применено в блоках вычислительной техники, выполненных с использованием T триггеров, регистров и счётчиков импульсов. Технический результат: повышение нагрузочной способности...
Тип: Изобретение
Номер охранного документа: 0002726848
Дата охранного документа: 16.07.2020
24.07.2020
№220.018.37b0

Триггерный логический элемент и/и-не

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Технический результат: повышение нагрузочной способности триггерного логического элемента И/И-НЕ....
Тип: Изобретение
Номер охранного документа: 0002727613
Дата охранного документа: 22.07.2020
05.08.2020
№220.018.3c7d

Триггерный логический элемент и

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Технический результат: повышение нагрузочной способности триггерного логического элемента И. Для...
Тип: Изобретение
Номер охранного документа: 0002728954
Дата охранного документа: 03.08.2020
12.04.2023
№223.018.426d

Триггерный логический элемент не/или/и/или-не/и-не

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Оно, в частности, может быть использовано в блоках вычислительной техники, построенных на логических элементах. Технический результат: повышение нагрузочной способности триггерного логического элемента...
Тип: Изобретение
Номер охранного документа: 0002760206
Дата охранного документа: 22.11.2021
21.04.2023
№223.018.4f7f

Триггерный логический элемент и-не/или-не

Изобретения относятся к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат: повышение нагрузочной способности триггерного логического элемента И-НЕ/ИЛИ-НЕ. Триггерный логический элемент И/ИЛИ содержит семь транзисторов, шесть резисторов и источники постоянного...
Тип: Изобретение
Номер охранного документа: 0002792973
Дата охранного документа: 28.03.2023
15.05.2023
№223.018.58ff

Триггерный логический элемент и-не

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат заключается в расширении арсенала технических средств за счет обеспечения логического элемента И-НЕ с повышенной нагрузочной способностью. Сущность: триггерный логический элемент И-НЕ...
Тип: Изобретение
Номер охранного документа: 0002760464
Дата охранного документа: 25.11.2021
15.05.2023
№223.018.5900

Триггерный логический элемент и-не

Изобретение относится к цифровой схемотехнике, автоматике и промышленной электронике. Технический результат заключается в расширении арсенала технических средств за счет обеспечения логического элемента И-НЕ с повышенной нагрузочной способностью. Сущность: триггерный логический элемент И-НЕ...
Тип: Изобретение
Номер охранного документа: 0002760464
Дата охранного документа: 25.11.2021
+ добавить свой РИД