×
10.06.2016
216.015.4741

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

Вид РИД

Изобретение

№ охранного документа
0002585725
Дата охранного документа
10.06.2016
Аннотация: Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики и функциональных узлов систем управления. Технический результат заключается в обеспечении параллельной реализации четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов. Технический результат достигается за счет логического преобразователя, предназначенного для воспроизведения четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов, который содержит девять мажоритарных элементов (1, …, 1). 1 ил.
Основные результаты: Логический преобразователь, предназначенный для реализации четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов, содержащий семь мажоритарных элементов и отличающийся тем, что в него дополнительно введены два мажоритарных элемента, причем выходы i-го и j-го мажоритарных элементов соединены соответственно с объединенными вторым входом (i+2)-го, первым входом (i+3)-го мажоритарных элементов и объединенными вторым входом (j+3)-го, первым входом (j+4)-го мажоритарных элементов, объединенные первые входы первого, третьего, шестого мажоритарных элементов и объединенные вторые входы второго, пятого, девятого мажоритарных элементов подключены соответственно к шине единичного и шине нулевого потенциалов, а третьи входы i-го, j-го, k-го и выход k-го мажоритарных элементов соединены соответственно с первым, третьим, четвертым входами и (k-5)-м выходом логического преобразователя, второй вход которого подключен к второму входу первого и первому входу второго мажоритарных элементов.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (см., например, патент РФ 2417404, кл. G06F 7/57, 2011 г.), которые содержат мажоритарные элементы и реализуют любую из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется параллельная реализация четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2281545, кл. G06F 7/57, 2006 г.), который содержит мажоритарные элементы и реализует любую из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется параллельная реализация четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения параллельной реализации четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов, при сохранении элементного базиса прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем семь мажоритарных элементов, особенность заключается в том, что в него дополнительно введены два мажоритарных элемента, выходы i-го и j-го мажоритарных элементов соединены соответственно с объединенными вторым входом (i+2)-го, первым входом (i+3)-го мажоритарных элементов и объединенными вторым входом (j+3)-го, первым входом (j+4)-го мажоритарных элементов, объединенные первые входы первого, третьего, шестого мажоритарных элементов и объединенные вторые входы второго, пятого, девятого мажоритарных элементов подключены соответственно к шине единичного и шине нулевого потенциалов, а третьи входы i-го, j-го, k-го и выход k-го мажоритарных элементов соединены соответственно с первым, третьим, четвертым входами и (k-5)-м выходом логического преобразователя, второй вход которого подключен к второму входу первого и первому входу второго мажоритарных элементов.

На фиг. представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит мажоритарные элементы 11, …, 19, причем выходы элементов 1i и 1j соединены соответственно с объединенными вторым входом элемента 1i+2, первым входом элемента 1i+3 и объединенными вторым входом элемента 1j+3, первым входом элемента 1j+4, объединенные первые входы элементов 11, 13, 16 и объединенные вторые входы элементов 12, 15, 19 подключены соответственно к шине единичного и шине нулевого потенциалов, а третьи входы элементов 1i, 1j, lk и выход элемента 1k соединены соответственно с первым, третьим, четвертым входами и (k-5)-м выходом логического преобразователя, второй вход которого подключен к второму входу элемента 11 и первому входу элемента 12.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первый, …, четвертый входы подаются соответственно двоичные сигналы х1, …, х4∈{0, 1}. На выходе мажоритарного элемента 1m имеем a m1#a m2#a m3=a m1 a m2a m1 a m3a m2 a m3, где a m1, a m2, a m3 и #, ∨, · есть соответственно сигналы на его первом, втором, третьем входах и символы операций Maj, ИЛИ, И. Следовательно, на первом, втором, третьем, четвертом выходах предлагаемого преобразователя получим

Z1=1#(1#(1#x2#x1)#x3)#x4=x1∨x2∨x3∨x4,

Z4=((x2#0#x1)#0#x3)#0#x4=x1x2x3x4.

Таким образом, Z11, Z22, Z33, Z44, где τ1, τ2, τ3, τ4 есть простые симметричные булевы функции (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь построен в элементном базисе прототипа и обладает более широкими по сравнению с последним функциональными возможностями, так как обеспечивает параллельную реализацию четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

Логический преобразователь, предназначенный для реализации четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов, содержащий семь мажоритарных элементов и отличающийся тем, что в него дополнительно введены два мажоритарных элемента, причем выходы i-го и j-го мажоритарных элементов соединены соответственно с объединенными вторым входом (i+2)-го, первым входом (i+3)-го мажоритарных элементов и объединенными вторым входом (j+3)-го, первым входом (j+4)-го мажоритарных элементов, объединенные первые входы первого, третьего, шестого мажоритарных элементов и объединенные вторые входы второго, пятого, девятого мажоритарных элементов подключены соответственно к шине единичного и шине нулевого потенциалов, а третьи входы i-го, j-го, k-го и выход k-го мажоритарных элементов соединены соответственно с первым, третьим, четвертым входами и (k-5)-м выходом логического преобразователя, второй вход которого подключен к второму входу первого и первому входу второго мажоритарных элементов.
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
Источник поступления информации: Роспатент

Показаны записи 311-313 из 313.
25.01.2019
№219.016.b402

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей прототипа. Устройство селекции двоичных чисел предназначено для выполнения селекции минимального либо максимального из двух двухразрядных...
Тип: Изобретение
Номер охранного документа: 0002678165
Дата охранного документа: 23.01.2019
14.03.2019
№219.016.dee1

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей устройства за счет обеспечения селекции минимального либо максимального из двух, либо медианного (срединного) из трех двухразрядных двоичных чисел, задаваемых двоичными...
Тип: Изобретение
Номер охранного документа: 0002681693
Дата охранного документа: 12.03.2019
19.04.2019
№219.017.3462

Устройство для нагрева нефти при сливе

Устройство предназначено для использования в нефтедобывающей, нефтеперерабатывающей и энергетической промышленности для нагрева нефти и нефтепродуктов при сливе из резервуаров. Устройство содержит резервуар; источник СВЧ энергии с волноводом в районе сливного прибора; радиопрозрачную пластину,...
Тип: Изобретение
Номер охранного документа: 0002460933
Дата охранного документа: 10.09.2012
Показаны записи 471-480 из 519.
02.10.2019
№219.017.d10a

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации любой из простых симметричных булевых функций τ, τ, τ, τ, зависящих от n аргументов - входных двоичных сигналов, при n=6. Логический...
Тип: Изобретение
Номер охранного документа: 0002700557
Дата охранного документа: 17.09.2019
02.10.2019
№219.017.d15d

Мажоритарный модуль

Изобретение относится к вычислительной технике. Мажоритарный модуль предназначен для реализации мажоритарной функции семи аргументов - входных двоичных сигналов и может быть использован в системах цифровой вычислительной техники как средство предварительной обработки информации. Технический...
Тип: Изобретение
Номер охранного документа: 0002700554
Дата охранного документа: 17.09.2019
12.10.2019
№219.017.d55d

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - обеспечение воспроизведения операций med(τ, …, τ), supramed(τ, …, τ). Для этого предложен импульсный селектор, который предназначен для обработки синхронизированных по переднему фронту положительных импульсных сигналов х, …, х...
Тип: Изобретение
Номер охранного документа: 0002702726
Дата охранного документа: 09.10.2019
17.10.2019
№219.017.d676

Сумматор по модулю пять

Устройство предназначено для выполнения операции (X+Y) mod 5, где X,Y∈{000, …, 100} есть трехразрядные двоичные числа, задаваемые двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим...
Тип: Изобретение
Номер охранного документа: 0002702969
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d69a

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике, предназначено для ранговой обработки аналоговых сигналов и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение...
Тип: Изобретение
Номер охранного документа: 0002702968
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6a3

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции supramed(τ, …, τ), где τ, …, τ - длительности семи положительных импульсных сигналов x, …, x ∈ {0,1},...
Тип: Изобретение
Номер охранного документа: 0002702975
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6b4

Импульсный селектор

Изобретение относится к селекции импульсов. Технический результат - уменьшение аппаратурных затрат. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции submed(τ, …, τ), где τ, …, τ есть длительности семи положительных импульсных сигналов,...
Тип: Изобретение
Номер охранного документа: 0002702972
Дата охранного документа: 14.10.2019
17.10.2019
№219.017.d6c6

Сумматор по модулю q

Устройство предназначено для обработки двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение реализации операции (X+Y) mod q...
Тип: Изобретение
Номер охранного документа: 0002702970
Дата охранного документа: 14.10.2019
18.10.2019
№219.017.d75a

Устройство селекции двоичных чисел

Изобретение предназначено для выполнения селекции и идентификации меньшего, либо селекции и идентификации большего, либо селекции произвольно назначенного из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами, и может быть использовано в системах цифровой вычислительной техники как...
Тип: Изобретение
Номер охранного документа: 0002703352
Дата охранного документа: 16.10.2019
22.10.2019
№219.017.d8bd

Сумматор по модулю три

Изобретение относится к области цифровой вычислительной техники. Технический результат заключается в упрощении схемы сумматора по модулю три за счет уменьшения ее цены по Квайну и сокращении количества типов логических элементов аппаратурного состава при сохранении функциональных возможностей...
Тип: Изобретение
Номер охранного документа: 0002703676
Дата охранного документа: 21.10.2019
+ добавить свой РИД