×
10.04.2016
216.015.2f9f

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

Вид РИД

Изобретение

№ охранного документа
0002580798
Дата охранного документа
10.04.2016
Аннотация: Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является уменьшение аппаратурных затрат и повышение быстродействия. Устройство содержит одиннадцать мажоритарных элементов (1,…1). 1 ил.
Основные результаты: Логический преобразователь, предназначенный для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий одиннадцать мажоритарных элементов, которые имеют по три входа, отличающийся тем, что выходы i-го , j-го и восьмого мажоритарных элементов соединены соответственно со вторыми входами (i+1)-го, (j+1)-го и девятого мажоритарных элементов, третьи входы k-го и седьмого мажоритарных элементов подключены соответственно к выходам (15-2k)-го и десятого мажоритарных элементов, а выход четвертого мажоритарного элемента является выходом логического преобразователя, первый, второй, третий и четвертый настроечные входы которого соединены соответственно с первым входом первого мажоритарного элемента, объединенными первыми входами второго, десятого мажоритарных элементов, объединенными первыми входами третьего, четвертого, пятого, шестого мажоритарных элементов и объединенными первыми входами седьмого, восьмого, девятого мажоритарных элементов.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (см., например, патент РФ 2281545, кл. G06F 7/57, 2006 г.), которые реализуют любую из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2294007, кл. G06F 7/57, 2007 г.), который содержит мажоритарные элементы и с помощью четырех сигналов константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты и низкое быстродействие, обусловленные соответственно тем, что прототип содержит девятнадцать мажоритарных элементов, и максимальное время задержки распространения сигнала в нем определяется выражением Δt=6ΔtM, где ΔtM есть время задержки мажоритарного элемента.

Техническим результатом изобретения является уменьшение аппаратурных затрат и повышение быстродействия при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем одиннадцать мажоритарных элементов, которые имеют по три входа, особенность заключается в том, что выходы i-го (), j-го () и восьмого мажоритарных элементов соединены соответственно со вторыми входами (i+1)-го, (j+1)-го и девятого мажоритарных элементов, третьи входы k-го () и седьмого мажоритарных элементов подключены соответственно к выходам (15-2k)-го и десятого мажоритарных элементов, а выход четвертого мажоритарного элемента является выходом логического преобразователя, первый, второй, третий и четвертый настроечные входы которого соединены соответственно с первым входом первого мажоритарного элемента, объединенными первыми входами второго, десятого мажоритарных элементов, объединенными первыми входами третьего, четвертого, пятого, шестого мажоритарных элементов и объединенными первыми входами седьмого, восьмого, девятого мажоритарных элементов.

На чертеже представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит мажоритарные элементы 11,…,111, которые имеют по три входа, причем выходы элементов 1i (), 1j{) и 18 соединены соответственно со вторыми входами элементов 1i+1, lj+1 и 19, третьи входы элементов 1k () и 17 подключены соответственно к выходам элементов 115-2k и 110, а выход элемента 14 является выходом логического преобразователя, первый, второй, третий и четвертый настроечные входы которого соединены соответственно с первым входом элемента 11, объединенными первыми входами элементов 12, 110, объединенными первыми входами элементов 13, 14, 15, 16 и объединенными первыми входами элементов 17, 18, 19.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первом,…,четвертом настроечных входах фиксируются соответственно необходимые сигналы f1,…,f4 ∈ {0,1} константной настройки. На вторые входы элементов 15, 18, первый вход элемента 111; третьи входы элементов 15, 18, второй вход элемента 111; третьи входы элементов 16, 19 111; вторые и третьи входы элементов 11, 110 подаются соответственно двоичные сигналы х1; х2; х3; х4 и х51,…,х5 ∈ {0,1}). На выходе мажоритарного элемента 1m () имеем maj(аm1m2m3)=аm1аm2 ∨ аm1аm3 ∨ аm2аm3, где аm1m2m3 и ∨, · есть соответственно сигналы на его первом, втором, третьем входах и символы операций ИЛИ, И. Следовательно, сигнал на выходе элемента 14 определяется выражением

в котором Таким образом, на выходе предлагаемого преобразователя получим

где τ1,…,τ5 есть простые симметричные булевые функции пяти аргументов x1,…,x5 (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974). При этом указанный преобразователь содержит одиннадцать мажоритарных элементов, а максимальное время задержки распространения сигнала в нем определяется выражением Δt=4ΔtМ (ΔtM - время задержки мажоритарного элемента).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь с помощью четырех сигналов константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и обладает меньшими по сравнению с прототипом аппаратурными затратами и более высоким быстродействием.

Логический преобразователь, предназначенный для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий одиннадцать мажоритарных элементов, которые имеют по три входа, отличающийся тем, что выходы i-го , j-го и восьмого мажоритарных элементов соединены соответственно со вторыми входами (i+1)-го, (j+1)-го и девятого мажоритарных элементов, третьи входы k-го и седьмого мажоритарных элементов подключены соответственно к выходам (15-2k)-го и десятого мажоритарных элементов, а выход четвертого мажоритарного элемента является выходом логического преобразователя, первый, второй, третий и четвертый настроечные входы которого соединены соответственно с первым входом первого мажоритарного элемента, объединенными первыми входами второго, десятого мажоритарных элементов, объединенными первыми входами третьего, четвертого, пятого, шестого мажоритарных элементов и объединенными первыми входами седьмого, восьмого, девятого мажоритарных элементов.
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
Источник поступления информации: Роспатент

Показаны записи 311-313 из 313.
25.01.2019
№219.016.b402

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей прототипа. Устройство селекции двоичных чисел предназначено для выполнения селекции минимального либо максимального из двух двухразрядных...
Тип: Изобретение
Номер охранного документа: 0002678165
Дата охранного документа: 23.01.2019
14.03.2019
№219.016.dee1

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей устройства за счет обеспечения селекции минимального либо максимального из двух, либо медианного (срединного) из трех двухразрядных двоичных чисел, задаваемых двоичными...
Тип: Изобретение
Номер охранного документа: 0002681693
Дата охранного документа: 12.03.2019
19.04.2019
№219.017.3462

Устройство для нагрева нефти при сливе

Устройство предназначено для использования в нефтедобывающей, нефтеперерабатывающей и энергетической промышленности для нагрева нефти и нефтепродуктов при сливе из резервуаров. Устройство содержит резервуар; источник СВЧ энергии с волноводом в районе сливного прибора; радиопрозрачную пластину,...
Тип: Изобретение
Номер охранного документа: 0002460933
Дата охранного документа: 10.09.2012
Показаны записи 441-450 из 519.
19.01.2018
№218.016.04bb

Устройство для предотвращения захвата самолёта

Изобретение относится к авиации. Устройство для предотвращения захвата самолета содержит усиленные пуленепробиваемые дверь (1) и стенки (2) кабины экипажа и прямоугольную, открытую сверху полость с дном (4) и боковыми стенками. Указанная полость выполнена в полу (6) салона непосредственно...
Тип: Изобретение
Номер охранного документа: 0002630881
Дата охранного документа: 13.09.2017
19.01.2018
№218.016.0785

Состав шихты для изготовления пеностекла

Изобретение относится к составу шихты для получения пеностекла. Технический результат - повышение теплотехнических и прочностных характеристик пеностекла. Шихта для изготовления пеностекла содержит следующие компоненты, мас. %: стекольный бой 80-87; сульфат натрия 3-5; диатомитовая глина...
Тип: Изобретение
Номер охранного документа: 0002631462
Дата охранного документа: 22.09.2017
20.01.2018
№218.016.121b

Логический преобразователь

Логический преобразователь предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Технический результат заключается в обеспечении реализации любой из шести простых симметричных...
Тип: Изобретение
Номер охранного документа: 0002634229
Дата охранного документа: 24.10.2017
13.02.2018
№218.016.203c

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в упрощении устройства за счет уменьшения числа типов используемых элементов и цены по Квайну. Логический...
Тип: Изобретение
Номер охранного документа: 0002641446
Дата охранного документа: 17.01.2018
13.02.2018
№218.016.2087

Логический преобразователь

Изобретение относится к логическим преобразователям. Технический результат заключается в расширении арсенала технических средств для реализации простых симметричных булевых функций. Указанный результат достигается за счет того, что логический преобразователь содержит восемь мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002641454
Дата охранного документа: 17.01.2018
10.05.2018
№218.016.3a13

Логический преобразователь

Изобретение относится к вычислительной технике. Технический результат - повышение быстродействия при сохранении аппаратурного состава и функциональных возможностей прототипа. Для этого предложен логический преобразователь, предназначенный для реализации любой из простых симметричных булевых...
Тип: Изобретение
Номер охранного документа: 0002647639
Дата охранного документа: 16.03.2018
10.05.2018
№218.016.4204

Компаратор двоичных чисел

Изобретение относится к компараторам двоичных чисел. Технический результат заключается в упрощении структуры за счет устранения пересечений соединений. Компаратор двоичных чисел содержит два элемента задержки (l, l), элемент И (2), два элемента ИЛИ (3, 3), элемент НЕ (4), два мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002649296
Дата охранного документа: 30.03.2018
19.12.2018
№218.016.a8d2

Устройство селекции двоичных чисел

Изобретение относится к области вычислительной техники и может быть использовано для выполнения селекции и идентификации меньшего, либо селекции и идентификации большего, либо селекции произвольно назначенного из двух n-разрядных двоичных чисел, задаваемых двоичными сигналами. Техническим...
Тип: Изобретение
Номер охранного документа: 0002675301
Дата охранного документа: 18.12.2018
29.12.2018
№218.016.ad68

Аналоговый процессор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для ранговой обработки аналоговых сигналов. Техническим результатом является обеспечение выбора из шести входных аналоговых сигналов х,…,х сигнала...
Тип: Изобретение
Номер охранного документа: 0002676422
Дата охранного документа: 28.12.2018
29.12.2018
№218.016.ad6f

Аналоговый процессор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано как средство предварительной обработки информации для реализации выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти входных аналоговых сигналов....
Тип: Изобретение
Номер охранного документа: 0002676424
Дата охранного документа: 28.12.2018
+ добавить свой РИД