×
10.04.2016
216.015.2f0e

Результат интеллектуальной деятельности: УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ

Вид РИД

Изобретение

№ охранного документа
0002580085
Дата охранного документа
10.04.2016
Аннотация: Изобретение относится к передаче данных и предназначено для отображения и обратного отображения сигнала в системе, использующей код с малой плотностью проверок на четность (LDPC). Технический результат - минимизация вероятности ошибок символа QAM. В данном способе биты LDPC-кодового слова записываются по столбцам и считываются по строкам, подпотоки генерируются посредством демультиплексирования считанных битов с использованием схемы демультиплексирования, и биты, включенные в каждый из подпотоков, отображаются в символы в группе сигналов, при этом схема демультиплексирования определяется в соответствии со схемой модуляции, используемой в передатчике сигналов, длиной LDPC-кодового слова и числом подпотоков. 4 н. и 8 з.п. ф-лы, 22 ил.

УРОВЕНЬ ТЕХНИКИ ИЗОБРЕТЕНИЯ

И изобретение относится к устройству и способу для отображения и обратного отображения сигналов в системе, использующей код с малой плотностью проверок на четность (LDPC).

Описание связанного уровня техники

В системе связи эффективность линии связи может быть значительно снижена посредством шума, затухания и межсимвольных помех (ISI) канала. Вследствие этого система связи следующего поколения активно рассматривает использование LDPC-кодов в качестве кодов коррекции ошибок.

Фиг.1 иллюстрирует традиционную операцию LDPC-кодирования. Ссылаясь на фиг.1, LDPC-кодер 110 кодирует вектор информационного слова с длиной Kldpc, I={i0, i1,..., iKldpc-1} в вектор Λ ={i0, i1,..., iKldpc-1, ρ0, ρ1,..., ρNldpc-Kldpc-1} LDPC-кодового слова. Вектор информационного слова включает в себя Kldpc информационных битов. То есть каждый элемент вектора I={i0, i1,..., iKldpc-1} информационного слова является информационным битом.

LDPC-кодер 110 генерирует вектор четности с длиной Nldpc-Kldpc, {ρ0, ρ1,..., ρNldpc-Kldpc-1} с использованием матрицы проверки на четность, имеющей Nldpc столбцов, и генерирует LDPC-код, т.е. вектор Λ ={i0, i1,..., iKldpc-1, ρ0, ρ1,..., ρNldpc-Kldpc-1} LDPC-кодового слова, с использованием вектора информационного слова и вектора четности.

Вместе с растущими потребностями в высокоскоростной передаче данных и разработке аппаратного обеспечения система связи будущего поколения активно рассматривает использование квадратурной амплитудной модуляции (QAM), которая является превосходной в том, что касается эффективности частот. В QAM разные биты модуляции, включенные в один символ QAM, имеют разные вероятности ошибок.

Способность коррекции ошибок для каждого бита LDPC-кодового слова, включенного в вектор LDPC-кодового слова, определяется согласно степени переменного узла, соответствующего биту LDPC-кодового слова.

Следовательно, даже если используется одинаковый LDPC-код, вероятность ошибок символа QAM варьируется в зависимости от битов модуляции символа QAM, в которые отображаются биты LDPC-кодового слова. Соответственно, существует необходимость в методе для отображения битов LDPC-кодового слова в биты модуляции символа QAM, который минимизирует вероятность ошибок символа QAM.

СУЩНОСТЬ ИЗОБРЕТЕНИЯ

Соответственно варианты осуществления изобретения выполнены для решения по меньшей мере проблем и/или недостатков, описанных выше, и для предоставления по меньшей мере преимуществ, описанных ниже.

Аспект изобретения служит для предоставления устройства или способа для отображения и обратного отображения сигналов в системе, использующей LDPC-код.

Другой аспект изобретения служит для предоставления устройства или способа для отображения и обратного отображения между LDPC-кодовыми словами и символами QAM в системе, использующей LDPC-код.

В соответствии с аспектом изобретения передатчик сигнала предоставлен для использования в системе, использующей LDPC-код. Переданный сигнал включает в себя перемежитель, который записывает биты LDPC-кодового слова по столбцам и считывает записанные биты LDPC-кодового слова по строкам, демультиплексор, который генерирует подпотоки посредством демультиплексирования считанных битов с использованием схемы демультиплексирования, и блок отображения символов, который отображает биты, включенные в каждый из подпотоков, в символы в группе (созвездии) сигналов, при этом схема демультиплексирования определяется в соответствии со схемой модуляции, используемой в передатчике сигналов, длиной LDPC-кодового слова и числом подпотоков.

В соответствии с другим аспектом изобретения приемник сигналов предоставляется для использования в системе, использующей LDPC-код. Приемник сигналов включает в себя мультиплексор, который мультиплексирует подпотоки с использованием схемы мультиплексирования, обратный перемежитель, который обратно перемежает мультиплексированные биты, и LDPC-декодер, который генерирует биты LDPC-кодового слова посредством LDPC-декодирования обратно перемеженных битов, при этом схема мультиплексирования определяется в соответствии со схемой демультиплексирования, используемой в передатчике сигналов, и схема демультиплексирования определяется в соответствии со схемой модуляции, используемой в передатчике сигналов, длиной LDPC-кодового слова и числом подпотоков.

В соответствии с другим аспектом изобретения способ отображения сигналов предоставляется для передатчика сигналов в системе, использующей LDPC-код. В данном способе, биты LDPC-кодового слова записываются по столбцам и считываются по строкам, подпотоки генерируются посредством демультиплексирования считанных битов с использованием схемы демультиплексирования, и биты, включенные в каждый из подпотоков, отображаются в символы в группе сигналов, при этом схема демультиплексирования определяется в соответствии со схемой модуляции, используемой в передатчике сигналов, длиной LDPC-кодового слова, и числом подпотоков.

В соответствии с другим аспектом изобретения способ обратного отображения сигналов предоставляется для приемника сигналов в системе, использующей LDPC-код. В данном способе подпотоки мультиплексируются с использованием схемы мультиплексирования, мультиплексированные биты обратно перемежаются, и биты LDPC-кодового слова генерируются посредством LDPC-декодирования обратно перемеженных битов, при этом схема мультиплексирования определяется в соответствии со схемой демультиплексирования, используемой в передатчике сигналов, и схема демультиплексирования определяется в соответствии со схемой модуляции, используемой в передатчике сигналов, длиной LDPC-кодового слова и числом подпотоков.

КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ

Вышеописанные и другие аспекты, признаки и преимущества определенных вариантов осуществления изобретения станут более очевидны из следующего подробного описания, взятого совместно с сопутствующими чертежами, в которых:

Фиг.1 иллюстрирует традиционную операцию LDPC-кодирования;

Фиг.2 является блок-схемой, иллюстрирующей передатчик сигналов в системе, использующей LDPC-код согласно варианту осуществления изобретения;

Фиг.3 иллюстрирует группу сигналов с 16-арной QAM (16-QAM) согласно варианту осуществления изобретения;

Фиг.4 иллюстрирует группу сигналов с 64-арной QAM (64-QAM) согласно варианту осуществления изобретения;

Фиг.5 иллюстрирует группу сигналов с 256-арной QAM (256-QAM) согласно варианту осуществления изобретения;

Фиг.6 иллюстрирует операцию перемежителя, проиллюстрированного на фиг.2, согласно варианту осуществления изобретения;

Фиг.7 иллюстрирует операцию блока демультиплексора (DEMUX), проиллюстрированного на фиг.2, согласно варианту осуществления изобретения;

Фиг.8 иллюстрирует операцию блока DEMUX, когда используется Nldpc=16200 и 16-QAM, согласно варианту осуществления изобретения;

Фиг.9 иллюстрирует операцию блока DEMUX, когда используется Nldpc=16200 и 64-QAM, согласно варианту осуществления изобретения;

Фиг.10 иллюстрирует другую операцию блока DEMUX, когда используется Nldpc=16200 и 16-QAM, согласно варианту осуществления изобретения;

Фиг.11 иллюстрирует другую операцию блока DEMUX, когда используется Nldpc=16200 и 16-QAM, согласно варианту осуществления изобретения;

Фиг.12 иллюстрирует другую операцию блока DEMUX, когда используется Nldpc=16200 и 64-QAM, согласно варианту осуществления изобретения;

Фиг.13 иллюстрирует другую операцию блока DEMUX, когда используется Nldpc=16200 и 64-QAM, согласно варианту осуществления изобретения;

Фиг.14 иллюстрирует дополнительную операцию блока DEMUX, когда используется Nldpc=16200 и 16-QAM, согласно варианту осуществления изобретения;

Фиг.15 иллюстрирует операцию блока DEMUX, когда используется Nldpc=16200 и 256-QAM, согласно варианту осуществления изобретения;

Фиг.16 иллюстрирует операцию блока DEMUX, когда используется Nldpc=16200 и 256-QAM, согласно варианту осуществления изобретения;

Фиг.17 является блок-схемой, иллюстрирующей приемник сигналов в системе, использующей LDPC-код, согласно варианту осуществления изобретения;

Фиг.18 является блок-схемой, иллюстрирующей блок демультиплексора (DEMUX) на фиг.2, согласно варианту осуществления изобретения; и

Фиг.19 является блок-схемой, иллюстрирующей блок мультиплексора (MUX) на фиг.17, согласно варианту осуществления изобретения.

На чертежах одинаковые ссылочные номера следует понимать как ссылающиеся на одни и те же элементы, признаки и структуры.

ПОДРОБНОЕ ОПИСАНИЕ ВАРИАНТОВ ОСУЩЕСТВЛЕНИЯ ИЗОБРЕТЕНИЯ

Различные варианты осуществления изобретения теперь будут подробно описаны со ссылкой на сопутствующие чертежи. В следующем описании конкретные подробности, такие как подробные конфигурация и компоненты, предоставляются лишь для помощи в общем понимании этих вариантов осуществления изобретения. Вследствие этого специалисты в данной области техники должны осознавать, что различные изменения и модификации вариантов осуществления, описанных в настоящем документе, могут быть сделаны без отступления от объема и сущности изобретения. К тому же описания общеизвестных функций и конструкций опущены для ясности и краткости.

В соответствии с вариантом осуществления изобретения устройство и способ предоставляются для отображения и обратного отображения сигналов в системе, использующей LDPC-код.

В соответствии с другим вариантом осуществления изобретения устройство и способ предоставляются для отображения и обратного отображения между LDPC-кодовыми словами и символами QAM.

Следующее описание изобретения предоставлено для систем, использующих LDPC-коды, например, вещательных систем, таких как системы следующего поколения (NGH) цифрового видеовещания на портативные устройства (DVB), или систем связи, таких как транспортировка медиаданных (MMT) экспертной группы по кинематографии (MPEG), усовершенствованная система пакетной передачи данных (EPS), проект долгосрочного развития (LTE), и 802.16m института инженеров по электротехнике и радиоэлектронике (IEEE).

Хотя изобретение описано в контексте LDPC-кода и схем QAM-модуляции, следует ясно понимать, что устройство и способ изобретения также применимы к другим кодам и другим схемам модуляции.

Фиг.2 является блок-схемой, иллюстрирующей передатчик сигналов в системе, использующей LDPC-код, согласно варианту осуществления изобретения.

Ссылаясь на фиг.2, передатчик сигналов включает в себя LDPC-кодер 210, препроцессор 220, перемежитель 230, блок 240 DEMUX и блок 250 отображения символов.

LDPC-кодер 210 генерирует вектор {ρ0, ρ1,..., ρNldpc-Kldpc-1} четности, включающий в себя Nldpc-Kldpc битов четности, и затем вектор LDPC-кодового слова с длиной Nldpc посредством кодирования вектора I={i0, i1,..., iKldpc-1} информационного слова. Препроцессор 220 генерирует вектор U={μ0, μ1,..., μNldpc} посредством предварительной обработки вектора Λ LDPC-кодового слова, принятого от LDPC-кодера 210, с использованием предварительно определенной схемы предварительной обработки. В качестве альтернативы препроцессор 220 может быть опущен или его функции могут быть включены в перемежитель 230. Подробное описание схемы предварительной обработки здесь не предоставлено.

Перемежитель 230 записывает вектор U, принятый от препроцессора 220, по столбцам в Nc столбцов и считывает вектор U по строкам, таким образом выводя вектор V={ν0, ν1,..., νNldpc-1} в блок 240 DEMUX. Блок 240 DEMUX демультиплексирует вектор V в Nsubstreams подпотоков Bi={bi,0, bi,1,..., bi,Nldpc/Nsubstreams-1}(i=0,1,..., Nsubstreams-1), причем каждый имеет Nc битов. Для ввода битов каждого из Nsubstreams подпотоков блок 250 отображения символов генерирует слово ячейки с длиной ηMOD, ┌y0, y1,..., yμMOD-1┐ и отображает слово ячейки в сигнальные точки в группе (созвездии) сигналов, тем самым производя символ Z. Здесь ηMOD является делителем Nsubstreams.

Фиг.3, 4, и 5 иллюстрируют взаимосвязи отображения между словами ячеек и группами сигналов при 16-QAM, 64-QAM и 256-QAM соответственно согласно вариантам осуществления изобретения.

Фиг.6 иллюстрирует операцию перемежителя 230, проиллюстрированного на фиг.2, согласно варианту осуществления изобретения. Конкретно, на фиг.6, предположено, что перемежитель 230 имеет Nc строк × Nldpc/Nc столбцов.

Если Nldpc=16200, число строк Nr и число столбцов Nc задаются для 16-QAM и 64-QAM как показано в таблице 1.

Таблица 1
Схема модуляции Nr Nc
16-QAM 8100 8
64-QAM 5400 12

Перемежитель 230 последовательно записывает принятый вектор U по столбцам в Nc столбцов и считывает записанный вектор по строкам. Здесь первое положение хранения каждого столбца может быть сдвинуто на параметр Tc кручения. Параметр Tc кручения может иметь значения, показанные в таблице 2 для 16-QAM и 64-QAM, когда Nldpc=16200, например.

Таблица 2
Схема модуляции Nc Tc
столбец 0 1 2 3 4 5 6 7 8 9 10 11
16-QAM 8 0 0 0 1 7 20 20 21 - - - -
64-QAM 12 0 0 0 2 2 2 3 3 3 6 7 7

Фиг.7 иллюстрирует операцию блока DEMUX, проиллюстрированного на фиг.2, согласно варианту осуществления изобретения.

Ссылаясь на фиг.7, операция блока 240 DEMUX может быть выражена как взаимосвязь между Vi(i=0, 1,..., Nldpc-1) и bj(j=0,1,..., Nsubstreams-1), которая может быть расширена по тому же правилу, если Nldpc является кратным Nsubstreams.

Фиг.8 иллюстрирует операцию блока 240 DEMUX, когда используется Nldpc=16200 и 16-QAM, согласно варианту осуществления изобретения.

Ссылаясь на фиг.8, предполагая Nsubstreams=8, блок 240 DEMUX отображает входные биты с v0 по v7 в выходные биты с b0 по b7. Конкретно, блок 240 DEMUX отображает бит v0 в бит b2, бит v1 в b4, бит v2 в бит b5, бит v3 в бит b0, бит v4 в бит b7, бит v5 в бит b1, бит v6 в b3, и бит v7 в бит b6.

Фиг.9 иллюстрирует операцию блока 240 DEMUX, когда используется Nldpc=16200 и 64-QAM, согласно варианту осуществления изобретения.

Ссылаясь на фиг.9, предполагая Nsubstreams=12, блок 240 DEMUX отображает входные биты с v0 по v11 в выходные биты с b0 по b11. Конкретно, блок 240 DEMUX отображает бит v0 в бит b4, бит v1 в b0, бит v2 в бит b1, бит v3 в бит b6, бит v4 в бит b2, бит v5 в бит b3, бит v6 в b8, бит v7 в бит b9, бит v8 в бит b7, бит v9 в бит b5, бит v10 в бит b10, и бит v11 в бит b11.

Фиг.10 иллюстрирует другую операцию блока 240 DEMUX, когда используется Nldpc=16200 и 16-QAM, согласно варианту осуществления изобретения.

Ссылаясь на фиг.10, предполагая Nsubstreams=8, блок 240 DEMUX отображает входные биты с v0 по v7 в выходные биты с b0 по b7. Конкретно, блок 240 DEMUX отображает бит v0 в бит b2, бит v1 в b4, бит v2 в бит b5, бит v3 в бит b1, бит v4 в бит b6, бит v5 в бит b0, бит v6 в b7, и бит v7 в бит b3.

Фиг.11 иллюстрирует другую операцию блока 240 DEMUX, когда используется Nldpc=16200 и 16-QAM, согласно варианту осуществления изобретения.

Ссылаясь на фиг.11, предполагая Nsubstreams=8, блок 240 DEMUX отображает входные биты с v0 по v7 в выходные биты с b0 по b7. Конкретно, блок 240 DEMUX отображает бит v0 в бит b2, бит v1 в b0, бит v2 в бит b1, бит v3 в бит b3, бит v4 в бит b6, бит v5 в бит b4, бит v6 в b7, и бит v7 в бит b5.

Фиг.12 иллюстрирует другую операцию блока 240 DEMUX, когда используется Nldpc=16200 и 64-QAM, согласно варианту осуществления изобретения.

Ссылаясь на фиг.12, предполагая Nsubstreams=12, блок 240 DEMUX отображает входные биты с v0 по v11 в выходные биты с b0 по b11. Конкретно, блок 240 DEMUX отображает бит v0 в бит b4, бит v1 в b2, бит v2 в бит b0, бит v3 в бит b5, бит v4 в бит b6, бит v5 в бит b1, бит v6 в b3, бит v7 в бит b7, бит v8 в бит b8, бит v9 в бит b9, бит v10 в бит b10, и бит v11 в бит b11.

Фиг.13 иллюстрирует другую операцию блока 240 DEMUX, когда используется Nldpc=16200 и 64-QAM, согласно варианту осуществления изобретения.

Ссылаясь на фиг.13, предполагая Nsubstreams=12, блок 240 DEMUX отображает входные биты с v0 по v11 в выходные биты с b0 по b11. Конкретно, блок 240 DEMUX отображает бит v0 в бит b4, бит v1 в b0, бит v2 в бит b1, бит v3 в бит b6, бит v4 в бит b2, бит v5 в бит b3, бит v6 в b5, бит v7 в бит b8, бит v8 в бит b7, бит v9 в бит b10, бит v10 в бит b9, и бит v11 в бит b11.

Фиг.14 иллюстрирует другую операцию блока 240 DEMUX, когда используется Nldpc=16200 и 64-QAM, согласно варианту осуществления изобретения.

Ссылаясь на фиг.14, предполагая Nsubstreams=8, блок 240 DEMUX отображает входные биты с v0 по v7 в выходные биты с b0 по b7. Конкретно, блок 240 DEMUX отображает бит v0 в бит b2, бит v1 в b0, бит v2 в бит b4, бит v3 в бит b1, бит v4 в бит b6, бит v5 в бит b5, бит v6 в b7, и бит v7 в бит b3.

Фиг.15 иллюстрирует операцию блока 240 DEMUX, когда используется Nldpc=16200 и 256-QAM, согласно варианту осуществления изобретения.

Ссылаясь на фиг.15, предполагая Nsubstreams=8, блок 240 DEMUX отображает входные биты с v0 по v7 в выходные биты с b0 по b7. Конкретно, блок 240 DEMUX отображает бит v0 в бит b4, бит v1 в b0, бит v2 в бит b1, бит v3 в бит b2, бит v4 в бит b5, бит v5 в бит b3, бит v6 в b6, и бит v7 в бит b7.

Фиг.16 иллюстрирует другую операцию блока 240 DEMUX, когда используется Nldpc=16200 и 256-QAM, согласно варианту осуществления изобретения.

Ссылаясь на фиг.16, предполагая Nsubstreams=8, блок 240 DEMUX отображает входные биты с v0 по v7 в выходные биты с b0 по b7. Конкретно, блок 240 DEMUX отображает бит v0 в бит b4, бит v1 в b0, бит v2 в бит b5, бит v3 в бит b1, бит v4 в бит b2, бит v5 в бит b3, бит v6 в b6, и бит v7 в бит b7.

Как описано выше, в соответствии с вариантами осуществления изобретения блок DEMUX предоставляет биты LDPC-кодового слова блоку отображения символов согласно предварительно определенному правилу отображения. Вследствие этого, когда биты LDPC-кодового слова отображаются в символы (например, символы в группе QAM-сигналов), символы имеют разные характеристики согласно разным правилам отображения.

Фиг.17 является блок-схемой, иллюстрирующей приемник сигналов в системе использующей LDPC-код согласно варианту осуществления изобретения.

Ссылаясь на фиг.17, приемник сигналов включает в себя вычислитель 1710 метрики битов, блок 1720 MUX, обратный перемежитель 1730, постпроцессор 1740 и LDPC-декодер 1750.

После приема вектора символа с длиной Nldpc/ηMOD, R={r0, r1,..., rNldpc/ηMOD-1}, калькулятор 1710 метрики битов оценивает (i=0,1,..., Nsubstreams-1) Nsubstreams подпотоков Bi={bi,0, bi,1,..., bi,Nldpc/Nsubstreams-1} (i=0,1,..., Nsubstreams-1). Метрики битов используются для декодирования LDPC-кода. Например, логарифмические отношения правдоподобия (LLR) могут быть использованы в качестве метрик битов.

Блок 1720 MUX генерирует оценку вектора метрики бита с длиной Nldpc, посредством мультиплексирования оценок i=0, 1,...,Nsubstreams-1 метрик битов, принятых от вычислителя 1710 метрики битов. Обратный перемежитель 1730 обратно перемежает оценку вектора метрики бита с использованием схемы обратного перемежения, соответствующей схеме перемежения, используемой в передатчике сигналов, тем самым производя оценку вектора метрики бита для U={μ0, μ1,..., μNldpc-1}.

Постпроцессор 1740 генерирует оценку вектора метрики бита переданного LDPC-кодового слова Λ={i0, i1,..., iKldpc-1, ρ0, ρ1,..., ρNldpc-Kldpc-1} посредством обработки оценки вектора метрики бита с использованием схемы постобработки, соответствующей схеме предварительной обработки, используемой в препроцессоре передатчика сигналов, т.е. препроцессоре 220, проиллюстрированном на фиг.2. LDPC-декодер 1740 декодирует вектор метрики бита посредством LDPC-декодирования, тем самым генерируя оценку вектора I={i0, i1,..., iKldpc-1} информационного слова.

Фиг.18 является блок-схемой, иллюстрирующей блок 240 DEMUX, проиллюстрированный на фиг.2, согласно варианту осуществления изобретения.

Ссылаясь на фиг.18, блок 240 DEMUX включает в себя DEMUX 1811 и генератор 1813 сигнала выбора.

DEMUX 1811 генерирует Nsubstreams подпотоков из вектора V, принятого из перемежителя 230, с использованием сигналов выбора, принятых из генератора 1813 сигнала выбора. Генератор 1813 сигнала выбора определяет подпоток, которому должен быть назначен каждый бит вектора V, и затем выводит сигнал выбора посредством считывания значения, хранящегося в хранилище, например, памяти, или генерирования сигнала с использованием предварительно определенного правила. Вывод сигнала выбора из генератора 1813 сигнала выбора определяется согласно типу, длине кодового слова, кодовой скорости и схеме модуляции кода коррекции ошибок, используемой в данной системе. Сигнал выбора является важным фактором, который влияет на способность коррекции ошибок системы.

Фиг.19 является блок-схемой, иллюстрирующей блок 1720 MUX, проиллюстрированный на фиг.17, согласно варианту осуществления изобретения.

Ссылаясь на фиг.19, блок 1720 MUX включает в себя MUX 1911 и генератор 1913 сигнала выбора. MUX 1911 выводит оценку перемеженного кодового слова из Nsubstreams подпотоков с использованием сигналов выбора, принятых из генератора 1913 сигнала выбора. Генератор 1913 сигнала выбора определяет подпоток, из которого получен каждый бит оцененного перемеженного кодового слова. Генератор 1913 сигнала выбора выводит сигнал выбора посредством считывания значения, хранящегося в памяти, или генерирования сигнала с использованием предварительно определенного правила. Блок 1720 MUX выполняет мультиплексирование с использованием манеры, соответствующей демультиплексированию блока 240 DEMUX, как проиллюстрировано на фиг.2.

Как очевидно из описания выше, различные варианты осуществления изобретения могут минимизировать вероятность ошибок системы использующей LDPC-код, и таким образом, улучшить общую производительность системы посредством обеспечения возможности отображения битов LDPC-кодового слова в символы модуляции согласно используемой схеме модуляции.

Хотя изобретение было конкретно показано и описано со ссылкой на некоторые варианты его осуществления, специалистам в данной области техники будет понятно, что различные изменения в виде и деталях могут быть сделаны в нем без отступления от сущности и объема изобретения, как определено следующими пунктами формулы изобретения и их эквивалентами.


УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
УСТРОЙСТВО И СПОСОБ ДЛЯ ОТОБРАЖЕНИЯ И ОБРАТНОГО ОТОБРАЖЕНИЯ СИГНАЛОВ В СИСТЕМЕ СВЯЗИ С ИСПОЛЬЗОВАНИЕМ КОДА С МАЛОЙ ПЛОТНОСТЬЮ ПРОВЕРОК НА ЧЕТНОСТЬ
Источник поступления информации: Роспатент

Показаны записи 1 121-1 130 из 1 295.
19.06.2019
№219.017.8c3a

Способ сохранения служебной информации

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки. Техническим результатом является возможность осуществления контроля гарантийного срока электронного...
Тип: Изобретение
Номер охранного документа: 02187154
Дата охранного документа: 10.08.2002
26.06.2019
№219.017.9289

Кондиционер и способ его управления

Кондиционер и способ его управления выполняют охлаждение через выпуск, если комнатная температура или комнатная влажность является высокой, чтобы уменьшать комнатную температуру или комнатную влажность, и закрытие выпуска, чтобы выполнять охлаждение на низкой скорости через выпускное отверстие,...
Тип: Изобретение
Номер охранного документа: 0002692461
Дата охранного документа: 24.06.2019
26.06.2019
№219.017.92e8

Способ и устройство для передачи/приема данных и управляющей информации через восходящую линию связи в системе беспроводной связи

Изобретение относится к системе мобильной связи, а более конкретно к способу и устройству для передачи канала данных и канала управления в одном и том же интервале времени передачи. Технический результат заключается в эффективном использовании ресурсов передачи. Для этого способ передачи данных...
Тип: Изобретение
Номер охранного документа: 0002434365
Дата охранного документа: 20.11.2011
29.06.2019
№219.017.9a14

Устройство и способ передачи/приема с пониженным пм/см в системе мобильной связи омчр

Изобретение относится к системам блочного кодирования в мобильной связи ОМЧР (ортогональное мультиплексирование с частотным разделением). Техническим результатом является снижение отношения пиковой мощности к средней мощности ПМ/СМ и повышение способности коррекции ошибок. Технический результат...
Тип: Изобретение
Номер охранного документа: 0002264041
Дата охранного документа: 10.11.2005
29.06.2019
№219.017.9a8a

Способ установки в исходное состояние объекта уровня управления доступом к среде в системе связи с широкополосным множественным доступом с кодовым разделением каналов, использующей высокоскоростной пакетный доступ к нисходящей линии связи

Изобретение относится к радиотехнике. Технический результат заключается препятствии передачи ненужных данных. Сущность изобретения заключается в том, что в то время, когда объект уровня управления линией радиосвязи (УЛР) возвращается в исходное состояние из-за появления неисправимой ошибки...
Тип: Изобретение
Номер охранного документа: 02242092
Дата охранного документа: 10.12.2004
29.06.2019
№219.017.9b0a

Способ управления демультиплексором и мультиплексором, используемых для согласования скорости в системе мобильной связи, и устройство для его осуществления

Предложено передающее устройство в системе мобильной связь. В передающем устройстве кодер принимает поток информационных бит в кадре, длина которого цельнократна заданному значению, и генерирует информационный символ, первый символ контроля по четности, второй символ контроля по четности путем...
Тип: Изобретение
Номер охранного документа: 02201651
Дата охранного документа: 27.03.2003
29.06.2019
№219.017.9b18

Устройство и способ определения метода модуляции в системе связи

Изобретение относится к системе связи, использующей изменяемый метод передачи, и в частности - к устройству и способу определения оптимального метода модуляции и частоты следования кодов в данной аппаратурной среде. Достигаемым техническим результатом является определение наиболее эффективного...
Тип: Изобретение
Номер охранного документа: 0002253185
Дата охранного документа: 27.05.2005
29.06.2019
№219.017.9b5d

Устройство и способ синхронизации схемы синхронной передачи линии связи вверх в системе связи мдкр

Изобретение относится к способу синхронизации скремблирующего кода в системе связи МДКР. Технический результат - система связи МДКР включает в себя наземную сеть радиодоступа универсальной мобильной телекоммуникационной системы (НСРДУ) и пользовательские аппараты (ПА) и использует ортогональные...
Тип: Изобретение
Номер охранного документа: 02233550
Дата охранного документа: 27.07.2004
29.06.2019
№219.017.9bbf

Устройство и способ согласования скорости передачи для системы передачи данных

Изобретение относится к канальному кодированию для системы передачи данных и может использоваться для согласования скорости передачи канально-кодированных символов. Достигаемый технический результат - согласование по скорости символов, канально-кодированных как с помощью несистематического, так...
Тип: Изобретение
Номер охранного документа: 02216111
Дата охранного документа: 10.11.2003
29.06.2019
№219.017.9c1e

Носитель информационных данных, содержащий диалоговый графический поток, воспроизводящее устройство и способ для них

Изобретение относится к носителю информационных данных с записанным на нем диалоговым графическим потоком, устройству для визуального отображения интерактивной графики и способу воспроизведения одного диалогового графического потока из множества графических диалоговых потоков. Техническим...
Тип: Изобретение
Номер охранного документа: 0002347286
Дата охранного документа: 20.02.2009
Показаны записи 671-676 из 676.
29.03.2019
№219.016.f7f0

Устройство и способ для уменьшения papr в сигнале преамбулы цифровой широковещательной системы

Изобретение относится к цифровым широковещательным системам связи, которые используют схему передачи OFDM и передают кадр, включающий в себя преамбулу, и предназначено для улучшения производительности системы за счет уменьшения отношения пиковой к средней мощности (PAPR). Изобретение основано...
Тип: Изобретение
Номер охранного документа: 0002466509
Дата охранного документа: 10.11.2012
19.04.2019
№219.017.3061

Устройство и способ кодирования-декодирования блочного кода проверки на четность с низкой плотностью с переменной длиной блока

Изобретение относится к системе мобильной связи и предназначено для кодирования/декодирования блочных кодов проверки на четность с низкой плотностью LDPC с переменной длиной блока. Технический результат - предотвращение потери информационных данных. Устройство и процедура включают в себя прием...
Тип: Изобретение
Номер охранного документа: 0002369008
Дата охранного документа: 27.09.2009
09.05.2019
№219.017.4bff

Устройство и способ для кодирования/декодирования пространственно-временного блочного кода в системе мобильной связи, использующей схему с многими входами и многими выходами

Изобретение относится к устройству и способу для кодирования/декодирования пространственно-временного блочного кода в системе мобильной связи, использующей схему с многими входами и многими выходами. В передатчике, применяющем множество передающих антенн, в системе мобильной связи, если...
Тип: Изобретение
Номер охранного документа: 0002341021
Дата охранного документа: 10.12.2008
09.05.2019
№219.017.4cf4

Устройство и способ для кодирования и декодирования блочных кодов с низкой плотностью контроля по четности с переменной скоростью кодирования

Изобретение относится к мобильной связи и может быть использовано для кодирования и декодирования блочных кодов с низкой плотностью контроля по четности (LDPC-кодов), обладающих переменной скоростью кодирования. Технический результат - повышение надежности передачи данных. Устройство и способ...
Тип: Изобретение
Номер охранного документа: 0002354045
Дата охранного документа: 27.04.2009
29.06.2019
№219.017.9a14

Устройство и способ передачи/приема с пониженным пм/см в системе мобильной связи омчр

Изобретение относится к системам блочного кодирования в мобильной связи ОМЧР (ортогональное мультиплексирование с частотным разделением). Техническим результатом является снижение отношения пиковой мощности к средней мощности ПМ/СМ и повышение способности коррекции ошибок. Технический результат...
Тип: Изобретение
Номер охранного документа: 0002264041
Дата охранного документа: 10.11.2005
29.06.2019
№219.017.9e70

Устройство и способ передачи пилот-сигнала в системе связи bwa с помощью передающих антенн

Изобретение относится к системе связи широкополосного беспроводного доступа, конкретно к системе связи BWA с помощью множества передающих антенн. Достигаемый технический результат - увеличение пропускной способности системы связи. Способ и система используют первую и вторую передающие антенны и...
Тип: Изобретение
Номер охранного документа: 0002364033
Дата охранного документа: 10.08.2009
+ добавить свой РИД