×
10.08.2015
216.013.6df6

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

Вид РИД

Изобретение

Аннотация: Изобретение предназначено для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит одиннадцать мажоритарных элементов, пять информационных входов и три настроечных входа. 1 ил.
Основные результаты: Логический преобразователь, предназначенный для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий одиннадцать мажоритарных элементов, которые имеют по три входа, отличающийся тем, что выходы i-го и j-го мажоритарных элементов соединены соответственно с вторыми входами (i+1)-го и (j+2)-го мажоритарных элементов, выходы одиннадцатого и k-го мажоритарных элементов подключены соответственно к третьим входам восьмого и (13-k)-го мажоритарных элементов, объединенные вторые, объединенные третьи входы первого, седьмого, одиннадцатого мажоритарных элементов, объединенные первый вход одиннадцатого, третьи входы второго, девятого мажоритарных элементов, объединенные вторые, объединенные третьи входы шестого, десятого мажоритарных элементов соединены соответственно с первым, вторым, третьим, четвертым, пятым информационными входами логического преобразователя, а объединенные первые входы третьего, шестого, седьмого, девятого мажоритарных элементов и объединенные первые входы первого, второго, четвертого, восьмого, десятого мажоритарных элементов подключены соответственно к первому и второму настроечным входам логического преобразователя, третий настроечный вход и выход которого соединены соответственно с первым входом и выходом пятого мажоритарного элемента.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (см., например, патент РФ 2281545, кл. G06F 7/57, 2006 г.), которые с помощью константной настройки реализуют любую из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2440601, кл. G06F 7/57, 2012 г.), который содержит мажоритарные элементы и с помощью трех сигналов константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов. При этом максимальное время задержки распространения сигнала в прототипе равно 5×ΔtM, где ΔtM - время задержки мажоритарного элемента.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип содержит семнадцать мажоритарных элементов.

Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей и быстродействия прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем одиннадцать мажоритарных элементов, которые имеют по три входа, особенность заключается в том, что выходы i-го и j-го мажоритарных элементов соединены соответственно с вторыми входами (i+1)-го и (j+2)-го мажоритарных элементов, выходы одиннадцатого и k-го мажоритарных элементов подключены соответственно к третьим входам восьмого и (13-k)-го мажоритарных элементов, объединенные вторые, объединенные третьи входы первого, седьмого, одиннадцатого мажоритарных элементов, объединенные первый вход одиннадцатого, третьи входы второго, девятого мажоритарных элементов, объединенные вторые, объединенные третьи входы шестого, десятого мажоритарных элементов соединены соответственно с первым, вторым, третьим, четвертым, пятым информационными входами логического преобразователя, объединенные первые входы третьего, шестого, седьмого, девятого мажоритарных элементов и объединенные первые входы первого, второго, четвертого, восьмого, десятого мажоритарных элементов подключены соответственно к первому и второму настроечным входам логического преобразователя, третий настроечный вход и выход которого соединены соответственно с первым входом и выходом пятого мажоритарного элемента.

На чертеже представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит мажоритарные элементы 11, …, 111, которые имеют по три входа, причем выходы элементов 1i и 1j соединены соответственно с вторыми входами элементов 1i+1 и 1j+2, выходы элементов 111 и 1k подключены соответственно к третьим входам элементов 18 и 113-k, объединенные вторые, объединенные третьи входы элементов 11, 17, 111, объединенные первый вход элемента 111, третьи входы элементов 12, 19, объединенные вторые, объединенные третьи входы элементов 16, 110 соединены соответственно с первым, вторым, третьим, четвертым, пятым информационными входами логического преобразователя, а объединенные первые входы элементов 13, 16, 17, 19 и объединенные первые входы элементов 11, 12, 14, 18, 110 подключены соответственно к первому и второму настроечным входам логического преобразователя, третий настроечный вход и выход которого соединены соответственно с первым входом и выходом элемента

15.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первом, втором, третьем настроечных входах фиксируются соответственно необходимые сигналы константной настройки f1, f2, f3 ∈ {0, 1}. На его первый, …, пятый информационные входы подаются соответственно двоичные сигналы x1, …, x5 ∈ {0, 1}. На выходе мажоритарного элемента 1h имеем maj(a h1, a h2, a h3)=a h1 a h2a h1 a h3a h2 a h3, где a h1, a h2, a h3 и ∨, есть соответственно сигналы на его первом, втором, третьем входах и символы операций ИЛИ, И. Следовательно, сигнал на выходе элемента 15 определяется выражением

в котором. Таким образом, на выходе предлагаемого логического преобразователя получим

где τ1, …, τ5 есть простые симметричные булевы функции пяти аргументов x1, …, x5 (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974 г.). При этом указанный преобразователь содержит одиннадцать мажоритарных элементов, а максимальное время задержки распространения сигнала в нем равно 5×ΔtМ, где ΔtМ - время задержки мажоритарного элемента.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь с помощью трех сигналов константной настройки реализует любую из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, имеет быстродействие прототипа и обладает меньшими по сравнению с ним аппаратурными затратами.

Логический преобразователь, предназначенный для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, содержащий одиннадцать мажоритарных элементов, которые имеют по три входа, отличающийся тем, что выходы i-го и j-го мажоритарных элементов соединены соответственно с вторыми входами (i+1)-го и (j+2)-го мажоритарных элементов, выходы одиннадцатого и k-го мажоритарных элементов подключены соответственно к третьим входам восьмого и (13-k)-го мажоритарных элементов, объединенные вторые, объединенные третьи входы первого, седьмого, одиннадцатого мажоритарных элементов, объединенные первый вход одиннадцатого, третьи входы второго, девятого мажоритарных элементов, объединенные вторые, объединенные третьи входы шестого, десятого мажоритарных элементов соединены соответственно с первым, вторым, третьим, четвертым, пятым информационными входами логического преобразователя, а объединенные первые входы третьего, шестого, седьмого, девятого мажоритарных элементов и объединенные первые входы первого, второго, четвертого, восьмого, десятого мажоритарных элементов подключены соответственно к первому и второму настроечным входам логического преобразователя, третий настроечный вход и выход которого соединены соответственно с первым входом и выходом пятого мажоритарного элемента.
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ
Источник поступления информации: Роспатент

Показаны записи 31-40 из 75.
20.11.2014
№216.013.068d

Двоичный сумматор

Изобретение предназначено для сложения двух четырехразрядных двоичных чисел, задаваемых двоичными сигналами и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является повышение однородности...
Тип: Изобретение
Номер охранного документа: 0002533078
Дата охранного документа: 20.11.2014
20.11.2014
№216.013.068e

Мажоритарный модуль

Изобретение предназначено для реализации мажоритарной функции n аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же n аргументов, где n≠1 есть любое нечетное натуральное число, и может быть использовано в системах цифровой вычислительной техники как средство...
Тип: Изобретение
Номер охранного документа: 0002533079
Дата охранного документа: 20.11.2014
20.11.2014
№216.013.068f

Декомпозиционный способ реализации бесповторных функций непрерывной логики

Изобретение относится к аналоговой вычислительной технике и может быть использовано при построении средств логической обработки континуальных данных. Техническим результатом является обеспечение реализации произвольной бесповторной непрерывно-логической функции, зависящей от n (n>1) аргументов...
Тип: Изобретение
Номер охранного документа: 0002533080
Дата охранного документа: 20.11.2014
27.02.2015
№216.013.2ca1

Ранговый фильтр

Изобретение предназначено для ранговой обработки аналоговых сигналов и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является расширение функциональных возможностей за счет обеспечения выбора...
Тип: Изобретение
Номер охранного документа: 0002542893
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2ca3

Логический преобразователь

Устройство предназначено для реализации простых симметричных булевых функций и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является обеспечение реализации любой из простых симметричных булевых функций τ, τ, τ, τ,...
Тип: Изобретение
Номер охранного документа: 0002542895
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2caf

Логический преобразователь

Изобретение относится к вычислительной технике, предназначено для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано как средство преобразования кодов. Техническим результатом является упрощение...
Тип: Изобретение
Номер охранного документа: 0002542907
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2cb8

Импульсный селектор

Импульсный селектор предназначен для воспроизведения операции submed(τ,…,τ), где τ, …, τ есть длительности положительных импульсных сигналов x,…,x∈{0,1}, синхронизированных по переднему фронту, и может быть использован в системах автоматического регулирования и управления как средство...
Тип: Изобретение
Номер охранного документа: 0002542916
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2cbc

Логический модуль

Изобретение предназначено для реализации любой из трех простых симметричных булевых функций, зависящих от трех аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является...
Тип: Изобретение
Номер охранного документа: 0002542920
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2e3f

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Техническим результатом изобретения является...
Тип: Изобретение
Номер охранного документа: 0002543307
Дата охранного документа: 27.02.2015
10.04.2015
№216.013.39ec

Логический модуль

Изобретение предназначено для реализации логических функций и может быть использовано в системах цифровой вычислительной техники как средство обработки двоичных кодов. Техническим результатом является расширение функциональных возможностей устройства за счет реализации любой из логических...
Тип: Изобретение
Номер охранного документа: 0002546316
Дата охранного документа: 10.04.2015
Показаны записи 21-29 из 29.
25.08.2017
№217.015.d10a

Двоичный вычитатель

Изобретение относится к вычислительной технике. Технический результат заключается в упрощении двоичного вычитателя. Двоичный вычитатель предназначен для выполнения операции А-В-B, где А, В, B ∈ {0,1} есть входные двоичные сигналы, и может быть использован в системах цифровой вычислительной...
Тип: Изобретение
Номер охранного документа: 0002621375
Дата охранного документа: 02.06.2017
25.08.2017
№217.015.d111

Компаратор двоичных чисел

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики и функциональных узлов систем управления. Технический результат заключается в упрощении устройства за счет уменьшения числа типов используемых логических элементов. Технический результат...
Тип: Изобретение
Номер охранного документа: 0002621280
Дата охранного документа: 01.06.2017
19.01.2018
№218.015.ff0e

Ранговый фильтр

Ранговый фильтр предназначен для ранговой обработки аналоговых сигналов и может быть использован в системах аналоговой вычислительной техники как средство предварительной обработки информации. Технический результат заключается в расширении функциональных возможностей, а именно в обеспечении...
Тип: Изобретение
Номер охранного документа: 0002629450
Дата охранного документа: 29.08.2017
19.01.2018
№218.015.ff47

Логический преобразователь

Логический преобразователь предназначен для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Технический результат...
Тип: Изобретение
Номер охранного документа: 0002629451
Дата охранного документа: 29.08.2017
19.01.2018
№218.015.ff6d

Двоичный вычитатель

Изобретение относится к двоичныму вычитателю, который формирует двоичный код разности двух двоичных чисел, задаваемых двоичными сигналами, а также формирования бита, определяющего ее знак. Технический результат заключается в обеспечении обработки трехразрядных двоичных чисел. Двоичный...
Тип: Изобретение
Номер охранного документа: 0002629453
Дата охранного документа: 29.08.2017
19.01.2018
№218.015.ffce

Логический преобразователь

Логический преобразователь предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Технический результат заключается в обеспечении реализация любой из шести простых симметричных...
Тип: Изобретение
Номер охранного документа: 0002629452
Дата охранного документа: 29.08.2017
19.01.2018
№218.016.0343

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительной технике. Технический результат заключается в расширении функциональных возможностей за счет обеспечения реализации выбора минимального или максимального из n входных аналоговых сигналов, где n≥4. Устройство содержит n×(n-2)+1...
Тип: Изобретение
Номер охранного документа: 0002630395
Дата охранного документа: 07.09.2017
19.01.2018
№218.016.0366

Логический модуль

Изобретение предназначено для воспроизведения пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является расширение...
Тип: Изобретение
Номер охранного документа: 0002630394
Дата охранного документа: 07.09.2017
19.01.2018
№218.016.03a9

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в обеспечении однородности состава и упрощении реализации параллельного набора шести простых симметричных...
Тип: Изобретение
Номер охранного документа: 0002630391
Дата охранного документа: 07.09.2017
+ добавить свой РИД