×
10.06.2015
216.013.542d

Результат интеллектуальной деятельности: K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "МИНИМУМ"

Вид РИД

Изобретение

Аннотация: Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Технический результат - обеспечение реализации функции «минимум» двух многозначных переменных при внутреннем преобразовании информации в многозначной токовой форме сигналов. K-значный логический элемент «минимум» содержит первый и второй входы устройства, выход, первый вспомогательный транзистор, база которого подключена к первому источнику напряжения смещения, второй вспомогательный транзистор другого типа проводимости, база которого подключена ко второму источнику напряжения смещения, причем эмиттеры первого и второго вспомогательных транзисторов объединены, первое токовое зеркало, согласованное с первой шиной источника питания, второе токовое зеркало, согласованное с первой шиной источника питания, первый вход устройства соединен со входом первого токового зеркала, второй вход устройства соединен со входом второго токового зеркала, выход которого подключен к объединенным эмиттерам первого и второго вспомогательных транзисторов, третье токовое зеркало, согласованное со второй шиной источника питания, к которой подключен коллектор второго вспомогательного транзистора, выходной транзистор. 16 ил.
Основные результаты: K-значный логический элемент «минимум», содержащий первый (1) и второй (2) входы устройства, выход (3) устройства, первый (4) вспомогательный транзистор, база которого подключена к первому (5) источнику напряжения смещения, второй (6) вспомогательный транзистор другого типа проводимости, база которого подключена ко второму (7) источнику напряжения смещения, причем эмиттеры первого (4) и второго (6) вспомогательных транзисторов объединены, первое (8) токовое зеркало, согласованное с первой (9) шиной источника питания, второе (10) токовое зеркало, согласованное с первой (9) шиной источника питания, первый (1) вход устройства соединен со входом первого (8) токового зеркала, второй (2) вход устройства соединен со входом второго (10) токового зеркала, выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, третье (11) токовое зеркало, согласованное со второй (12) шиной источника питания, к которой подключен коллектор второго (6) вспомогательного транзистора, отличающийся тем, что первое (8) токовое зеркало содержит первый (13) и второй (14) токовые выходы, первый (13) токовый выход первого (8) токового зеркала соединен со входом третьего (11) токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, второй (14) токовый выход первого (8) токового зеркала соединен с коллектором первого (4) вспомогательного транзистора и эмиттером выходного транзистора (15), база которого подключена к третьему (16) источнику напряжению смещения, а коллектор соединен с выходом (3) устройства.

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации и т.п.

В различных аналого-цифровых вычислительных и управляющих устройствах широко используются транзисторные каскады преобразования входных логических переменных (токов), реализованные на основе токовых зеркал [1-14]. Данные функциональные узлы используются, например, во входных каскадах операционных преобразователей сигналов с так называемой «токовой отрицательной обратной связью» [1-14], а также в качестве самостоятельных нелинейных преобразователей входных токов без цепей обратной связи [9, 18, 19], реализующих функцию логической обработки входных токовых переменных.

В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патентной заявке US 2004/227477, структура которого присутствует во многих других патентах [1-14], в т.ч. JP 2004/328427. Он содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, первый 1 вход устройства соединен со входом первого 8 токового зеркала, второй 2 вход устройства соединен со входом второго 10 токового зеркала, выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, третье 11 токовое зеркало, согласованное со второй 12 шиной источника питания, к которой подключен коллектор второго 6 вспомогательного транзистора.

Существенный недостаток известного устройства состоит в том, что он не реализует функцию «минимум» двух многозначных входных переменных (х1, х2), соответствующих многоуровневым значениям входных токов I1, I2. Это не позволяет на его основе создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов.

Основная задача предлагаемого изобретения состоит в создании логического элемента, обеспечивающего реализацию функции «минимум» двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие устройств преобразования информации и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].

Поставленная задача решается тем, что в известном логическом элементе (фиг.1), содержащем первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, первый 1 вход устройства соединен со входом первого 8 токового зеркала, второй 2 вход устройства соединен со входом второго 10 токового зеркала, выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, третье 11 токовое зеркало, согласованное со второй 12 шиной источника питания, к которой подключен коллектор второго 6 вспомогательного транзистора, предусмотрены новые элементы и связи - первое 8 токовое зеркало содержит первый 13 и второй 14 токовые выходы, первый 13 токовый выход первого 8 токового зеркала соединен со входом третьего 11 токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, второй 14 токовый выход первого 8 токового зеркала соединен с коллектором первого 4 вспомогательного транзистора и эмиттером выходного транзистора 15, база которого подключена к третьему 16 источнику напряжению смещения, а коллектор соединен с выходом 3 устройства.

Схема известного устройства показана на фиг.1. На фиг.2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На фиг.3 представлена принципиальная схема заявляемого устройства фиг.2 в среде моделирования МС9, в котором токовые зеркала 8, 10 и 11 реализованы на биполярных транзисторах.

На фиг.4 представлены результаты компьютерного моделирования схемы фиг.3 для случая двоичных входных токовых сигналов х1, х2.

На фиг.5 представлены результаты компьютерного моделирования схемы фиг.3 для случая троичных входных токовых сигналов х1, x2.

На фиг.6 приведена схема фиг.2 в среде моделирования Cadence Virtuoso на транзисторах NJV, которая реализует функцию «минимум» для двоичных входных сигналов.

На фиг.7 показаны результаты компьютерного моделирования схемы фиг.6 (осциллограммы входных и выходных двоичных сигналов).

Результаты компьютерного моделирования схемы фиг.6, характеризующие временные задержки входных и выходных двоичных сигналов, показаны на фиг.8, 9 и 10.

На фиг.11 приведена схема фиг.2 в среде моделирования Cadence Virtuoso на транзисторах NJV, которая реализует функцию «минимум» для троичных входных сигналов.

На фиг.12 показаны осциллограммы входных и выходных троичных сигналов для схемы фиг.11.

Результаты компьютерного моделирования схемы фиг.11, характеризующие временные задержки входных и выходных троичных сигналов, показаны на фиг.13, 14 и 15.

На фиг.16 приведена таблица истинности, описывающая математическое выражение (2) текста заявки на изобретение.

k-значный логический элемент «минимум» фиг.2 содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, первый 1 вход устройства соединен со входом первого 8 токового зеркала, второй 2 вход устройства соединен со входом второго 10 токового зеркала, выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, третье 11 токовое зеркало, согласованное со второй 12 шиной источника питания, к которой подключен коллектор второго 6 вспомогательного транзистора. Первое 8 токовое зеркало содержит первый 13 и второй 14 токовые выходы, первый 13 токовый выход первого 8 токового зеркала соединен со входом третьего 11 токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, второй 14 токовый выход первого 8 токового зеркала соединен с коллектором первого 4 вспомогательного транзистора и эмиттером выходного транзистора 15, база которого подключена к третьему 16 источнику напряжения смещения, а коллектор соединен с выходом 3 устройства. В частном случае количество источников напряжения смещения может быть уменьшено за счет объединения, например, источников 5, 16 и 7. Двухполюсник 17 моделирует свойства цепи нагрузки, которая подключается к выходу устройства 3.

Рассмотрим работу устройства фиг.2, которое выполняет логическую операцию определения минимума двух входных логических переменных, описываемую выражением

где символом ÷ обозначена операция усеченной разности:

Как видно из таблицы фиг.16, значения результата полностью совпадают со значениями трехзначной функции min (x1,x2).

Реализация описанной операции в схеме фиг.2 происходит следующим образом. Сигналы, соответствующие входным переменным х1 и х2, в виде квантов втекающего тока (т.е. в виде -х1 и -х2) через входы 1 и 2 поступают на входы первого 8 и второго 10 токовых зеркал соответственно. Сигнал xi размножается и в виде квантов вытекающего тока (т.е. в виде +х2) снимается с выходов 13 и 14 токового зеркала 8. Аналогично, сигнал х2 также в виде квантов вытекающего тока (т.е. в виде +х2) снимается с выхода второго токового зеркала 10.

Сигнал х1 с выхода 13 токового зеркала 8 с помощью третьего токового зеркала 11 инвертируется по знаку (т.е. преобразуется в квант втекающего тока или - x1) и «монтажно» объединяется с выходным сигналом +х2 с выхода второго токового зеркала 10. При этом в точке объединения формируется разностный сигнал х12, подаваемый на объединенные выводы эмиттеров транзисторов 4 и 6, режимы работы которых задаются потенциалами источников напряжения смещения 5 (Ес5) и 7 (Ес7) соответственно.

Если разность квантов тока положительна (т.е. х12>0), то транзистор 4 закрыт, а транзистор 6 открыт. Поэтому разностный вытекающий ток через транзистор 6 уходит на «землю».

Если разность квантов тока неположительна (т.е. х12≤0), то разностный ток равен нулю, транзистор 4 открыт и через него из сигнала x1 с выхода 14 первого токового зеркала 10 вычитается сигнал разности -(х12), снимаемый с выхода третьего токового зеркала. Тем самым реализуется разность х1÷(х1÷х2). Разностный сигнал поступает на эмиттер транзистора 18. Режим работы этого транзистора задается напряжением смещения на его базе, задаваемым источником напряжения смещения 16 (Ec16).

Выходной сигнал схемы в виде кванта вытекающего тока снимается с коллектора транзистора 18. Резистор 17 служит для определения наличия или отсутствия кванта тока на коллекторе транзистора 18 в ходе экспериментальных исследований схемы и в реальных схемах может не использоваться.

Как видно из приведенного описания реализация логической функции min(x1,x2) в схеме фиг.2 производится формированием алгебраической суммы квантов тока и выделением определенных значений этой суммы токов. Все элементы приведенной схемы работают в активном режиме, предполагающем отсутствие насыщения в процессе переключений, что повышает общее быстродействие схемы. Кроме того, использование многозначного внутреннего представления сигналов повышает информативность линий связи, что уменьшает их количество. Использование стабильных значений квантов тока, а также определение выходного сигнала разностью этих токов обеспечивает малую зависимость функционирования схемы от внешних дестабилизирующих факторов (девиация питающего напряжения, радиационное и температурное воздействия, синфазная помеха и др.).

Показанные на фиг.4 и 5, а также фиг.7 и 12 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение k-значного логического элемента «минимум» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 8159304, fig. 5.

2. Патент US №5977829, fig. 1.

3. Патент US №5789982, fig. 2.

4. Патент US №5140282.

5. Патент US №6624701, fig. 4.

6. Патент US №6529078.

7. Патент US №5734294.

8. Патент US №5557220.

9. Патент US №6624701.

10. Патент RU№2319296.

11. Патент RU №2436224.

12. Патент RU№2319296.

13. Патент RU №2321157.

14. Патент RU №2383099.

15. Малюгин В.Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. №4. С. 84-93.

16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие. Таганрог. - ТРТУ, 2004 г., 118 с.

18. Патент US 6556075, fig.2.

19. Патент US 6556075, fig.6.

K-значный логический элемент «минимум», содержащий первый (1) и второй (2) входы устройства, выход (3) устройства, первый (4) вспомогательный транзистор, база которого подключена к первому (5) источнику напряжения смещения, второй (6) вспомогательный транзистор другого типа проводимости, база которого подключена ко второму (7) источнику напряжения смещения, причем эмиттеры первого (4) и второго (6) вспомогательных транзисторов объединены, первое (8) токовое зеркало, согласованное с первой (9) шиной источника питания, второе (10) токовое зеркало, согласованное с первой (9) шиной источника питания, первый (1) вход устройства соединен со входом первого (8) токового зеркала, второй (2) вход устройства соединен со входом второго (10) токового зеркала, выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, третье (11) токовое зеркало, согласованное со второй (12) шиной источника питания, к которой подключен коллектор второго (6) вспомогательного транзистора, отличающийся тем, что первое (8) токовое зеркало содержит первый (13) и второй (14) токовые выходы, первый (13) токовый выход первого (8) токового зеркала соединен со входом третьего (11) токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, второй (14) токовый выход первого (8) токового зеркала соединен с коллектором первого (4) вспомогательного транзистора и эмиттером выходного транзистора (15), база которого подключена к третьему (16) источнику напряжению смещения, а коллектор соединен с выходом (3) устройства.
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Показаны записи 171-180 из 199.
25.08.2017
№217.015.b9bd

Биполярно-полевой дифференциальный операционный усилитель

Изобретение относится к области радиотехники. Технический результат: повышение разомкнутого коэффициента усиления по напряжению операционного усилителя (ОУ) при сохранении высоких показателей по стабильности напряжения смещения нуля. Для этого предложен биполярно-полевой дифференциальный...
Тип: Изобретение
Номер охранного документа: 0002615068
Дата охранного документа: 03.04.2017
25.08.2017
№217.015.b9be

Операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Технический результат заключается в повышении прецизионности операционного усилителя в условиях дестабилизирующих факторов. Операционный усилитель...
Тип: Изобретение
Номер охранного документа: 0002615066
Дата охранного документа: 03.04.2017
25.08.2017
№217.015.bfe5

Дифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники. Технический результат: повышение коэффициента усиления по напряжению в разомкнутом дифференциальном операционном усилителе при высокой температурной и радиационной стабильности статического режима транзисторов его промежуточного каскада. В схему...
Тип: Изобретение
Номер охранного документа: 0002616573
Дата охранного документа: 17.04.2017
25.08.2017
№217.015.c03e

Инструментальный усилитель с повышенным ослаблением входного синфазного сигнала

Изобретение относится к области измерительной техники и может быть использовано в качестве прецизионного устройства усиления сигналов различных датчиков. Технический результат заключается в повышении коэффициента ослабления входных синфазных сигналов инструментального усилителя....
Тип: Изобретение
Номер охранного документа: 0002616570
Дата охранного документа: 17.04.2017
25.08.2017
№217.015.d063

Дифференциальный инструментальный усилитель с парафазным выходом

Изобретение относится к области аналоговой усилительной техники. Технический результат: повышение значения коэффициента передачи по напряжению. Для этого предложен дифференциальный инструментальный усилитель с парафазным выходом, который содержит неинвертирующий вход (1) устройства и синфазный...
Тип: Изобретение
Номер охранного документа: 0002621291
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0af

Дифференциальный операционный усилитель для работы при низких температурах

Изобретение относится к области электроники. Технический результат - повышение коэффициента ослабления входного синфазного сигнала. Для этого предложен дифференциальный операционный усилитель для работы при низких температурах, который содержит первый (1) входной полевой транзистор, первый (2)...
Тип: Изобретение
Номер охранного документа: 0002621286
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0c9

Мультиплексор потенциальных сигналов датчиков

Изобретение относится к области радиоэлектроники и вычислительной техники. Технический результат заключается в обеспечении дополнительно к режиму последовательного во времени преобразования входных потенциальных сигналов в выходное напряжение, алгебраического суммирования входных...
Тип: Изобретение
Номер охранного документа: 0002621292
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d0d0

Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Технический результат: повышение коэффициента усиления по напряжению (К) при сохранении высокой температурной и радиационной стабильности напряжения...
Тип: Изобретение
Номер охранного документа: 0002621289
Дата охранного документа: 01.06.2017
25.08.2017
№217.015.d116

Мультидифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат - уменьшение напряжения смещения нуля, повышение стабильности при низких температурах и воздействии радиации. Мультидифференциальный...
Тип: Изобретение
Номер охранного документа: 0002621287
Дата охранного документа: 01.06.2017
26.08.2017
№217.015.d5e2

Планарная индуктивность с расширенным частотным диапазоном

Изобретение относится к области радиотехники и связи и может быть использовано в СВЧ-устройствах усиления и преобразования аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, избирательных усилителях, смесителях, генераторах и др., реализуемых...
Тип: Изобретение
Номер охранного документа: 0002623100
Дата охранного документа: 22.06.2017
Показаны записи 171-180 из 216.
16.01.2020
№220.017.f5d1

Составной транзистор на основе комплементарных полевых транзисторов с управляющим p-n переходом

Изобретение относится к области микроэлектроники. Технический результат: создание составного транзистора на комплементарных транзисторах, который по своим стоко-затворным характеристикам подобен КМОП полевому транзистору, т.е. имеет характерную зону закрытого состояния при напряжении...
Тип: Изобретение
Номер охранного документа: 0002710846
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5f1

Дифференциальный усилитель на комплементарных полевых транзисторах с повышенной стабильностью статического режима

Изобретение относится к радиотехнике и связи. Технический результат заключается в создании условий, при которых в заявляемом дифференциальном усилителе (ДУ) обеспечивается более высокая стабильность статического режима при отрицательных температурах, а также повышение коэффициента ослабления...
Тип: Изобретение
Номер охранного документа: 0002710930
Дата охранного документа: 14.01.2020
21.01.2020
№220.017.f7a1

Источник опорного тока для задач стабилизации статического режима операционных усилителей при низких температурах

Изобретение относится к области радиотехники и микроэлектроники и может быть использовано в аналоговых микросхемах и аналого-цифровых интерфейсах датчиков, работающих в тяжелых условиях эксплуатации (низкие температуры, проникающая радиация). Технический результат: повышение стабильности...
Тип: Изобретение
Номер охранного документа: 0002711350
Дата охранного документа: 16.01.2020
24.01.2020
№220.017.f97c

Быстродействующий выходной каскад аналоговых микросхем на комплементарных полевых транзисторах с управляющим p-n переходом для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в качестве двухтактных буферных усилителей и выходных каскадов. Технический результат заключается в обеспечении при высокой линейности амплитудной характеристики повышенной стабильности статического режима...
Тип: Изобретение
Номер охранного документа: 0002711725
Дата охранного документа: 21.01.2020
31.01.2020
№220.017.fb65

Входной дифференциальный каскад на комплементарных полевых транзисторах для работы при низких температурах

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов. Технический результат заключается в обеспечении более высокой стабильности статического режима при отрицательных температурах (до -197°С) и изменении напряжений...
Тип: Изобретение
Номер охранного документа: 0002712416
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fb71

Дифференциальный каскад на комплементарных полевых транзисторах с управляющим p-n переходом класса ав с изменяемым напряжением ограничения проходной характеристики

Изобретение относится к области радиотехники. Технический результат заключается в создании условий, при которых обеспечивается возможность изменения напряжения ограничения проходной характеристики U в зависимости от заданных значений SR при фиксированном токопотреблении. Дифференциальный каскад...
Тип: Изобретение
Номер охранного документа: 0002712414
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fba4

Токовый пороговый логический элемент "равнозначность"

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в повышении быстродействия устройств преобразования информации....
Тип: Изобретение
Номер охранного документа: 0002712412
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fba7

Буферный усилитель с малым напряжением смещения нуля на комплементарных полевых транзисторах с управляющим p-n переходом

Изобретение относится к аналоговой микроэлектронике. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения буферного усилителя (БУ) на комплементарных полевых транзисторах, обеспечивающего малые значения напряжения смещения нуля....
Тип: Изобретение
Номер охранного документа: 0002712410
Дата охранного документа: 28.01.2020
31.01.2020
№220.017.fbbc

Промежуточный каскад cjfet операционного усилителя с парафазным токовым выходом

Изобретение относится к области радиотехники и микроэлектроники и может быть использовано в аналоговых микросхемах (АМ) и аналого-цифровых интерфейсах датчиков. Технический результат заключается в повышении крутизны преобразования входного дифференциального напряжения в токи первого и второго...
Тип: Изобретение
Номер охранного документа: 0002712411
Дата охранного документа: 28.01.2020
05.03.2020
№220.018.08e4

Способ снижения структурной погрешности традиционного цифрового датчика физической величины в аналого-цифровой системе автоматического управления или контроля

Предлагаемое изобретение относится к области автоматики и управления (G05), вычислительной (G06) и измерительной (G01) техники и может быть реализовано в виде новой последовательности и структуры операций преобразования сигналов датчиков различных физических величин, предназначенных для работы...
Тип: Изобретение
Номер охранного документа: 0002715835
Дата охранного документа: 03.03.2020
+ добавить свой РИД