×
10.06.2015
216.013.542d

Результат интеллектуальной деятельности: K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ "МИНИМУМ"

Вид РИД

Изобретение

Аннотация: Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации. Технический результат - обеспечение реализации функции «минимум» двух многозначных переменных при внутреннем преобразовании информации в многозначной токовой форме сигналов. K-значный логический элемент «минимум» содержит первый и второй входы устройства, выход, первый вспомогательный транзистор, база которого подключена к первому источнику напряжения смещения, второй вспомогательный транзистор другого типа проводимости, база которого подключена ко второму источнику напряжения смещения, причем эмиттеры первого и второго вспомогательных транзисторов объединены, первое токовое зеркало, согласованное с первой шиной источника питания, второе токовое зеркало, согласованное с первой шиной источника питания, первый вход устройства соединен со входом первого токового зеркала, второй вход устройства соединен со входом второго токового зеркала, выход которого подключен к объединенным эмиттерам первого и второго вспомогательных транзисторов, третье токовое зеркало, согласованное со второй шиной источника питания, к которой подключен коллектор второго вспомогательного транзистора, выходной транзистор. 16 ил.
Основные результаты: K-значный логический элемент «минимум», содержащий первый (1) и второй (2) входы устройства, выход (3) устройства, первый (4) вспомогательный транзистор, база которого подключена к первому (5) источнику напряжения смещения, второй (6) вспомогательный транзистор другого типа проводимости, база которого подключена ко второму (7) источнику напряжения смещения, причем эмиттеры первого (4) и второго (6) вспомогательных транзисторов объединены, первое (8) токовое зеркало, согласованное с первой (9) шиной источника питания, второе (10) токовое зеркало, согласованное с первой (9) шиной источника питания, первый (1) вход устройства соединен со входом первого (8) токового зеркала, второй (2) вход устройства соединен со входом второго (10) токового зеркала, выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, третье (11) токовое зеркало, согласованное со второй (12) шиной источника питания, к которой подключен коллектор второго (6) вспомогательного транзистора, отличающийся тем, что первое (8) токовое зеркало содержит первый (13) и второй (14) токовые выходы, первый (13) токовый выход первого (8) токового зеркала соединен со входом третьего (11) токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, второй (14) токовый выход первого (8) токового зеркала соединен с коллектором первого (4) вспомогательного транзистора и эмиттером выходного транзистора (15), база которого подключена к третьему (16) источнику напряжению смещения, а коллектор соединен с выходом (3) устройства.

Предлагаемое изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в цифровых вычислительных структурах, системах автоматического управления, передачи и обработки цифровой информации и т.п.

В различных аналого-цифровых вычислительных и управляющих устройствах широко используются транзисторные каскады преобразования входных логических переменных (токов), реализованные на основе токовых зеркал [1-14]. Данные функциональные узлы используются, например, во входных каскадах операционных преобразователей сигналов с так называемой «токовой отрицательной обратной связью» [1-14], а также в качестве самостоятельных нелинейных преобразователей входных токов без цепей обратной связи [9, 18, 19], реализующих функцию логической обработки входных токовых переменных.

В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патентной заявке US 2004/227477, структура которого присутствует во многих других патентах [1-14], в т.ч. JP 2004/328427. Он содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, первый 1 вход устройства соединен со входом первого 8 токового зеркала, второй 2 вход устройства соединен со входом второго 10 токового зеркала, выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, третье 11 токовое зеркало, согласованное со второй 12 шиной источника питания, к которой подключен коллектор второго 6 вспомогательного транзистора.

Существенный недостаток известного устройства состоит в том, что он не реализует функцию «минимум» двух многозначных входных переменных (х1, х2), соответствующих многоуровневым значениям входных токов I1, I2. Это не позволяет на его основе создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов.

Основная задача предлагаемого изобретения состоит в создании логического элемента, обеспечивающего реализацию функции «минимум» двух многозначных переменных, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие устройств преобразования информации и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].

Поставленная задача решается тем, что в известном логическом элементе (фиг.1), содержащем первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, первый 1 вход устройства соединен со входом первого 8 токового зеркала, второй 2 вход устройства соединен со входом второго 10 токового зеркала, выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, третье 11 токовое зеркало, согласованное со второй 12 шиной источника питания, к которой подключен коллектор второго 6 вспомогательного транзистора, предусмотрены новые элементы и связи - первое 8 токовое зеркало содержит первый 13 и второй 14 токовые выходы, первый 13 токовый выход первого 8 токового зеркала соединен со входом третьего 11 токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, второй 14 токовый выход первого 8 токового зеркала соединен с коллектором первого 4 вспомогательного транзистора и эмиттером выходного транзистора 15, база которого подключена к третьему 16 источнику напряжению смещения, а коллектор соединен с выходом 3 устройства.

Схема известного устройства показана на фиг.1. На фиг.2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На фиг.3 представлена принципиальная схема заявляемого устройства фиг.2 в среде моделирования МС9, в котором токовые зеркала 8, 10 и 11 реализованы на биполярных транзисторах.

На фиг.4 представлены результаты компьютерного моделирования схемы фиг.3 для случая двоичных входных токовых сигналов х1, х2.

На фиг.5 представлены результаты компьютерного моделирования схемы фиг.3 для случая троичных входных токовых сигналов х1, x2.

На фиг.6 приведена схема фиг.2 в среде моделирования Cadence Virtuoso на транзисторах NJV, которая реализует функцию «минимум» для двоичных входных сигналов.

На фиг.7 показаны результаты компьютерного моделирования схемы фиг.6 (осциллограммы входных и выходных двоичных сигналов).

Результаты компьютерного моделирования схемы фиг.6, характеризующие временные задержки входных и выходных двоичных сигналов, показаны на фиг.8, 9 и 10.

На фиг.11 приведена схема фиг.2 в среде моделирования Cadence Virtuoso на транзисторах NJV, которая реализует функцию «минимум» для троичных входных сигналов.

На фиг.12 показаны осциллограммы входных и выходных троичных сигналов для схемы фиг.11.

Результаты компьютерного моделирования схемы фиг.11, характеризующие временные задержки входных и выходных троичных сигналов, показаны на фиг.13, 14 и 15.

На фиг.16 приведена таблица истинности, описывающая математическое выражение (2) текста заявки на изобретение.

k-значный логический элемент «минимум» фиг.2 содержит первый 1 и второй 2 входы устройства, выход 3 устройства, первый 4 вспомогательный транзистор, база которого подключена к первому 5 источнику напряжения смещения, второй 6 вспомогательный транзистор другого типа проводимости, база которого подключена ко второму 7 источнику напряжения смещения, причем эмиттеры первого 4 и второго 6 вспомогательных транзисторов объединены, первое 8 токовое зеркало, согласованное с первой 9 шиной источника питания, второе 10 токовое зеркало, согласованное с первой 9 шиной источника питания, первый 1 вход устройства соединен со входом первого 8 токового зеркала, второй 2 вход устройства соединен со входом второго 10 токового зеркала, выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, третье 11 токовое зеркало, согласованное со второй 12 шиной источника питания, к которой подключен коллектор второго 6 вспомогательного транзистора. Первое 8 токовое зеркало содержит первый 13 и второй 14 токовые выходы, первый 13 токовый выход первого 8 токового зеркала соединен со входом третьего 11 токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого 4 и второго 6 вспомогательных транзисторов, второй 14 токовый выход первого 8 токового зеркала соединен с коллектором первого 4 вспомогательного транзистора и эмиттером выходного транзистора 15, база которого подключена к третьему 16 источнику напряжения смещения, а коллектор соединен с выходом 3 устройства. В частном случае количество источников напряжения смещения может быть уменьшено за счет объединения, например, источников 5, 16 и 7. Двухполюсник 17 моделирует свойства цепи нагрузки, которая подключается к выходу устройства 3.

Рассмотрим работу устройства фиг.2, которое выполняет логическую операцию определения минимума двух входных логических переменных, описываемую выражением

где символом ÷ обозначена операция усеченной разности:

Как видно из таблицы фиг.16, значения результата полностью совпадают со значениями трехзначной функции min (x1,x2).

Реализация описанной операции в схеме фиг.2 происходит следующим образом. Сигналы, соответствующие входным переменным х1 и х2, в виде квантов втекающего тока (т.е. в виде -х1 и -х2) через входы 1 и 2 поступают на входы первого 8 и второго 10 токовых зеркал соответственно. Сигнал xi размножается и в виде квантов вытекающего тока (т.е. в виде +х2) снимается с выходов 13 и 14 токового зеркала 8. Аналогично, сигнал х2 также в виде квантов вытекающего тока (т.е. в виде +х2) снимается с выхода второго токового зеркала 10.

Сигнал х1 с выхода 13 токового зеркала 8 с помощью третьего токового зеркала 11 инвертируется по знаку (т.е. преобразуется в квант втекающего тока или - x1) и «монтажно» объединяется с выходным сигналом +х2 с выхода второго токового зеркала 10. При этом в точке объединения формируется разностный сигнал х12, подаваемый на объединенные выводы эмиттеров транзисторов 4 и 6, режимы работы которых задаются потенциалами источников напряжения смещения 5 (Ес5) и 7 (Ес7) соответственно.

Если разность квантов тока положительна (т.е. х12>0), то транзистор 4 закрыт, а транзистор 6 открыт. Поэтому разностный вытекающий ток через транзистор 6 уходит на «землю».

Если разность квантов тока неположительна (т.е. х12≤0), то разностный ток равен нулю, транзистор 4 открыт и через него из сигнала x1 с выхода 14 первого токового зеркала 10 вычитается сигнал разности -(х12), снимаемый с выхода третьего токового зеркала. Тем самым реализуется разность х1÷(х1÷х2). Разностный сигнал поступает на эмиттер транзистора 18. Режим работы этого транзистора задается напряжением смещения на его базе, задаваемым источником напряжения смещения 16 (Ec16).

Выходной сигнал схемы в виде кванта вытекающего тока снимается с коллектора транзистора 18. Резистор 17 служит для определения наличия или отсутствия кванта тока на коллекторе транзистора 18 в ходе экспериментальных исследований схемы и в реальных схемах может не использоваться.

Как видно из приведенного описания реализация логической функции min(x1,x2) в схеме фиг.2 производится формированием алгебраической суммы квантов тока и выделением определенных значений этой суммы токов. Все элементы приведенной схемы работают в активном режиме, предполагающем отсутствие насыщения в процессе переключений, что повышает общее быстродействие схемы. Кроме того, использование многозначного внутреннего представления сигналов повышает информативность линий связи, что уменьшает их количество. Использование стабильных значений квантов тока, а также определение выходного сигнала разностью этих токов обеспечивает малую зависимость функционирования схемы от внешних дестабилизирующих факторов (девиация питающего напряжения, радиационное и температурное воздействия, синфазная помеха и др.).

Показанные на фиг.4 и 5, а также фиг.7 и 12 результаты моделирования подтверждают указанные свойства заявляемой схемы.

Таким образом, рассмотренное схемотехническое решение k-значного логического элемента «минимум» характеризуется многозначным состоянием внутренних сигналов и сигналов на его токовых входах и выходах, что может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 8159304, fig. 5.

2. Патент US №5977829, fig. 1.

3. Патент US №5789982, fig. 2.

4. Патент US №5140282.

5. Патент US №6624701, fig. 4.

6. Патент US №6529078.

7. Патент US №5734294.

8. Патент US №5557220.

9. Патент US №6624701.

10. Патент RU№2319296.

11. Патент RU №2436224.

12. Патент RU№2319296.

13. Патент RU №2321157.

14. Патент RU №2383099.

15. Малюгин В.Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982. №4. С. 84-93.

16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ» // Учебное пособие. Таганрог. - ТРТУ, 2004 г., 118 с.

18. Патент US 6556075, fig.2.

19. Патент US 6556075, fig.6.

K-значный логический элемент «минимум», содержащий первый (1) и второй (2) входы устройства, выход (3) устройства, первый (4) вспомогательный транзистор, база которого подключена к первому (5) источнику напряжения смещения, второй (6) вспомогательный транзистор другого типа проводимости, база которого подключена ко второму (7) источнику напряжения смещения, причем эмиттеры первого (4) и второго (6) вспомогательных транзисторов объединены, первое (8) токовое зеркало, согласованное с первой (9) шиной источника питания, второе (10) токовое зеркало, согласованное с первой (9) шиной источника питания, первый (1) вход устройства соединен со входом первого (8) токового зеркала, второй (2) вход устройства соединен со входом второго (10) токового зеркала, выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, третье (11) токовое зеркало, согласованное со второй (12) шиной источника питания, к которой подключен коллектор второго (6) вспомогательного транзистора, отличающийся тем, что первое (8) токовое зеркало содержит первый (13) и второй (14) токовые выходы, первый (13) токовый выход первого (8) токового зеркала соединен со входом третьего (11) токового зеркала, токовый выход которого подключен к объединенным эмиттерам первого (4) и второго (6) вспомогательных транзисторов, второй (14) токовый выход первого (8) токового зеркала соединен с коллектором первого (4) вспомогательного транзистора и эмиттером выходного транзистора (15), база которого подключена к третьему (16) источнику напряжению смещения, а коллектор соединен с выходом (3) устройства.
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
K-ЗНАЧНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Показаны записи 161-170 из 199.
13.01.2017
№217.015.65ae

Биполярно-полевой операционный усилитель на основе "перегнутого" каскода

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат: уменьшение статического тока, потребляемого ОУ от источников питания (без нагрузки), и уменьшение напряжения смещения нуля. Биполярно-полевой...
Тип: Изобретение
Номер охранного документа: 0002592429
Дата охранного документа: 20.07.2016
13.01.2017
№217.015.6622

Биполярно-полевой операционный усилитель на основе "перегнутого" каскода

Изобретение относится к области радиоэлектроники, в частности усиления сигналов. Технический результат - уменьшение статического тока, потребляемого ОУ при отключенной нагрузке. Биполярно-полевой операционный усилитель на основе «перегнутого» каскода содержит входной дифференциальный каскад,...
Тип: Изобретение
Номер охранного документа: 0002592455
Дата охранного документа: 20.07.2016
13.01.2017
№217.015.8bc2

Дифференциальный усилитель двуполярных токов

Изобретение относится к области радиотехники. Технический результат: создание энергоэкономичного устройства для усиления разности двух входных токов и подавления их синфазной составляющей. Для этого предложен дифференциальный усилитель двуполярных токов, который содержит первый и второй входы,...
Тип: Изобретение
Номер охранного документа: 0002604683
Дата охранного документа: 10.12.2016
13.01.2017
№217.015.8bfd

Rs-триггер

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в специализированных цифровых структурах, системах автоматического управления и передачи цифровой информации. Технический результат: заключается в повышении быстродействия систем обработки...
Тип: Изобретение
Номер охранного документа: 0002604682
Дата охранного документа: 10.12.2016
13.01.2017
№217.015.8c5d

Биполярно-полевой операционный усилитель на основе "перегнутого" каскода

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат - уменьшение напряжения смещения нуля. Биполярно-полевой операционный усилитель содержит входной дифференциальный каскад, общая истоковая цепь...
Тип: Изобретение
Номер охранного документа: 0002604684
Дата охранного документа: 10.12.2016
25.08.2017
№217.015.b3bb

Дифференциальный операционный усилитель с малым напряжением питания

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления широкополосных сигналов. Техническим результатом является расширение диапазона изменения выходного напряжения устройства до уровней, близких к напряжениям на положительной и...
Тип: Изобретение
Номер охранного документа: 0002613842
Дата охранного документа: 21.03.2017
25.08.2017
№217.015.b502

Планарная индуктивность

Изобретение относится к пассивной элементной базе устройств радиотехники и связи и может найти широкое применение в различных усилителях, смесителях и RLC-фильтрах ВЧ и СВЧ диапазонов, радиоприемниках и радиопередатчиках и т.п. Технический результат: увеличение численных значений L планарной...
Тип: Изобретение
Номер охранного документа: 0002614188
Дата охранного документа: 23.03.2017
25.08.2017
№217.015.b96a

Биполярно-полевой мультидифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники. Технический результат: повышение коэффициента усиления по напряжению разомкнутого мультидифференциального операционного усилителя при сохранении высокой стабильности нулевого уровня. Для этого предложен биполярно-полевой мультидифференциальный...
Тип: Изобретение
Номер охранного документа: 0002615071
Дата охранного документа: 03.04.2017
25.08.2017
№217.015.b973

Прецизионный двухкаскадный дифференциальный операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат заключается в повышении коэффициента усиления дифференциального сигнала в разомкнутом состоянии двухкаскадного ОУ до уровня 90÷400 дБ....
Тип: Изобретение
Номер охранного документа: 0002615070
Дата охранного документа: 03.04.2017
25.08.2017
№217.015.b9ac

Rs-триггер

Изобретение относится к области вычислительной техники. Технический результат: создание RS-триггера, в котором внутреннее преобразование информации производится в многозначной токовой форме сигналов. Для этого предложен RS-триггер, который содержит первый 1 (S) и второй 2 (R) логические входы...
Тип: Изобретение
Номер охранного документа: 0002615069
Дата охранного документа: 03.04.2017
Показаны записи 161-170 из 216.
01.11.2019
№219.017.dd43

Широкополосный полосовой фильтр с независимой подстройкой частоты полюса, затухания полюса и коэффициента передачи

Изобретение относится к радиотехнике и связи и может быть использовано в качестве интерфейса для выделения заданного спектра источника сигнала. Технический результат заключается в обеспечении независимой подстройки трех основных параметров АЧХ – частоты полюса (ω), затухания полюса (d), а также...
Тип: Изобретение
Номер охранного документа: 0002704530
Дата охранного документа: 29.10.2019
24.11.2019
№219.017.e616

Двухтактный выходной каскад класса ab аналоговых микросхем на комплементарных полевых транзисторах для работы при низких температурах

Изобретение относится к области аналоговой микроэлектроники и может быть использовано в качестве двухтактных буферных усилителей и выходных каскадов различных аналоговых устройств. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения...
Тип: Изобретение
Номер охранного документа: 0002706869
Дата охранного документа: 21.11.2019
01.12.2019
№219.017.e867

Универсальный активный rc-фильтр второго порядка на основе мультидифференциальных операционных усилителей

Изобретение относится к области радиотехники. Техническим результатом является обеспечение независимой регулировки добротности полюса АЧХ, при которой коэффициент передачи и частота полюса АЧХ, зависящие от других параметров элементов, остаются постоянными. Универсальный активный RC-фильтр...
Тип: Изобретение
Номер охранного документа: 0002707706
Дата охранного документа: 28.11.2019
27.12.2019
№219.017.f297

Неинвертирующий усилитель с токовым выходом для работы при низких температурах

Изобретение относится к радиотехнике. Технический результат заключается в создании неинвертирующего CJFet усилителя, обеспечивающего опцию rail-to-rail по выходу и получение повышенных выходных сопротивлений. Последнее качество позволяет создавать высокоомные узлы в аналоговых устройствах и...
Тип: Изобретение
Номер охранного документа: 0002710298
Дата охранного документа: 25.12.2019
27.12.2019
№219.017.f2b0

Дифференциальный каскад на комплементарных jfet полевых транзисторах с повышенным ослаблением входного синфазного сигнала

Изобретение относится к области радиотехники. Технический результат: создание условий, при которых обеспечиваются более высокие значения коэффициента ослабления входных синфазных сигналов и коэффициента подавления помех по шинам питания. Для этого предложен дифференциальный каскад на...
Тип: Изобретение
Номер охранного документа: 0002710296
Дата охранного документа: 25.12.2019
27.12.2019
№219.017.f324

Низкочувствительный активный rc-фильтр второго порядка на основе двух мультидифференциальных операционных усилителей

Изобретение относится к измерительной техники и может использоваться, например, в качестве ограничителей спектра или широкополосных избирательных усилителей, включаемых на входе аналого-цифровых преобразователей различного назначения. Технический результат заключается в обеспечении независимой...
Тип: Изобретение
Номер охранного документа: 0002710292
Дата охранного документа: 25.12.2019
16.01.2020
№220.017.f55d

Низкочувствительный arc-фильтр второго порядка на основе двух мультидифференциальных операционных усилителей

Изобретение относится к измерительной технике и может использоваться в качестве ограничителей спектра или широкополосных избирательных усилителей, включаемых на входе аналого-цифровых преобразователей различного назначения. Технический результат заключается в получении на его выходах полного...
Тип: Изобретение
Номер охранного документа: 0002710852
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f575

Выходной каскад аналоговых микросхем на комплементарных полевых транзисторах с управляющим p-n-переходом

Изобретение относится к аналоговой микроэлектронике. Технический результат заключается в создании условий, которые позволяют повысить быстродействие выходного каскада за счет форсирования процесса перезаряда одного из его паразитных конденсаторов и исключения влияния второго паразитного...
Тип: Изобретение
Номер охранного документа: 0002710917
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5ac

Буферный усилитель на основе комплементарных полевых транзисторов с управляющим p-n переходом для работы при низких температурах

Изобретение относится к аналоговой микроэлектронике. Технический результат заключается в создании радиационно-стойкого и низкотемпературного схемотехнического решения БУ на комплементарных полевых транзисторах, обеспечивающего повышенную стабильность статического режима транзисторов и низкий...
Тип: Изобретение
Номер охранного документа: 0002710923
Дата охранного документа: 14.01.2020
16.01.2020
№220.017.f5c9

Дифференциальный каскад класса ав на комплементарных полевых транзисторах с управляющим p-n переходом для работы в условиях низких температур

Изобретение относится к области радиотехники и может быть использовано в качестве устройства усиления аналоговых сигналов. Технический результат заключается в создании условий, которые позволяют дифференциальным каскадам работать в режиме класса «АВ» при малом статическом токопотреблении....
Тип: Изобретение
Номер охранного документа: 0002710847
Дата охранного документа: 14.01.2020
+ добавить свой РИД