×
10.04.2015
216.013.3905

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ

Вид РИД

Изобретение

Аннотация: Изобретение относится к логическому элементу сравнения k-значной переменной с пороговым значением. Технический результат заключается в повышении быстродействия средств обработки цифровой информации за счет выполнения преобразования информации в многозначной токовой форме сигналов. Логический элемент сравнения содержит токовый вход (1) устройства и токовый выход (2) устройства, первый (3) и второй (4) выходные транзисторы с объединенными базами, третий (5) и четвертый (6) выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого (3) и третьего (5) выходных транзисторов объединены, а эмиттеры второго (4) и четвертого (6) выходных транзисторов связаны друг с другом, первый (7) и второй (8) источники опорного тока, первое (9) токовое зеркало, согласованное с первой (10) шиной источника питания, второе (11) токовое зеркало, согласованное со второй (12) шиной источника питания. 4 ил.
Основные результаты: Логический элемент сравнения k-значной переменной с пороговым значением, содержащий токовый вход (1) устройства и токовый выход (2) устройства, первый (3) и второй (4) выходные транзисторы с объединенными базами, третий (5) и четвертый (6) выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого (3) и третьего (5) выходных транзисторов объединены, а эмиттеры второго (4) и четвертого (6) выходных транзисторов связаны друг с другом, первый (7) и второй (8) источники опорного тока, первое (9) токовое зеркало, согласованное с первой (10) шиной источника питания, второе (11) токовое зеркало, согласованное со второй (12) шиной источника питания, причем коллектор третьего (5) выходного транзистора соединен со входом второго (11) токового зеркала, отличающийся тем, что токовый вход (1) устройства соединен со входом первого (9) токового зеркала, выход которого подключен к объединенным эмиттерам первого (3) и третьего (5) выходных транзисторов и через первый (7) источник опорного тока связан со второй (12) шиной источника питания, коллекторы первого (3) и второго (4) выходных транзисторов соединены с первой (10) шиной источника питания, выход второго (11) токового зеркала соединен с объединенными эмиттерами второго (4) и четвертого (6) выходных транзисторов и через второй (8) источник опорного тока соединен с первой (10) шиной источника питания, коллектор четвертого (6) выходного транзистора подключен ко входу дополнительного токового зеркала (13), согласованного со второй (12) шиной источника питания, выход которого подключен к выходу (2) устройства, причем базы первого (3) и второго (4) выходных транзисторов подключены к первому (14) источнику вспомогательного напряжения, а базы третьего (5) и четвертого (6) выходных транзисторов подключены ко второму (15) источнику вспомогательного напряжения.

Предлагаемое изобретение относится к области вычислительной техники, автоматики и может использоваться в различных цифровых структурах и системах автоматического управления, передачи информации и связи.

В различных аналого-цифровых вычислительных и управляющих устройствах широко используются транзисторные каскады преобразования входных переменных (токов), реализованные на основе токовых зеркал [1-14]. Данные функциональные узлы, например, используются во входных каскадах операционных преобразователей сигналов с так называемой «токовой отрицательной обратной связью» [1-14], а также в качестве самостоятельных нелинейных коммутаторов входных токов без цепей обратной связи [9], реализующих функцию инвертирования входных переменных.

В работе [15], а также монографиях соавтора настоящей заявки [16-17] показано, что булева алгебра является частным случаем более общей линейной алгебры, практическая реализация которой в структуре вычислительных и логических устройств автоматики нового поколения требует создания специальной элементной базы, реализуемой на основе логики с многозначным внутренним представлением сигналов, в которой эквивалентом стандартного логического сигнала является квант тока. Заявляемое устройство относится к этому типу логических элементов.

Ближайшим прототипом заявляемого устройства является логический элемент, представленный в патенте US 5.742.154, fig.1, структура которого присутствует во многих других патентах [1-14]. Он содержит токовый вход 1 устройства и токовый выход 2 устройства, первый 3 и второй 4 выходные транзисторы с объединенными базами, третий 5 и четвертый 6 выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого 3 и третьего 5 выходных транзисторов объединены, а эмиттеры второго 4 и четвертого 6 выходных транзисторов связаны друг с другом, первый 7 и второй 8 источники опорного тока, первое 9 токовое зеркало, согласованное с первой 10 шиной источника питания, второе 11 токовое зеркало, согласованное со второй 12 шиной источника питания, причем коллектор третьего 5 выходного транзистора соединен со входом второго 11 токового зеркала.

Существенный недостаток известного устройства состоит в том, что он не реализует функцию логического сравнения k-значной переменной, соответствующей k уровням входного тока, с заданным пороговым значением этой переменной. Это не позволяет на его основе создать полный базис средств вычислительной техники, функционирующих на принципах преобразования многозначных токовых сигналов.

Основная задача предлагаемого изобретения состоит в создании логического элемента (ЛЭ) сравнения k-значной входной переменной с заданным пороговым значением этой переменной. При этом внутреннее преобразование информации в таком ЛЭ производится в многозначной токовой форме сигналов. В конечном итоге это позволяет повысить быстродействие средств обработки цифровой информации и создать элементную базу вычислительных устройств, работающих на принципах многозначной линейной алгебры [16-17].

Поставленная задача решается тем, что в логическом элементе сравнения k-значной переменной с заданным пороговым значением (фиг.1), содержащем токовый вход 1 устройства и токовый выход 2 устройства, первый 3 и второй 4 выходные транзисторы с объединенными базами, третий 5 и четвертый 6 выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого 3 и третьего 5 выходных транзисторов объединены, а эмиттеры второго 4 и четвертого 6 выходных транзисторов связаны друг с другом, первый 7 и второй 8 источники опорного тока, первое 9 токовое зеркало, согласованное с первой 10 шиной источника питания, второе 11 токовое зеркало, согласованное со второй 12 шиной источника питания, причем коллектор третьего 5 выходного транзистора соединен со входом второго 11 токового зеркала, предусмотрены новые элементы и связи - токовый вход 1 устройства соединен со входом первого 9 токового зеркала, выход которого подключен к объединенным эмиттерам первого 3 и третьего 5 выходных транзисторов и через первый 7 источник опорного тока связан со второй 12 шиной источника питания, коллекторы первого 3 и второго 4 выходных транзисторов соединены с первой 10 шиной источника питания, выход второго 11 токового зеркала соединен с объединенными эмиттерами второго 4 и четвертого 6 выходных транзисторов и через второй 8 источник опорного тока соединен с первой 10 шиной источника питания, коллектор четвертого 6 выходного транзистора подключен ко входу дополнительного токового зеркала 13, согласованного со второй 12 шиной источника питания, выход которого подключен к выходу 2 устройства, причем базы первого 3 и второго 4 выходных транзисторов подключены к первому 14 источнику вспомогательного напряжения, а базы третьего 5 и четвертого 6 выходных транзисторов подключены ко второму 15 источнику вспомогательного напряжения.

На фиг.1 показана схема известного устройства.

На фиг.2 представлена схема заявляемого устройства в соответствии с формулой изобретения.

На фиг.3 приведена схема исследованного в среде МС9 заявляемого устройства фиг.2 с конкретным выполнением его функциональных узлов на биполярных транзисторах.

На фиг.4 приведены результаты компьютерного моделирования схемы фиг.3 для случая, когда входной многозначный токовый сигнал (входная переменная X) имеет несколько уровней.

Логический элемент сравнения k-значной переменной с заданным пороговым значением (фиг.2) содержит токовый вход 1 устройства и токовый выход 2 устройства, первый 3 и второй 4 выходные транзисторы с объединенными базами, третий 5 и четвертый 6 выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого 3 и третьего 5 выходных транзисторов объединены, а эмиттеры второго 4 и четвертого 6 выходных транзисторов связаны друг с другом, первый 7 и второй 8 источники опорного тока, первое 9 токовое зеркало, согласованное с первой 10 шиной источника питания, второе 11 токовое зеркало, согласованное со второй 12 шиной источника питания, причем коллектор третьего 5 выходного транзистора соединен со входом второго 11 токового зеркала. Токовый вход 1 устройства соединен со входом первого 9 токового зеркала, выход которого подключен к объединенным эмиттерам первого 3 и третьего 5 выходных транзисторов и через первый 7 источник опорного тока связан со второй 12 шиной источника питания, коллекторы первого 3 и второго 4 выходных транзисторов соединены с первой 10 шиной источника питания, выход второго 11 токового зеркала соединен с объединенными эмиттерами второго 4 и четвертого 6 выходных транзисторов и через второй 8 источник опорного тока соединен с первой 10 шиной источника питания, коллектор четвертого 6 выходного транзистора подключен ко входу дополнительного токового зеркала 13, согласованного со второй 12 шиной источника питания, выход которого подключен к выходу 2 устройства, причем базы первого 3 и второго 4 выходных транзисторов подключены к первому 14 источнику вспомогательного напряжения, а базы третьего 5 и четвертого 6 выходных транзисторов подключены ко второму 15 источнику вспомогательного напряжения. К выходу устройства 2 подключен двухполюсник 16, моделирующий свойства нагрузки.

Рассмотрим работу устройства фиг.2, которое определяет факт превышения переменной входной величиной (X) некоторого установленного значения, т.е. производит сравнение текущего дискретного значения многозначной переменной х с некоторой уставкой i. Функция сравнения - двоичная функция, принимающая единичное значение, если выполняется условие

Результат выполнения этой логической операции для k-значных переменных х - двоичный предикат Р. Конкретное значение уставки i определяется предполагаемой областью использования элемента и задается при проектировании.

Например, для k=3 и i=1 последнее выражение имеет вид

Выражение в скобках реализуется следующим образом.

Входной сигнал х (х=0, 1, …, k-1, в трехзначном случае х=0, 1, 2), соответствующий значению сравниваемой переменной в форме вытекающего кванта тока, поступает на вход 1 и далее - на вход первого токового зеркала 9. Величина i порога задается величиной тока первого источника тока 7 (i=1, ..., k-1, в трехзначном случае i=1, 2). Из равного по величине входному кванту вытекающего кванта тока с выхода токового зеркала 9 вычитается ток первого источника тока 7, образуя первый разностный ток. Первый разностный ток поступает на объединенные эмиттеры выходных транзисторов 3 и 5. Режимы работы этих транзисторов задаются значениями напряжений первого 14 и второго 15 дополнительных источников напряжения и обеспечивают предотвращение насыщения транзисторов первого источника тока 7 и токового зеркала 11.

До тех пор, пока значение кванта тока входного сигнала с выхода токового зеркала 9 по величине не превышает значение тока первого источника тока 7, первый разностный ток на объединенных эмиттерах выходных транзисторов 3 и 5 равен нулю. При этом транзистор 3 открыт, а транзистор 5 закрыт. Ток источника тока 7 замыкается на цепь питания устройства через транзистор 3.

Если значение кванта тока входного сигнала с выхода токового зеркала 9 по величине превысит значение тока первого источника тока 7, первый разностный ток на объединенных эмиттерах выходных транзисторов 3 и 5 становится по величине равным разности квантов входного тока и тока источника тока 7. При этом транзистор 3 закрывается, а транзистор 5 открывается, и втекающий первый разностный ток поступает через открытый транзистор 5 на вход второго токового зеркала 11.

Остальная часть схемы реализует вычитание из 1 выражения (1) в круглых скобках. Единица моделируется вторым источником тока 8, из которого вычитается первый разностный ток с выхода второго токового зеркала 11, образуя второй разностный ток.

Режимы работы этих транзисторов задаются значениями напряжений первого 14 и второго 15 дополнительных источников напряжения и обеспечивают предотвращение насыщения транзисторов второго источника тока 8 и дополнительного токового зеркала 13.

Пока значение кванта первого разностного тока с выхода второго токового зеркала 11 превышает значение тока источника тока 8, второй разностный ток на объединенных эмиттерах выходных транзисторов 4 и 6 равен нулю. При этом транзистор 4 открыт, а транзистор 6 закрыт. Выход второго токового зеркала 11 замыкается на цепь питания через транзистор 4.

Если значение кванта тока входного сигнала с выхода токового зеркала 9 по величине меньше значения тока второго источника тока 8 второй разностный, ток на объединенных эмиттерах выходных транзисторов 4 и 6 становится по величине равным разности квантов первого разностного тока и тока источника тока 8. При этом транзистор 4 закрывается, а транзистор 6 открывается, и втекающий второй разностный ток поступает через открытый транзистор 6 на вход дополнительного токового зеркала 13.

Как видно из приведенного описания, реализация логической функции Р(х≤i) здесь производится формированием алгебраической суммы квантов тока и выделением определенных значений этой суммы токов. Все элементы приведенной схемы работают в активном режиме, предполагающем отсутствие насыщения в процессе переключений, что повышает общее быстродействие схемы. Кроме того, использование многозначного внутреннего представления сигналов повышает информативность линий связи, что уменьшает их количество при микроэлектронном исполнении. Использование стабильных значений квантов тока, а также определение выходного сигнала разностью этих токов обеспечивают малую зависимость работы схемы от внешних дестабилизирующих факторов (девиация питающего напряжения, радиационное и температурное воздействия, синфазная помеха и др.).

Показанные на фиг.4 результаты моделирования подтверждают указанные свойства заявляемой схемы. В качестве активных элементов могут применяться полевые транзисторы.

Таким образом, рассмотренное схемотехническое решение логического элемента сравнения k-значной переменной с заданным пороговым значением характеризуется многозначным состоянием внутренних сигналов, сигнала на его токовом входе и двоичным сигналом на токовом выходе и может быть положено в основу вычислительных и управляющих устройств, использующих многозначную линейную алгебру, частным случаем которой является булева алгебра.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US №8.159.304, fig.5.

2. Патент US №5.977.829, fig.1.

3. Патент US №5.789.982, fig.2.

4. Патент US №5.140.282.

5. Патент US №6.624.701, fig.4.

6. Патент US №6.529.078.

7. Патент US №5.734.294.

8. Патент US №5.557.220.

9. Патент US №6.624.701.

10. Патент RU №2319296.

11. Патент RU №2436224.

12. Патент RU №2319296.

13. Патент RU №2321157.

14. Патент RU №2383099.

15. Малюгин В.Д. Реализация булевых функций арифметическими полиномами // Автоматика и телемеханика, 1982, №4. С.84-93.

16. Чернов Н.И. Основы теории логического синтеза цифровых структур над полем вещественных чисел // Монография. - Таганрог: ТРТУ, 2001. - 147 с.

17. Чернов Н.И. Линейный синтез цифровых структур АСОИУ // Учебное пособие Таганрог. - ТРТУ, 2004 г., 118 с.

Логический элемент сравнения k-значной переменной с пороговым значением, содержащий токовый вход (1) устройства и токовый выход (2) устройства, первый (3) и второй (4) выходные транзисторы с объединенными базами, третий (5) и четвертый (6) выходные транзисторы другого типа проводимости с объединенными базами, причем эмиттеры первого (3) и третьего (5) выходных транзисторов объединены, а эмиттеры второго (4) и четвертого (6) выходных транзисторов связаны друг с другом, первый (7) и второй (8) источники опорного тока, первое (9) токовое зеркало, согласованное с первой (10) шиной источника питания, второе (11) токовое зеркало, согласованное со второй (12) шиной источника питания, причем коллектор третьего (5) выходного транзистора соединен со входом второго (11) токового зеркала, отличающийся тем, что токовый вход (1) устройства соединен со входом первого (9) токового зеркала, выход которого подключен к объединенным эмиттерам первого (3) и третьего (5) выходных транзисторов и через первый (7) источник опорного тока связан со второй (12) шиной источника питания, коллекторы первого (3) и второго (4) выходных транзисторов соединены с первой (10) шиной источника питания, выход второго (11) токового зеркала соединен с объединенными эмиттерами второго (4) и четвертого (6) выходных транзисторов и через второй (8) источник опорного тока соединен с первой (10) шиной источника питания, коллектор четвертого (6) выходного транзистора подключен ко входу дополнительного токового зеркала (13), согласованного со второй (12) шиной источника питания, выход которого подключен к выходу (2) устройства, причем базы первого (3) и второго (4) выходных транзисторов подключены к первому (14) источнику вспомогательного напряжения, а базы третьего (5) и четвертого (6) выходных транзисторов подключены ко второму (15) источнику вспомогательного напряжения.
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СРАВНЕНИЯ k-ЗНАЧНОЙ ПЕРЕМЕННОЙ С ПОРОГОВЫМ ЗНАЧЕНИЕМ
Источник поступления информации: Роспатент

Показаны записи 241-245 из 245.
13.02.2018
№218.016.24ea

Компаратор токов с гистерезисом

Изобретение относится к области вычислительной техники и может использоваться в датчиковых системах, нейронных сетях, устройствах передачи информации. Технический результат заключается в обеспечении сравнения двух входных токовых сигналов I, I с гистерезисом по входу I и возможностью...
Тип: Изобретение
Номер охранного документа: 0002642339
Дата охранного документа: 24.01.2018
13.02.2018
№218.016.2531

Биполярно-полевой операционный усилитель

Изобретение относится к области радиоэлектроники и может быть использовано в качестве прецизионного устройства усиления сигналов. Технический результат заключается в расширении диапазона изменения отрицательного выходного напряжения ОУ до уровня, близкого к напряжению на второй (12) шине...
Тип: Изобретение
Номер охранного документа: 0002642337
Дата охранного документа: 24.01.2018
13.02.2018
№218.016.253b

Неинвертирующий усилитель переменного тока

Изобретение относится к области радиоэлектроники и может быть использовано в качестве неинвертирующего усилителя переменного тока с коэффициентом передачи по току больше единицы. Технический результат: повышение коэффициентов усиления по току до уровня, который превышает единичное значение....
Тип: Изобретение
Номер охранного документа: 0002642338
Дата охранного документа: 24.01.2018
04.04.2018
№218.016.350e

Измерительный мост с повышенным быстродействием

Изобретение относится к области измерительной техники и может быть использовано в датчиковых системах для преобразования сигналов сенсоров (ускорения, давления, радиации и т.п.) в напряжение. Технический результат - повышение быстродействия. Измерительный мост с повышенным быстродействием...
Тип: Изобретение
Номер охранного документа: 0002645867
Дата охранного документа: 28.02.2018
04.04.2018
№218.016.36b2

Асинхронный пиковый детектор

Изобретение относится к области измерительной техники. Технический результат заключается в повышении надежности асинхронного пикового детектора в режиме разряда запоминающих конденсаторов. Асинхронный пиковый детектор содержит аналоговый вход (1) и аналоговый выход (2), первый (3) прецизионный...
Тип: Изобретение
Номер охранного документа: 0002646371
Дата охранного документа: 02.03.2018
Показаны записи 251-260 из 262.
03.07.2020
№220.018.2e04

Токовый пороговый элемент "сумматор по модулю три"

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в создании токового порогового элемента «сумматор по модулю три»,...
Тип: Изобретение
Номер охранного документа: 0002725165
Дата охранного документа: 30.06.2020
03.07.2020
№220.018.2e33

Токовый пороговый элемент правого циклического сдвига

Изобретение относится к области радиотехники и аналоговой микроэлектроники и может быть использовано в быстродействующих аналоговых и аналого-цифровых интерфейсах для обработки сигналов датчиков. Технический результат заключается в создании токового порогового элемента правого циклического...
Тип: Изобретение
Номер охранного документа: 0002725149
Дата охранного документа: 30.06.2020
24.07.2020
№220.018.363d

Токовый пороговый троичный элемент "минимум"

Изобретение относится к области радиотехники. Технический результат: создание токового порогового троичного элемента «Минимум», в котором внутреннее преобразование информации производится в токовой форме сигналов, что позволяет повысить быстродействие. Для этого предложен токовый пороговый...
Тип: Изобретение
Номер охранного документа: 0002727145
Дата охранного документа: 21.07.2020
24.07.2020
№220.018.37e9

Составной транзистор на основе комплементарных полевых транзисторов с управляющим p-n переходом

Изобретение относится к области микроэлектроники и может быть использовано в качестве активного (усилительного) элемента (трёхполюсника) в различных аналоговых и аналого-цифровых устройствах (активных RC-фильтрах, операционных усилителях, стабилизаторах напряжения, электронных ключах и т.п.)....
Тип: Изобретение
Номер охранного документа: 0002727704
Дата охранного документа: 23.07.2020
24.07.2020
№220.018.3804

Графический эквалайзер на основе мультидифференциальных операционных усилителей

Изобретение относится к радиотехнике. Технический результат: создание схемы графического эквалайзера, имеющего возможность регулировки амплитудно-частотных и фазочастотных характеристик. Для этого предложен графический эквалайзер на основе мультидифференциальных операционных усилителей (ОУ), у...
Тип: Изобретение
Номер охранного документа: 0002727702
Дата охранного документа: 23.07.2020
31.07.2020
№220.018.3a49

Низкотемпературный усилитель тока для задач проектирования активных rc-фильтров

Изобретение относится к области радиотехники. Технический результат: создание как инвертирующего, так и неинвертирующего широкополосного усилителя тока на комплементарных полевых транзисторах с управляющим p-n переходом для работы при низких температурах, обеспечивающего для разных выходов...
Тип: Изобретение
Номер охранного документа: 0002727965
Дата охранного документа: 28.07.2020
14.05.2023
№223.018.5643

Дифференциальный операционный усилитель на полевых транзисторах с управляющим p-n переходом

Изобретение относится к области радиотехники. Технический результат: создание для различных JFET техпроцессов работоспособного операционного усилителя, который обеспечивает малые значения систематической составляющей напряжения смещения нуля (U), а также повышенный коэффициент усиления (К) по...
Тип: Изобретение
Номер охранного документа: 0002739577
Дата охранного документа: 28.12.2020
16.05.2023
№223.018.6148

Операционный усилитель с «плавающим» входным дифференциальным каскадом на комплементарных полевых транзисторах с управляющим p-n переходом

Предполагаемое изобретение относится к области радиотехники. Технический результат: создание радиационно-стойкого и низкотемпературного JFet операционного усилителя. Для этого предложен операционный усилитель с «плавающим» входным дифференциальным каскадом на комплементарных полевых...
Тип: Изобретение
Номер охранного документа: 0002741055
Дата охранного документа: 22.01.2021
16.05.2023
№223.018.6176

Радиационно-стойкий и низкотемпературный операционный усилитель на комплементарных полевых транзисторах

Изобретение относится к области радиотехники и аналоговой микроэлектроники. Технический результат: малые значения систематической составляющей напряжения смещения нуля (U), а также повышенные коэффициент усиления (К) по напряжению и коэффициент ослабления входных синфазных сигналов (К)....
Тип: Изобретение
Номер охранного документа: 0002741056
Дата охранного документа: 22.01.2021
05.06.2023
№223.018.779c

Биполярно-полевой арсенид-галлиевый буферный усилитель

Изобретение относится к области микроэлектроники. Технический результат - обеспечение малого статического тока потребления и обеспечение в относительно низкоомной нагрузке токов двух направлений. Для этого предложен усилитель, который содержит вход (1) и выход (2) устройства, к которому...
Тип: Изобретение
Номер охранного документа: 0002796638
Дата охранного документа: 29.05.2023
+ добавить свой РИД