×
20.02.2015
216.013.2bc3

Результат интеллектуальной деятельности: ПАРАФАЗНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Вид РИД

Изобретение

№ охранного документа
0002542660
Дата охранного документа
20.02.2015
Аннотация: Изобретение относится к парафазному логическому элементу. Технический результат заключается в уменьшении потребляемой мощности в расчете на один такт. Логический элемент содержит два транзистора р-типа, первый тактовый транзистор n-типа и логический блок, включающий прямые и инверсные ключевые цепи, выполненные каждая из последовательно соединённых логических транзисторов n-типа, затворы которых подключены к парафазным логическим входам устройства таким образом, что только одна ключевая цепь нормально замкнута, а все другие - нормально разомкнуты, при этом первые выводы прямых ключевых цепей подключены к прямому выходу устройства, а первые выводы инверсных ключевых цепей подключены к инверсному выходу устройства, первый и второй транзисторы р-типа включены между шиной питания и соответственно прямым и инверсным выходами устройства, а затворы тех же транзисторов р-типа соединены соответственно с инверсным и прямым выходами устройства, вторые выводы прямых ключевых цепей логического блока через первый тактовый транзистор n-типа, затвор которого подключён к тактовой шине, соединены с шиной земли, также содержит второй тактовый транзистор n-типа, затвор которого подключён к тактовой шине, а вторые выводы инверсных ключевых цепей логического блока через второй тактовый транзистор n-типа также соединены с шиной земли. 1 ил.
Основные результаты: Парафазный логический элемент, содержащий два транзистора р-типа, первый тактовый транзистор n-типа и логический блок, включающий прямые и инверсные ключевые цепи, выполненные каждая из последовательно соединённых логических транзисторов n-типа, затворы которых подключены к парафазным логическим входам устройства таким образом, что только одна ключевая цепь нормально замкнута, а все другие - нормально разомкнуты, при этом первые выводы прямых ключевых цепей подключены к прямому выходу устройства, а первые выводы инверсных ключевых цепей подключены к инверсному выходу устройства, первый и второй транзисторы р-типа включены между шиной питания и соответственно прямым и инверсным выходами устройства, а затворы тех же транзисторов р-типа соединены соответственно с инверсным и прямым выходами устройства, вторые выводы прямых ключевых цепей логического блока через первый тактовый транзистор n-типа, затвор которого подключён к тактовой шине, соединены с шиной земли, отличающийся тем, что содержит второй тактовый транзистор n-типа, затвор которого подключён к тактовой шине, а вторые выводы инверсных ключевых цепей логического блока через второй тактовый транзистор n-типа также соединены с шиной земли.

Изобретение относится к области вычислительной техники и может быть использовано в КМДП интегральных схемах для реализации логических устройств.

Известен парафазный логический элемент на КМДП транзисторах (Патент РФ №2258303, H03K 19/096 от 15.12.2003). Устройство обладает функцией сохранения результата на полутакте за счет триггера на выходе и отсутствием переключения цепей при повторении значения функции. Устройство содержит два транзистора p-типа, два проходных и один тактовый транзистора n-типа и логические ключевые цепи, выполненные на транзисторах n-типа. Недостаток этого устройства - его избыточная сложность, когда для реализации необходимо 5 МДП транзисторов, помимо логических, и дополнительно триггер на элементах 2И-НЕ.

Наиболее близким техническим решением к предлагаемому является каскадное парафазное логическое устройство (Патент США №7428568, фиг.. 1, МКИ H03K 19/096, 708/702 от 23.09.2008). Это устройство, принятое за прототип, содержит 4 МДП транзистора p-типа, тактовый транзистор n-типа и логические прямые и инверсные ключевые цепи, выполненные на транзисторах n-типа, которые включены соответственно между парафазными выходами устройства и общим выводом, который через тактовый транзистор n-типа соединен с шиной земли. Недостаток этого устройства - ограниченные функциональные возможности - отсутствие запоминания результата на полутакте и связанная с этим необходимость возврата на каждом такте в исходное состояние и далее вынужденный перезаряд внутренних емкостей устройства на каждом такте независимо от того, изменяется логическое состояние на выходах или подтверждается предыдущее.

Техническим результатом изобретения является расширение функциональных возможностей устройства.

Технический результат достигается тем, что парафазный логический элемент содержит два транзистора р-типа, первый тактовый транзистор n-типа и логический блок, содержащий прямые и инверсные ключевые цепи, выполненные каждая из последовательно соединенных логических транзисторов n-типа, затворы которых подключены к парафазным логическим входам устройства таким образом, что только одна ключевая цепь нормально замкнута, а все другие - нормально разомкнуты, при этом первые выводы прямых ключевых цепей подключены к прямому выходу устройства, а первые выводы инверсных ключевых цепей подключены к инверсному выходу устройства, первый и второй транзисторы р-типа включены между шиной питания и соответственно прямым и инверсным выходами устройства, а затворы тех же транзисторов р-типа соединены соответственно с инверсным и прямым выходами устройства, вторые выводы прямых ключевых цепей логического блока через первый тактовый транзистор n-типа, затвор которого подключен к тактовай шине, соединены с шиной земли, и дополнительно содержит второй тактовый транзистор n-типа, затвор которого подключен к тактовой шине, а вторые выводы инверсных ключевых цепей логического блока через второй тактовый транзистор n-типа также соединены с шиной земли.

Существенными отличительными признаками в указанной совокупности признаков является наличие второго тактового транзистора n-типа и гальваническое разделение прямых и инверсных ключевых цепей логического блока.

Наличие в предлагаемом устройстве перечисленных выше существенных отличительных признаков обеспечивает решение поставленной технической задачи - расширения функциональных возможностей устройства. В устройстве-прототипе каждый полутакт с помощью предзарядовых транзисторов р-типа сопровождается возвратом в исходное состояние (потенциал шины питания на обоих парафазных выходах устройства). Далее в рабочем полутакте при участии цепей логического блока следует вынужденный перезаряд внутренних емкостей устройства и нагрузки независимо от того, изменяется логическое состояние на выходах или подтверждается предыдущее. При этом потребляется дополнительная мощность и возрастает время самого такта.

В заявленном устройстве изменение логических входов (переменных) на полутакте осуществляется при закрытых тактовых транзисторах, прямые и инверсные логические цепи изолированы между собой. Состояния выходов устройства при этом сохраняются, а надежность обеспечивается тем, что в состоянии динамического хранения находится выход с потенциалом шины земли (отсутствуют токи утечек), а парафазный выход устройства с потенциалом шины питания поддерживается через открытый транзистор р-типа.

На чертеже приведена принципиальная схема заявляемого парафазного логического элемента на примере логической функции 'Исключающее ИЛИ'.

Устройство содержит два транзистора р-типа 1, 2, два тактовых транзистора 3, 4 n-типа и логический блок 5, содержащий прямые 6, 7 и инверсные 8, 9 ключевые цепи, выполненные каждая из последовательно соединенных логических транзисторов n-типа, затворы которых подключены к парафазным логическим входам 10 устройства таким образом, что только одна ключевая цепь нормально замкнута, а все другие - нормально разомкнуты, при этом первые выводы прямых ключевых цепей 6, 7 подключены к прямому выходу 11 устройства, а первые выводы инверсных ключевых цепей 8, 9 подключены к инверсному выходу 12 устройства, первый 1 и второй 2 транзисторы р-типа включены между шиной питания 13 и соответственно прямым 11 и инверсным 12 выходами устройства, а затворы тех же транзисторов р-типа соединены соответственно с инверсным 12 и прямым 11 выходами устройства, затворы первого 3 и второго 4 тактовых транзисторов n-типа подключены к тактовой шине 14, вторые выводы прямых 6, 7 и инверсных 8, 9 ключевых цепей логического блока 5 соответственно через первый 3 и второй 4 тактовые транзисторы n-типа соединены с шиной земли 15.

Логический блок 5 при реализации функции 'Исключающее ИЛИ' содержит 8 логических транзисторов n-типа, которые включены попарно последовательно и составляют две прямые 6, 7 и две инверсные 8, 9 ключевые цепи. Количество ключевых цепей соответствует числу логических состояний элемента - в данном случае 4 от двух парафазных переменных. Ключевые цепи формируются по правилам Булевой алгебры для парафаэных логических сигналов. Ключевая цепь является проводящей, когда на затворы транзисторов, ее составляющих, подаются сигналы логической 1, т.е. напряжения положительного питания.

Устройство функционирует следующим образом. На первом полутакте тактовая шина 14 имеет нулевой потенциал и оба тактовых транзистора 3-4 закрыты, прямые 6-7 и инверсные 8-9 ключевые цепи изолированы как между собой, так и от шины земли 15. На парафазных логических входах 10 устанавливаются новые значения переменных. Например, при равенстве переменных X=Y=1 проводящей является первая прямая ключевая цепь 6, а при X=Y=0 - вторая прямая ключевая цепь 7. При неравенстве переменнх X≠Y проводящей является первая 8 или вторая 9 инверсная ключевая цепь. Состояние выходов 11 и 12 устройства соответствует логическим входам 10 на предыдущем такте, например, прямой выход 11 устройства имеет высокий потенциал, а инверсный выход 12 устройства - низкий потенциал.

На втором полутакте тактовая шина 14 приобретает единичный потенциал и оба тактовых транзистора 3-4 открываются. При равенстве переменных X=Y=1 проводящей является первая прямая ключевая цепь 6 и потенциал прямого выхода 11 устройства начинает снижаться, как в резистивном делителе напряжения. Для срабатавания обратной связи через транзисторы 1-2 р-типа необходимо, чтобы проводимость проводящей ключевой цепи была больше, чем проводимость транзисторов 1-2 р-типа, что обеспечивается за счет ширины каналов транзисторов n-типа логического блока 5 и тактовых транзисторов 3-4 n-типа. При снижении потенциала прямого выхода 11 устройства на величину порогового напряжения транзисторов р-типа транзистор 4 р-типа открывается и потенциал инверсного выхода 12 при непроводящих инверсных ключевых цепях 8-9 повышается, что ведет к постепенному запиранию первого 3 транзистора р-типа. Таким образом срабатавание обратной связи через транзисторы 1-2 р-типа ведет к формированию низкого потенциала (шины земли) прямого выхода 11 и высокого потенциала инверсного выхода 12, т.е. к логическому изменению функции. При этом процесс нарастания потенциала инверсного выхода 12 может продолжаться при переходе к очередному полупериоду, т.к. транзистор 4 р-типа остается открытым. Тем самым снижается эффективное время полного такта, поскольку транзисторы р-типа имеют более низкую проводимость, чем n-типа.

В следующем такте при повторении значения логической функции (изменение логических входов осуществляется при закрытых тактовых транзисторах - проводящей становится вторая прямая ключевая цепль 7) прямые и инверсные логические цепи изолированы между собой. Состояния выходов устройства при этом сохраняются, а надежность обеспечивается тем, что в состоянии динамического хранения находится выход с потенциалом шины земли (отсутствуют токи утечек), а парафазный выход устройства с потенциалом шины питания поддерживается через открытый транзистор р-типа. При этом не происходит перезаряда емкостей нагрузок на выходах устройства и уменьшается потребляемая мощность в расчете на один такт.

Парафазный логический элемент, содержащий два транзистора р-типа, первый тактовый транзистор n-типа и логический блок, включающий прямые и инверсные ключевые цепи, выполненные каждая из последовательно соединённых логических транзисторов n-типа, затворы которых подключены к парафазным логическим входам устройства таким образом, что только одна ключевая цепь нормально замкнута, а все другие - нормально разомкнуты, при этом первые выводы прямых ключевых цепей подключены к прямому выходу устройства, а первые выводы инверсных ключевых цепей подключены к инверсному выходу устройства, первый и второй транзисторы р-типа включены между шиной питания и соответственно прямым и инверсным выходами устройства, а затворы тех же транзисторов р-типа соединены соответственно с инверсным и прямым выходами устройства, вторые выводы прямых ключевых цепей логического блока через первый тактовый транзистор n-типа, затвор которого подключён к тактовой шине, соединены с шиной земли, отличающийся тем, что содержит второй тактовый транзистор n-типа, затвор которого подключён к тактовой шине, а вторые выводы инверсных ключевых цепей логического блока через второй тактовый транзистор n-типа также соединены с шиной земли.
ПАРАФАЗНЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ
Источник поступления информации: Роспатент

Показаны записи 191-200 из 276.
09.06.2018
№218.016.5f03

Способ организации взаимодействия клиента с сервером приложений с использованием сервис-браузера

Изобретение относится к вычислительной технике, в частности к средствам обмена данными между клиентом и сервером. Техническим результатом предложения является повышение скорости обработки информации при функционировании в защищенной среде. Способ организации взаимодействия клиента по крайней...
Тип: Изобретение
Номер охранного документа: 0002656735
Дата охранного документа: 06.06.2018
09.06.2018
№218.016.5f43

Способ и система выполнения распределенного аналого-цифрового суммирования и управления его выполнением

Группа изобретений относится к области вычислительной техники и может быть использована в устройствах, выполняющих операции суммирования сигналов, одновременно генерируемых многими источниками. Техническим результатом является повышение скорости распределенных операций суммирования чисел в...
Тип: Изобретение
Номер охранного документа: 0002656741
Дата охранного документа: 06.06.2018
11.06.2018
№218.016.60eb

Способ внутрипластового горения

Изобретение относится к способу извлечения смеси тяжелых углеводородов из подземного пласта путем внутрипластового горения. Способ внутрипластового горения заключается в том, что в нефтяном пласте выполняют ряд вертикальных нагнетательных скважин, достигающих пластового резервуара, выполняют...
Тип: Изобретение
Номер охранного документа: 0002657036
Дата охранного документа: 08.06.2018
20.06.2018
№218.016.64b1

Способ измерения параметров движения объекта и система для его осуществления

Изобретение относится к области приборостроения инерциальных навигационных систем и может использоваться для определения текущих угловых и линейных ускорений объекта. Способ измерений параметров движения объекта с инерциальной измерительной системой, характеризующийся расположением 9...
Тип: Изобретение
Номер охранного документа: 0002658124
Дата охранного документа: 19.06.2018
04.07.2018
№218.016.6a73

Способ измерения влагосодержания диэлектрической жидкости

Изобретение относится к области электротехники и может быть использовано для высокоточного определения влагосодержания различных диэлектрических жидкостей, находящихся в емкостях (технологических емкостях, измерительных ячейках и т.п.) или перемещаемых по трубопроводам. Техническим результатом...
Тип: Изобретение
Номер охранного документа: 0002659569
Дата охранного документа: 03.07.2018
05.07.2018
№218.016.6b7e

Многопозиционный пневматический модуль линейных перемещений

Изобретение относится к области машиностроения. Техническим результатом является упрощение конструкции. Многопозиционный пневматический модуль линейных перемещений содержит рабочий цилиндр с поршнем, выходной элемент, узел фиксации, фиксатор и углубления, с которыми взаимодействует фиксатор,...
Тип: Изобретение
Номер охранного документа: 0002659851
Дата охранного документа: 04.07.2018
05.07.2018
№218.016.6c1d

Измеритель путевой скорости и угла сноса летательного аппарата

Изобретение относится к измерительной технике, в частности к устройствам измерения путевой скорости и угла сноса летательного аппарата в автономных навигационных системах с использованием электромагнитных волн. Достигаемый технический результат - увеличение точности измерения. Указанный...
Тип: Изобретение
Номер охранного документа: 0002659821
Дата охранного документа: 04.07.2018
08.07.2018
№218.016.6ea2

Система управления движением судна с дублированием каналов курса и резервным управлением по курсу

Система управления движением судна (СУД) с дублированием каналов курса и резервным управлением движения содержит датчик руля, датчик дифференцирования, блок логики, три задатчика угла курса и три датчика угла курса, два сумматора, блок среднего заданного угла курса, блок оценки возмущающего...
Тип: Изобретение
Номер охранного документа: 0002660193
Дата охранного документа: 05.07.2018
18.07.2018
№218.016.7182

Способ определения влагосодержания диэлектрической жидкости

Изобретение относится к области электротехники и может быть использовано для высокоточного определения влагосодержания различных диэлектрических жидкостей, находящихся в емкостях (технологических емкостях, измерительных ячейках и т.п.) или перемещаемых по трубопроводам. Расширение...
Тип: Изобретение
Номер охранного документа: 0002661349
Дата охранного документа: 16.07.2018
02.08.2018
№218.016.778c

Способ измерения путевой скорости и угла сноса летательного аппарата

Изобретение относится к измерительной технике, в частности к способам измерения путевой скорости и угла сноса летательного аппарата в автономных навигационных системах с использованием электромагнитных волн. Достигаемый технический результат - увеличение точности измерения. Указанный результат...
Тип: Изобретение
Номер охранного документа: 0002662803
Дата охранного документа: 31.07.2018
Показаны записи 161-170 из 170.
04.04.2018
№218.016.2f8a

Спецпроцессор для задачи выполнимости булевых формул

Изобретение относится к средствам для решения задач о выполнении булевых функций. Технический результат заключается в решения задачи о выполнимости булевых функций, заданных в конъюнктивной нормальной форме, имеющих N переменных и до М=2 дизъюнктов. При этом упрощение структуры спецпроцессора...
Тип: Изобретение
Номер охранного документа: 0002644505
Дата охранного документа: 12.02.2018
04.04.2018
№218.016.2fde

Перистальтический насос на пьезоэлектрических элементах

Изобретение относится к устройствам для перекачивания текучих сред и может быть использовано в промышленности, на транспорте и в быту при перекачивании жидкостей, а также иных несжимаемых и сжимаемых текучих сред. Устройство для перекачивания текучих сред содержит пьезомодули, установленные в...
Тип: Изобретение
Номер охранного документа: 0002644643
Дата охранного документа: 13.02.2018
04.04.2018
№218.016.3263

Устройство для измерения дифференциального тока

Изобретение относится к области измерительной техники и может быть использовано для измерения токов утечки в электропроводке и электрооборудовании. Техническим результатом заявляемого технического решения является упрощение процедуры преобразования сигнала вторичной обмотки дифференциального...
Тип: Изобретение
Номер охранного документа: 0002645434
Дата охранного документа: 21.02.2018
04.04.2018
№218.016.3282

Способ измерения количества вещества в металлической емкости

Изобретение может быть использовано для высокоточного определения количества (объема, массы, уровня) веществ в различных емкостях. Также оно может быть также использовано в демонстрационных физических экспериментах для описания возможного, в том числе отличного от общепринятого, характера...
Тип: Изобретение
Номер охранного документа: 0002645435
Дата охранного документа: 21.02.2018
04.04.2018
№218.016.3426

Способ определения количества диэлектрической жидкости в металлической емкости

Изобретение может быть использовано для измерения количества (объема, массы) диэлектрической жидкости в металлической емкости произвольной конфигурации независимо от ее диэлектрической проницаемости. Техническим результатом является расширение функциональных возможностей способа измерения. В...
Тип: Изобретение
Номер охранного документа: 0002645813
Дата охранного документа: 28.02.2018
04.04.2018
№218.016.351d

Устройство преобразования механической энергии движения водной среды в электрическую энергию

Изобретение относится к области энергетики и может быть использовано для преобразования механической энергии движения водной среды в электрическую энергию. Устройство для преобразования энергии движения водной среды 1 в электрическую энергию содержит опору 2, герметизированное гибкое полотнище...
Тип: Изобретение
Номер охранного документа: 0002645842
Дата охранного документа: 28.02.2018
04.04.2018
№218.016.3578

Способ определения уровня жидкости в емкости

Изобретение может быть использовано для высокоточного определения уровня жидкости, находящейся в какой-либо емкости, независимо от электрофизических параметров жидкости. Техническим результатом является повышение точности измерений. В способе определения уровня жидкости в емкости, при котором,...
Тип: Изобретение
Номер охранного документа: 0002645836
Дата охранного документа: 28.02.2018
11.03.2019
№219.016.d820

Ячейка памяти ассоциативного запоминающего устройства

Изобретение относится к области вычислительной техники и может быть использовано для реализации ассоциативной памяти в микропроцессорных системах и ассоциативных процессорах. Техническим результатом является уменьшение потребляемой мощности. Ячейка памяти ассоциативного запоминающего устройства...
Тип: Изобретение
Номер охранного документа: 0002390860
Дата охранного документа: 27.05.2010
04.04.2019
№219.016.fc9e

Тактируемый логический элемент

Изобретение относится к вычислительной технике. Технический результат заключается в упрощении устройства. Тактируемый логический элемент, содержащий предзарядовый транзистор р-типа, тактовый транзистор n-типа, тактовый транзистор р-типа, транзистор обратной связи р-типа, ключевой транзистор...
Тип: Изобретение
Номер охранного документа: 0002427073
Дата охранного документа: 20.08.2011
19.04.2019
№219.017.2e14

Двухпортовая ячейка оперативной памяти

Изобретение относится к области вычислительной техники и может быть использовано для реализации оперативной памяти в микропроцессорных системах. Техническим результатом является повышение быстродействия устройства. Устройство содержит два КМДП инвертора, два транзистора записи n-типа, два...
Тип: Изобретение
Номер охранного документа: 0002391721
Дата охранного документа: 10.06.2010
+ добавить свой РИД