×
10.06.2014
216.012.ce86

ПАРАЛЛЕЛЬНЫЙ СЧЕТЧИК ЕДИНИЧНЫХ СИГНАЛОВ

Вид РИД

Изобретение

Юридическая информация Свернуть Развернуть
№ охранного документа
0002518641
Дата охранного документа
10.06.2014
Краткое описание РИД Свернуть Развернуть
Аннотация: Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки дискретной информации. Техническим результатом является уменьшение аппаратурных затрат и повышение быстродействия. Устройство содержит шестнадцать элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и двенадцать элементов И. 1 ил.
Основные результаты: Параллельный счетчик единичных сигналов, содержащий шестнадцать элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и двенадцать элементов И, причем первый и второй входы r-го (r∈{1, …, 7, 9, …, 12}) элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым и вторым входами r-го элемента И, а первые входы четвертого, шестого и выход двенадцатого элементов И подключены соответственно к пятому, седьмому входам параллельного счетчика единичных сигналов и первому входу шестнадцатого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, отличающийся тем, что первый и второй входы восьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым и вторым входами восьмого элемента И, первый, второй входы i-го и первый, второй входы j-го элементов И подключены соответственно к выходам (i+2)-го, (i+4)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выходам (j-4)-го, (j-2)-го элементов И, выходы i-го, j-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выходы i-го, j-го элементов И соединены соответственно с i-м входом девятого, вторым входом (j+7)-го и первым входом (i+13)-го, (j-6)- м входом одиннадцатого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы (i+13)-го, (i+9)-го, тринадцатого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход (i+8)-го элемента И подключены соответственно к i-му входу десятого, вторым входам (i+11)-го, шестнадцатого и первому входу (i+11)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, а выходы девятого, двенадцатого, шестнадцатого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход одиннадцатого элемента И являются соответственно первым, вторым, третьим и четвертым выходами параллельного счетчика единичных сигналов, первый, третий и второй, четвертый, шестой, восьмой входы которого соединены соответственно с первыми входами третьего, пятого и вторыми входами третьего, пятого, четвертого, шестого элементов И.
Реферат Свернуть Развернуть

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны параллельные счетчики единичных сигналов (см., например, патент РФ 2256211, кл. G06F 7/38, 2005 г.), которые содержат логические элементы и формируют двоичный код числа единичных сигналов входного кортежа (x1, …, x8), где xq∈{0,1}.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных параллельных счетчиков единичных сигналов, относятся большие аппаратурные затраты и низкое быстродействие, обусловленные соответственно тем, что, в частности, упомянутый аналог содержит двадцать два элемента И, двадцать два элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, и максимальное время задержки распространения сигнала в нем равно 10τЛЭ, где τЛЭ есть время задержки логического элемента.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип параллельный счетчик единичных сигналов (патент РФ 2260204, кл. G06F5/00, 2005 г.), который содержит логические элементы и формирует двоичный код числа единичных сигналов входного кортежа (x1, …, x8), где xq∈{0,1}.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты и низкое быстродействие, обусловленные соответственно тем, что прототип содержит тринадцать элементов И, семнадцать элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и максимальное время задержки распространения сигнала в нем равно 9τЛЭ, где τЛЭ есть время задержки логического элемента.

Техническим результатом изобретения является уменьшение аппаратурных затрат и повышение быстродействия при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в параллельном счетчике единичных сигналов, содержащем шестнадцать элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и двенадцать элементов И, первый и второй входы r-го (r∈{1, …, 7, 9, …, 12}) элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым и вторым входами r-го элемента И, а первые входы четвертого, шестого и выход двенадцатого элементов И подключены соответственно к пятому, седьмому входам параллельного счетчика единичных сигналов и первому входу шестнадцатого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, особенность заключается в том, что первый и второй входы восьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым и вторым входами восьмого элемента И, первый, второй входы i-го и первый, второй входы j-го элементов И подключены соответственно к выходам (i+2)-го, (i+4)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выходам (j-4)-го, (j-2)-го элементов И, выходы i-го, j-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выходы i-го, j-го элементов И соединены соответственно с i-ым входом девятого, вторым входом (j+7)-го и первым входом (i+13)-го, (j-6)-м входом одиннадцатого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы (i+13)-го, (i+9)-го, тринадцатого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход (i+8)-го элемента И подключены соответственно к i-му входу десятого, вторым входам (i+11)-го, шестнадцатого и первому входу (i+11)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, а выходы девятого, двенадцатого, шестнадцатого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход одиннадцатого элемента И являются соответственно первым, вторым, третьим и четвертым выходами параллельного счетчика единичных сигналов, первый, третий и второй, четвертый, шестой, восьмой входы которого соединены соответственно с первыми входами третьего, пятого и вторыми входами третьего, пятого, четвертого, шестого элементов И.

На чертеже представлена схема предлагаемого параллельного счетчика единичных сигналов.

Параллельный счетчик единичных сигналов содержит элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 11, …, 116 и элементы И 21, …., 212, причем первый и второй входы элемента 1r соединены соответственно с первым и вторым входами элемента 2r, первый, второй входы элемента 2i и первый, второй входы элемента 2j подключены соответственно к выходам элементов 1i+2, 1i+4 и 2j-4, 2j-2, выходы элементов 1i, 1j и 2i, 2j соединены соответственно с i-м входом элемента 19, вторым входом элемента 1j+7 и первым входом элемента 1i+13, (j-6)- м входом элемента 111, выходы элементов 1i+13, 1i+9, 113 и 2i+8, 212 подключены соответственно к i-му входу элемента 110, вторым входам элементов 1i+11, 116 и первым входам элементов 1i+11, 116, а выходы элементов 19, l12, 116 и 211 являются соответственно первым, вторым, третьим и четвертым выходами параллельного счетчика единичных сигналов, первый, третий, пятый, седьмой и второй, четвертый, шестой, восьмой входы которого соединены соответственно с первыми входами элементов 13, 15, 14, 16 и вторыми входами элементов 23, 25, 24, 26.

Работа предлагаемого параллельного счетчика единичных сигналов осуществляется следующим образом. На его первый, …, восьмой входы подаются соответственно подлежащие обработке сигналы x1, …, x8∈{0,1}. Тогда сигналы Z1, …, Z4 (см. чертеж) будут определяться выражениями

Z11⊕x2⊕х3⊕х4⊕х5⊕х6⊕x7⊕x8,

Z2=(x1⊕x2⊕x3⊕х4)(х5⊕x6⊕х7⊕х8)⊕x1x2⊕x1x3⊕x1x4⊕x2x3⊕х2х4⊕х3х4⊕х5х6⊕x5x7⊕х5х8⊕х6х7⊕x6x8⊕x7x8,

Z3=(x1⊕x2⊕х3⊕x4)(x5⊕x6⊕x7⊕x8)(x1x2⊕x1x3⊕x1x4⊕х2х3⊕x2x4⊕x3x4⊕x5x6⊕x5x7⊕x5x8⊕x6x7⊕x6x8⊕x7x8)⊕(x1x2⊕x1x3⊕x1x4⊕x2x3⊕x2x4⊕x3x4)(x5x6⊕х5х7⊕х5х8⊕x6x⊕x6x8⊕x7x8),

Z4=x1x2x3x4x5x6x7x8,

где символами ⊕ и . обозначены соответственно операции ИСКЛЮЧАЮЩЕЕ ИЛИ и И. Раскрыв скобки и упростив предпоследнее равенство с помощью соотношения y⊕y=0 (y∈{0,1}), получим

где ; m=2g-1; xk1, …, xkm∈{x1, …, x8}, 1≤k1<…<km≤8; есть количество неповторяющихся конъюнкций xk1…xkm, определяемое как число сочетаний из 8 по m. Таким образом, на выходах предлагаемого счетчика имеем Z10, Z21, Z32, Z43, где β3β2β1β0 есть двоичный код числа единичных сигналов в кортеже (x1, …, x8). При этом максимальное время задержки распространения сигнала в предлагаемом счетчике равно 6τЛЭЛЭ - время задержки логического элемента).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый параллельный счетчик единичных сигналов обладает функциональными возможностями прототипа, меньшими по сравнению с ним аппаратурными затратами и более высоким быстродействием.

Параллельный счетчик единичных сигналов, содержащий шестнадцать элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и двенадцать элементов И, причем первый и второй входы r-го (r∈{1, …, 7, 9, …, 12}) элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым и вторым входами r-го элемента И, а первые входы четвертого, шестого и выход двенадцатого элементов И подключены соответственно к пятому, седьмому входам параллельного счетчика единичных сигналов и первому входу шестнадцатого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, отличающийся тем, что первый и второй входы восьмого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединены соответственно с первым и вторым входами восьмого элемента И, первый, второй входы i-го и первый, второй входы j-го элементов И подключены соответственно к выходам (i+2)-го, (i+4)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выходам (j-4)-го, (j-2)-го элементов И, выходы i-го, j-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выходы i-го, j-го элементов И соединены соответственно с i-м входом девятого, вторым входом (j+7)-го и первым входом (i+13)-го, (j-6)- м входом одиннадцатого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, выходы (i+13)-го, (i+9)-го, тринадцатого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход (i+8)-го элемента И подключены соответственно к i-му входу десятого, вторым входам (i+11)-го, шестнадцатого и первому входу (i+11)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, а выходы девятого, двенадцатого, шестнадцатого элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход одиннадцатого элемента И являются соответственно первым, вторым, третьим и четвертым выходами параллельного счетчика единичных сигналов, первый, третий и второй, четвертый, шестой, восьмой входы которого соединены соответственно с первыми входами третьего, пятого и вторыми входами третьего, пятого, четвертого, шестого элементов И.
ПАРАЛЛЕЛЬНЫЙ СЧЕТЧИК ЕДИНИЧНЫХ СИГНАЛОВ
ПАРАЛЛЕЛЬНЫЙ СЧЕТЧИК ЕДИНИЧНЫХ СИГНАЛОВ
ПАРАЛЛЕЛЬНЫЙ СЧЕТЧИК ЕДИНИЧНЫХ СИГНАЛОВ
Источник поступления информации: Роспатент

Показаны записи 1-10 из 16.
10.01.2013
№216.012.1a3d

Логический модуль

Логический модуль предназначен для воспроизведения простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Логический модуль реализует любую из пяти простых симметричных булевых функций, зависящих от пяти...
Тип: Изобретение
Номер охранного документа: 0002472209
Дата охранного документа: 10.01.2013
27.01.2013
№216.012.2105

Мажоритарный модуль

Изобретение относится к области вычислительной техники и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации для реализации мажоритарной функции либо дизъюнкции, либо конъюнкции входных двоичных сигналов. Техническим результатом...
Тип: Изобретение
Номер охранного документа: 0002473954
Дата охранного документа: 27.01.2013
10.02.2013
№216.012.249d

Аналоговый процессор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации для выбора минимального, супраминимального, медианного, субмаксимального или максимального из пяти...
Тип: Изобретение
Номер охранного документа: 0002474875
Дата охранного документа: 10.02.2013
20.02.2013
№216.012.2836

Логический преобразователь

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является упрощение устройства за счет сокращения количества выводов, на которые подаются входные двоичные сигналы, и...
Тип: Изобретение
Номер охранного документа: 0002475814
Дата охранного документа: 20.02.2013
20.02.2013
№216.012.28c1

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Техническим результатом является уменьшение аппаратурных затрат при сохранении функциональных возможностей. Импульсный селектор предназначен для...
Тип: Изобретение
Номер охранного документа: 0002475953
Дата охранного документа: 20.02.2013
10.04.2013
№216.012.34a8

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано в системах автоматического регулирования и управления. Техническим результатом является расширение функциональных возможностей за счет обработки n импульсных сигналов. Импульсный селектор содержит 3n-4 ключей и резистор,...
Тип: Изобретение
Номер охранного документа: 0002479023
Дата охранного документа: 10.04.2013
27.05.2013
№216.012.4570

Ранговый селектор

Изобретение относится к автоматике и аналоговой вычислительной технике. Техническим результатом является уменьшение аппаратурных затрат при сохранении функциональных возможностей. Ранговый селектор содержит n дифференциальных компараторов (l, …, l), n элементов И (2, …, 2), 4n+3 ключей (3, …,...
Тип: Изобретение
Номер охранного документа: 0002483353
Дата охранного документа: 27.05.2013
10.05.2014
№216.012.bf89

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для логической обработки синхронизированных по переднему фронту положительных импульсных сигналов x,…,x∈{0,1}, имеющих длительности τ,…,τ Техническим результатом является обеспечение воспроизведения любой из операций...
Тип: Изобретение
Номер охранного документа: 0002514782
Дата охранного документа: 10.05.2014
10.05.2014
№216.012.bf8b

Аналоговый логический элемент

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом является обеспечение...
Тип: Изобретение
Номер охранного документа: 0002514784
Дата охранного документа: 10.05.2014
10.05.2014
№216.012.bf8c

Комбинационный сумматор

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение формирования двоичного кода суммы двух трехразрядных чисел, задаваемых...
Тип: Изобретение
Номер охранного документа: 0002514785
Дата охранного документа: 10.05.2014
Показаны записи 1-9 из 9.
10.05.2014
№216.012.bf89

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для логической обработки синхронизированных по переднему фронту положительных импульсных сигналов x,…,x∈{0,1}, имеющих длительности τ,…,τ Техническим результатом является обеспечение воспроизведения любой из операций...
Тип: Изобретение
Номер охранного документа: 0002514782
Дата охранного документа: 10.05.2014
10.05.2014
№216.012.bf8b

Аналоговый логический элемент

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом является обеспечение...
Тип: Изобретение
Номер охранного документа: 0002514784
Дата охранного документа: 10.05.2014
10.05.2014
№216.012.bf8c

Комбинационный сумматор

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство арифметической обработки дискретной информации. Техническим результатом является обеспечение формирования двоичного кода суммы двух трехразрядных чисел, задаваемых...
Тип: Изобретение
Номер охранного документа: 0002514785
Дата охранного документа: 10.05.2014
10.05.2014
№216.012.bf8d

Аналоговый селектор

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение воспроизведения двойственных операций выделения...
Тип: Изобретение
Номер охранного документа: 0002514786
Дата охранного документа: 10.05.2014
27.05.2014
№216.012.c949

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является расширение функциональных возможностей за счет обеспечения обработки пяти импульсных сигналов. Импульсный селектор...
Тип: Изобретение
Номер охранного документа: 0002517295
Дата охранного документа: 27.05.2014
10.06.2014
№216.012.ce83

Импульсный селектор

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления. Техническим результатом является реализация операции supramed (τ,…,τ), где τ,…,τ есть длительности положительных импульсных сигналов x,…,x∈{0,1},...
Тип: Изобретение
Номер охранного документа: 0002518638
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.ce87

Ранговый фильтр

Изобретение относится к автоматике и аналоговой вычислительное технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом является повышение...
Тип: Изобретение
Номер охранного документа: 0002518642
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.ce9d

Реляторный модуль

Изобретение предназначено для воспроизведения бесповторных функций бесконечнозначной логики и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение реализации любой из функций вида...
Тип: Изобретение
Номер охранного документа: 0002518664
Дата охранного документа: 10.06.2014
10.06.2014
№216.012.cea2

Логический преобразователь

Устройство предназначено для реализации любой из четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является...
Тип: Изобретение
Номер охранного документа: 0002518669
Дата охранного документа: 10.06.2014
+ добавить свой РИД