×
20.01.2014
216.012.98d7

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ

Вид РИД

Изобретение

№ охранного документа
0002504826
Дата охранного документа
20.01.2014
Аннотация: Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является уменьшение аппаратурных затрат. Устройство содержит n D-триггеров, n элементов ИЛИ-НЕ, n размыкающих ключей и n замыкающих ключей. 2 ил., 1 табл.
Основные результаты: Логический вычислитель, предназначенный для реализации любой из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов, содержащий n замыкающих, n размыкающих ключей, n D-триггеров и n элементов ИЛИ-НЕ, вторые входы которых объединены и образуют первый управляющий вход логического вычислителя, подключенного вторым управляющим и i-м информационным входами соответственно к тактовому входу и входу данных i-го D-триггера, вход сброса и неинвертирующий выход которого соединены соответственно с выходом i-го элемента ИЛИ-НЕ и управляющим входом i-х размыкающего, замыкающего ключей, выходы которых объединены, а выход предыдущего размыкающего ключа соединен с входом последующего размыкающего ключа, отличающийся тем, что входы i-х размыкающего, замыкающего ключей, вход первого и выход n-го размыкающих ключей соединены соответственно с первым входом i-го элемента ИЛИ-НЕ, неинвертирующим выходом i-го D-триггера, шиной нулевого потенциала и выходом логического вычислителя.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические вычислители (см., например, патент РФ 2248035, кл. G06F 7/38, 2005 г.), которые реализуют любую из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических вычислителей, относится зависимость длительности такта вычисления от количества входных двоичных сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический вычислитель (патент РФ 2336555, кл. G06F 7/57, 2008 г.), который содержит n D-триггеров, n элементов ИЛИ-НЕ, n замыкающих и n размыкающих ключей и реализует любую из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов, при отсутствии зависимости между длительностью такта вычисления и количеством последних.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип дополнительно содержит n+1 резисторов.

Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом вычислителе, содержащем n замыкающих, n размыкающих ключей, n D-триггеров и n элементов ИЛИ-НЕ, вторые входы которых объединены и образуют первый управляющий вход логического вычислителя, подключенного вторым управляющим и i-м информационным входами соответственно к тактовому входу и входу данных i-го D-триггера, вход сброса и неинвертирующий выход которого соединены соответственно с выходом i-го элемента ИЛИ-НЕ и управляющим входом i-х размыкающего, замыкающего ключей, выходы которых объединены, а выход предыдущего размыкающего ключа соединен с входом последующего размыкающего ключа, особенность заключается в том, что входы i-х размыкающего, замыкающего ключей, вход первого и выход n-го размыкающих ключей соединены соответственно с первым входом i-го элемента ИЛИ-НЕ, неинвертирующим выходом i-го D-триггера, шиной нулевого потенциала и выходом логического вычислителя.

На фиг.1 и фиг.2 представлены соответственно схема предлагаемого логического вычислителя и временные диаграммы управляющих сигналов.

Логический вычислитель содержит D-триггеры 11, …, 1n, элементы ИЛИ-НЕ 21, …, 2n, размыкающие ключи 31, …, 3n и замыкающие ключи 41, …, 4n, причем выход предыдущего размыкающего ключа соединен с входом последующего размыкающего ключа, выходы ключей 3i и 4i объединены, а входы ключей 3i, 31 и выход ключа 3n соединены соответственно с первым входом элемента 2i, шиной нулевого потенциала и выходом логического вычислителя, первый, второй управляющие и i-й информационный входы которого соединены соответственно со вторым входом элемента 2i, тактовым входом и входом данных D-триггера 1i, подсоединенного входом сброса и неинвертирующим выходом соответственно к выходу элемента 2i и объединенным управляющему входу ключей 3i, 4i, входу ключа 4i.

Работа предлагаемого логического вычислителя осуществляется следующим образом. На его первый, …, n-й информационные и первый, второй управляющие входы подаются соответственно двоичные сигналы х1, …, хn∈{0,1} и импульсные сигналы y1, y2∈{0,l} (фиг.2), причем период Т и длительность Δt импульса сигнала y1 должны удовлетворять условиям Т>Δt и Δt<ΔtИЛИ-НЕ+ΔtTp, где Δt=ΔtИЛИ-НЕ+ΔtTp+ΔtКл, а ΔtИЛИ-НЕ, ΔtTp и ΔtКл есть длительности задержек, вносимых элементом ИЛИ-НЕ, D-триггером и ключом. Ключ 4i ( замкнут либо разомкнут, ключ 3i разомкнут либо замкнут, когда на их управляющем входе присутствует соответственно логическая «1» либо логический «0». В представленной ниже таблице приведены значения сигнала, действующего на выходе предлагаемого логического вычислителя в момент времени tj , для всех возможных наборов значений входных сигналов х1,…хn при n=4.

x1 х2 x3 x4 Z
j=1 j=2 j=3 j=4
0 0 0 0 0 0 0 0
0 0 0 1 1 0 0 0
0 0 1 0 1 0 0 0
0 0 1 1 1 1 0 0
0 1 0 0 1 0 0 0
0 1 0 1 1 1 0 0
0 1 1 0 1 1 0 0
0 1 1 1 1 1 1 0
1 0 0 0 1 0 0 0
1 0 0 1 1 1 0 0
1 0 1 0 1 1 0 0
1 0 1 1 1 1 1 0
1 1 0 0 1 1 0 0
1 1 0 1 1 1 1 0
1 1 1 0 1 1 1 0
1 1 1 1 1 1 1 1

С учетом данных, приведенных в таблице, можно записать

где j есть номер момента времени tj (фиг.2). Таким образом, на выходе предлагаемого логического вычислителя получим

Здесь τ1, …, τn есть простые симметричные булевы функции (см. стр.126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974). При этом длительность такта вычисления не превышает Δt.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический вычислитель реализует любую из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов, при отсутствии зависимости между длительностью такта вычисления и количеством последних и имеет меньший по сравнению с прототипом аппаратурный состав. Дополнительным достоинством предлагаемого логического вычислителя является отсутствие имеющейся в прототипе функциональной связи с шиной единичного потенциала.

Логический вычислитель, предназначенный для реализации любой из n простых симметричных булевых функций, зависящих от n аргументов - входных двоичных сигналов, содержащий n замыкающих, n размыкающих ключей, n D-триггеров и n элементов ИЛИ-НЕ, вторые входы которых объединены и образуют первый управляющий вход логического вычислителя, подключенного вторым управляющим и i-м информационным входами соответственно к тактовому входу и входу данных i-го D-триггера, вход сброса и неинвертирующий выход которого соединены соответственно с выходом i-го элемента ИЛИ-НЕ и управляющим входом i-х размыкающего, замыкающего ключей, выходы которых объединены, а выход предыдущего размыкающего ключа соединен с входом последующего размыкающего ключа, отличающийся тем, что входы i-х размыкающего, замыкающего ключей, вход первого и выход n-го размыкающих ключей соединены соответственно с первым входом i-го элемента ИЛИ-НЕ, неинвертирующим выходом i-го D-триггера, шиной нулевого потенциала и выходом логического вычислителя.
ЛОГИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ
ЛОГИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ
Источник поступления информации: Роспатент

Показаны записи 71-74 из 74.
13.02.2018
№218.016.203c

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в упрощении устройства за счет уменьшения числа типов используемых элементов и цены по Квайну. Логический...
Тип: Изобретение
Номер охранного документа: 0002641446
Дата охранного документа: 17.01.2018
13.02.2018
№218.016.2087

Логический преобразователь

Изобретение относится к логическим преобразователям. Технический результат заключается в расширении арсенала технических средств для реализации простых симметричных булевых функций. Указанный результат достигается за счет того, что логический преобразователь содержит восемь мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002641454
Дата охранного документа: 17.01.2018
25.01.2019
№219.016.b402

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей прототипа. Устройство селекции двоичных чисел предназначено для выполнения селекции минимального либо максимального из двух двухразрядных...
Тип: Изобретение
Номер охранного документа: 0002678165
Дата охранного документа: 23.01.2019
14.03.2019
№219.016.dee1

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей устройства за счет обеспечения селекции минимального либо максимального из двух, либо медианного (срединного) из трех двухразрядных двоичных чисел, задаваемых двоичными...
Тип: Изобретение
Номер охранного документа: 0002681693
Дата охранного документа: 12.03.2019
Показаны записи 171-180 из 412.
10.01.2015
№216.013.1a0c

Измеритель остаточной энергии аккумулятора

Изобретение относится к области техники измерений, в частности к устройству для измерения остаточной емкости аккумулятора. которое содержит последовательно соединенные блоки: шунт, операционный усилитель, первый АЦП, масштабный делитель, первый температурный корректор, сумматор, триггер,...
Тип: Изобретение
Номер охранного документа: 0002538096
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.1ce0

Устройство для отвода от автомобиля энергии встречного удара

Изобретение относится к области транспортного машиностроения. Устройство для отвода от автомобиля энергии встречного удара содержит установленную в передней части автомобиля ударную поверхность, шарнирно соединенную с металлическими продольными упорами. Упоры снабжены по концам элементами для...
Тип: Изобретение
Номер охранного документа: 0002538820
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.1ce2

Бампер транспортного средства

Бампер транспортного средства относится к устройствам для гашения энергии удара при столкновениях транспортных средств с препятствиями. Бампер содержит смонтированные на кузове (1) наружную подвижную (2) и внутреннюю неподвижную (3) рамы, соединенные цилиндрическими винтовыми пружинами (4). На...
Тип: Изобретение
Номер охранного документа: 0002538822
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.1ce6

Энергопоглощающий бампер транспортного средства

Изобретение относится к области транспортного машиностроения. Энергопоглощающий бампер транспортного средства содержит ударный брус, упруго укрепленный на кузове с помощью боковых направляющих и промежуточных деформирующих элементов. Промежуточные деформирующиеся элементы выполнены в виде...
Тип: Изобретение
Номер охранного документа: 0002538826
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.1ce7

Защитный буфер транспортного средства

Изобретение относится к области транспортного машиностроения. Защитный буфер транспортного средства содержит установленные по периметру его кузова или на его отдельных, наиболее уязвимых, участках защитные элементы, образующие выступающую по периферии транспортного средства подвижную...
Тип: Изобретение
Номер охранного документа: 0002538827
Дата охранного документа: 10.01.2015
27.01.2015
№216.013.20b2

Косвенный способ настройки тензорезисторных датчиков с мостовой измерительной цепью по мультипликативной температурной погрешности с учетом отрицательной нелинейности температурной характеристики выходного сигнала датчика

Изобретение относится к измерительной технике. Сущность: в выходную диагональ мостовой цепи устанавливают термозависимый технологический резистор R, номинал которого больше возможных значений компенсационного термозависимого резистора R. Параллельно резистору Rустанавливают перемычку. Измеряют...
Тип: Изобретение
Номер охранного документа: 0002539818
Дата охранного документа: 27.01.2015
20.02.2015
№216.013.2a00

Способ плоского шлифования с наложением ультразвуковых колебаний

Изобретение относится к машиностроению и может быть использовано на операциях плоского шлифования заготовок из различных материалов. Перед шлифованием заготовку устанавливают и зажимают в устройстве для наложения ультразвуковых колебаний (УЗК) между излучателем УЗК и опорой. Размеры излучателя...
Тип: Изобретение
Номер охранного документа: 0002542209
Дата охранного документа: 20.02.2015
20.02.2015
№216.013.2b92

Косвенный способ настройки тензорезисторных датчиков с мостовой измерительной цепью по мультипликативной температурной погрешности с учетом отрицательной нелинейности температурной характеристики выходного сигнала датчика

Изобретение относится к измерительной технике и может быть использовано при настройке тензорезисторной датчиковой аппаратуры с мостовой измерительной цепью по мультипликативной температурной погрешности. В диагональ питания мостовой цепи устанавливают термозависимый технологический резистор R,...
Тип: Изобретение
Номер охранного документа: 0002542611
Дата охранного документа: 20.02.2015
27.02.2015
№216.013.2caf

Логический преобразователь

Изобретение относится к вычислительной технике, предназначено для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано как средство преобразования кодов. Техническим результатом является упрощение...
Тип: Изобретение
Номер охранного документа: 0002542907
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2cb8

Импульсный селектор

Импульсный селектор предназначен для воспроизведения операции submed(τ,…,τ), где τ, …, τ есть длительности положительных импульсных сигналов x,…,x∈{0,1}, синхронизированных по переднему фронту, и может быть использован в системах автоматического регулирования и управления как средство...
Тип: Изобретение
Номер охранного документа: 0002542916
Дата охранного документа: 27.02.2015
+ добавить свой РИД