×
27.08.2013
216.012.6584

Результат интеллектуальной деятельности: РЕЛЯТОРНЫЙ МОДУЛЬ

Вид РИД

Изобретение

Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др. Техническим результатом изобретения является уменьшение аппаратурных затрат и повышение быстродействия при сохранении функциональных возможностей. Реляторный модуль предназначен для выбора минимального, медианного или максимального из трех входных аналоговых сигналов и может быть использован в системах аналоговой вычислительной техники как средство предварительной обработки информации. Реляторный модуль содержит пять реляторов (1, …, 1), каждый из которых содержит компаратор (2), элемент ИСКЛЮЧАЮЩЕЕ ИЛИ (3), размыкающий и замыкающий ключи (4 и 4). 1 ил.
Основные результаты: Реляторный модуль, предназначенный для выбора минимального, медианного или максимального из трех входных аналоговых сигналов, содержащий пять реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, размыкающий и замыкающий ключи, причем первый и второй компараторные входы релятора образованы соответственно неинвертирующим и инвертирующим входами компаратора, подключенного выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом размыкающего и замыкающего ключей, входы которых образуют соответственно первый и второй переключательные входы релятора, а выходы являются соответственно первым и вторым выходами релятора, объединенные входы управления четвертого, пятого реляторов и объединенные входы управления первого, второго, третьего реляторов соединены соответственно с первым и вторым входами управления реляторного модуля, второй компараторный вход первого релятора и первый компараторный вход i-го релятора соединены соответственно с первым переключательным входом первого релятора и вторым переключательным входом i-го релятора, первый и второй выходы j-го релятора объединены, а первый выход третьего релятора подключен к выходу реляторного модуля, отличающийся тем, что первый и второй выходы i-го релятора соединены с первым переключательным входом (i+3)-го релятора, второй компараторный вход и первый выход которого соединены соответственно с вторым переключательным входом (i+3)-го релятора и (3-i)-м переключательным входом третьего релятора, второй компараторный, первый переключательный входы второго релятора объединены с вторым компараторным входом четвертого, первым компараторным входом третьего реляторов и вторым информационным входом реляторного модуля, первый и третий информационные входы которого соединены соответственно с объединенными первыми компараторными входами первого, второго, четвертого, пятого реляторов и объединенными вторыми компараторными входами первого, третьего, пятого реляторов.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.

Известны реляторные модули (см., например, патент РФ 2112276, кл. G06G 7/25, 1998 г.), которые обеспечивают выбор минимального или максимального из двух входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных реляторных модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка трех входных аналоговых сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип реляторный модуль (патент РФ 2195701, кл. G06G 7/25, 2002 г.), который содержит реляторы и обеспечивает выбор минимального, медианного или максимального из трех входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты и низкое быстродействие, обусловленные соответственно тем, что прототип содержит шесть реляторов и максимальное время задержки распространения сигнала в нем равно 2 τр, где τр - время задержки релятора.

Техническим результатом изобретения является уменьшение аппаратурных затрат и повышение быстродействия при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в реляторном модуле, содержащем пять реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, размыкающий и замыкающий ключи, причем первый и второй компараторные входы релятора образованы соответственно неинвертирующим и инвертирующим входами компаратора, подключенного выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом размыкающего и замыкающего ключей, входы которых образуют соответственно первый и второй переключательные входы релятора, а выходы являются соответственно первым и вторым выходами релятора, объединенные входы управления четвертого, пятого реляторов и объединенные входы управления первого, второго, третьего реляторов соединены соответственно с первым и вторым входами управления реляторного модуля, второй компараторный вход первого релятора и первый компараторный вход i-го релятора соединены соответственно с первым переключательным входом первого релятора и вторым переключательным входом i-го релятора, первый и второй выходы j-го релятора объединены, а первый выход третьего релятора подключен к выходу реляторного модуля, особенность заключается в том, что первый и второй выходы i-го релятора соединены с первым переключательным входом (i+3)-го релятора, второй компараторный вход и первый выход которого соединены соответственно с вторым переключательным входом (i+3)-го релятора и (3-i)-ым переключательным входом третьего релятора, второй компараторный, первый переключательный входы второго релятора объединены с вторым компараторным входом четвертого, первым компараторным входом третьего реляторов и вторым информационным входом реляторного модуля, первый и третий информационные входы которого соединены соответственно с объединенными первыми компараторными входами первого, второго, четвертого, пятого реляторов и объединенными вторыми компараторными входами первого, третьего, пятого реляторов.

На чертеже представлена схема предлагаемого реляторного модуля.

Реляторный модуль содержит реляторы 11, …, 15. Каждый релятор содержит компаратор 2, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 3, размыкающий и замыкающий ключи 41 и 42, причем первый и второй компараторные входы релятора образованы соответственно неинвертирующим и инвертирующим входами компаратора 2, подключенного выходом к первому входу элемента 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом ключей 41 и 42, входы которых образуют соответственно первый и второй переключательные входы релятора, а выходы являются соответственно первым и вторым выходами релятора. Объединенные входы управления реляторов 14, 15 и объединенные входы управления реляторов 11, 12, 13 соединены соответственно с первым и вторым входами управления реляторного модуля, второй компараторный вход релятора 11 и первый компараторный вход релятора 1i соединены соответственно с первым переключательным входом релятора 11 и вторым переключательным входом релятора 1i, первый и второй выходы релятора 1j объединены, первый выход релятора 13 подключен к выходу реляторного модуля, первый и второй выходы релятора 1i соединены с первым переключательным входом релятора 1i+3, второй компараторный вход и первый выход которого соединены соответственно с вторым переключательным входом релятора 1i+3 и (3-i)-ым переключательным входом релятора 13, а второй компараторный, первый переключательный входы релятора 12 объединены с вторым компараторным входом релятора 14, первым компараторным входом релятора 13 и вторым информационным входом реляторного модуля, первый и третий информационные входы которого соединены соответственно с объединенными первыми компараторными входами реляторов 11, 12, 14, 15 и объединенными вторыми компараторными входами реляторов 11, 13, 15.

Работа предлагаемого реляторного модуля осуществляется следующим образом. На его первый, второй и третий информационные входы подаются соответственно аналоговые сигналы (напряжения) х1, х2 и х3; на его первом, втором входах управления фиксируются соответственно необходимые управляющие сигналы f1,f2∈{0,1}. Если на входе управления релятора присутствует логический «0» (логическая «1») и сигнал на его первом компараторном входе больше либо меньше сигнала на его втором компараторном входе, то ключ 41 соответственно разомкнут (замкнут) либо замкнут (разомкнут), а ключ 42 соответственно замкнут (разомкнут) либо разомкнут (замкнут). В представленной ниже таблице приведены все возможные варианты упорядочения сигналов х1, х2, х3 и соответствующие этим вариантам значения сигнала Z на выходе предлагаемого реляторного модуля при некоторых комбинациях значений сигналов f1 и f2.

Варианты упорядочения Z
f1=0, f2=1 f1=f2=0 f1=1, f2=0
x1<x2<x3 х1 x2 х3
x2<x3<x1 x2 х3 х1
x3<x1<x2 x3 x1 x2
x3<x2<x1 х3 x2 х1
x21<x3 x2 x1 х3
x1<x3<x2 x1 х3 x2

С учетом данных, приведенных в таблице, операция, воспроизводимая предлагаемым модулем, определяется выражением

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый реляторный модуль обеспечивает выбор минимального, медианного или максимального из трех входных аналоговых сигналов и обладает меньшими по сравнению с прототипом аппаратурными затратами и более высоким быстродействием, поскольку содержит пять реляторов и максимальное время задержки распространения сигнала в нем равно τр, где τр - время задержки релятора.

Реляторный модуль, предназначенный для выбора минимального, медианного или максимального из трех входных аналоговых сигналов, содержащий пять реляторов, каждый из которых содержит компаратор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, размыкающий и замыкающий ключи, причем первый и второй компараторные входы релятора образованы соответственно неинвертирующим и инвертирующим входами компаратора, подключенного выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом размыкающего и замыкающего ключей, входы которых образуют соответственно первый и второй переключательные входы релятора, а выходы являются соответственно первым и вторым выходами релятора, объединенные входы управления четвертого, пятого реляторов и объединенные входы управления первого, второго, третьего реляторов соединены соответственно с первым и вторым входами управления реляторного модуля, второй компараторный вход первого релятора и первый компараторный вход i-го релятора соединены соответственно с первым переключательным входом первого релятора и вторым переключательным входом i-го релятора, первый и второй выходы j-го релятора объединены, а первый выход третьего релятора подключен к выходу реляторного модуля, отличающийся тем, что первый и второй выходы i-го релятора соединены с первым переключательным входом (i+3)-го релятора, второй компараторный вход и первый выход которого соединены соответственно с вторым переключательным входом (i+3)-го релятора и (3-i)-м переключательным входом третьего релятора, второй компараторный, первый переключательный входы второго релятора объединены с вторым компараторным входом четвертого, первым компараторным входом третьего реляторов и вторым информационным входом реляторного модуля, первый и третий информационные входы которого соединены соответственно с объединенными первыми компараторными входами первого, второго, четвертого, пятого реляторов и объединенными вторыми компараторными входами первого, третьего, пятого реляторов.
РЕЛЯТОРНЫЙ МОДУЛЬ
РЕЛЯТОРНЫЙ МОДУЛЬ
РЕЛЯТОРНЫЙ МОДУЛЬ
Источник поступления информации: Роспатент

Показаны записи 71-74 из 74.
13.02.2018
№218.016.203c

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в упрощении устройства за счет уменьшения числа типов используемых элементов и цены по Квайну. Логический...
Тип: Изобретение
Номер охранного документа: 0002641446
Дата охранного документа: 17.01.2018
13.02.2018
№218.016.2087

Логический преобразователь

Изобретение относится к логическим преобразователям. Технический результат заключается в расширении арсенала технических средств для реализации простых симметричных булевых функций. Указанный результат достигается за счет того, что логический преобразователь содержит восемь мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002641454
Дата охранного документа: 17.01.2018
25.01.2019
№219.016.b402

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей прототипа. Устройство селекции двоичных чисел предназначено для выполнения селекции минимального либо максимального из двух двухразрядных...
Тип: Изобретение
Номер охранного документа: 0002678165
Дата охранного документа: 23.01.2019
14.03.2019
№219.016.dee1

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей устройства за счет обеспечения селекции минимального либо максимального из двух, либо медианного (срединного) из трех двухразрядных двоичных чисел, задаваемых двоичными...
Тип: Изобретение
Номер охранного документа: 0002681693
Дата охранного документа: 12.03.2019
Показаны записи 171-180 из 412.
10.01.2015
№216.013.1a0c

Измеритель остаточной энергии аккумулятора

Изобретение относится к области техники измерений, в частности к устройству для измерения остаточной емкости аккумулятора. которое содержит последовательно соединенные блоки: шунт, операционный усилитель, первый АЦП, масштабный делитель, первый температурный корректор, сумматор, триггер,...
Тип: Изобретение
Номер охранного документа: 0002538096
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.1ce0

Устройство для отвода от автомобиля энергии встречного удара

Изобретение относится к области транспортного машиностроения. Устройство для отвода от автомобиля энергии встречного удара содержит установленную в передней части автомобиля ударную поверхность, шарнирно соединенную с металлическими продольными упорами. Упоры снабжены по концам элементами для...
Тип: Изобретение
Номер охранного документа: 0002538820
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.1ce2

Бампер транспортного средства

Бампер транспортного средства относится к устройствам для гашения энергии удара при столкновениях транспортных средств с препятствиями. Бампер содержит смонтированные на кузове (1) наружную подвижную (2) и внутреннюю неподвижную (3) рамы, соединенные цилиндрическими винтовыми пружинами (4). На...
Тип: Изобретение
Номер охранного документа: 0002538822
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.1ce6

Энергопоглощающий бампер транспортного средства

Изобретение относится к области транспортного машиностроения. Энергопоглощающий бампер транспортного средства содержит ударный брус, упруго укрепленный на кузове с помощью боковых направляющих и промежуточных деформирующих элементов. Промежуточные деформирующиеся элементы выполнены в виде...
Тип: Изобретение
Номер охранного документа: 0002538826
Дата охранного документа: 10.01.2015
10.01.2015
№216.013.1ce7

Защитный буфер транспортного средства

Изобретение относится к области транспортного машиностроения. Защитный буфер транспортного средства содержит установленные по периметру его кузова или на его отдельных, наиболее уязвимых, участках защитные элементы, образующие выступающую по периферии транспортного средства подвижную...
Тип: Изобретение
Номер охранного документа: 0002538827
Дата охранного документа: 10.01.2015
27.01.2015
№216.013.20b2

Косвенный способ настройки тензорезисторных датчиков с мостовой измерительной цепью по мультипликативной температурной погрешности с учетом отрицательной нелинейности температурной характеристики выходного сигнала датчика

Изобретение относится к измерительной технике. Сущность: в выходную диагональ мостовой цепи устанавливают термозависимый технологический резистор R, номинал которого больше возможных значений компенсационного термозависимого резистора R. Параллельно резистору Rустанавливают перемычку. Измеряют...
Тип: Изобретение
Номер охранного документа: 0002539818
Дата охранного документа: 27.01.2015
20.02.2015
№216.013.2a00

Способ плоского шлифования с наложением ультразвуковых колебаний

Изобретение относится к машиностроению и может быть использовано на операциях плоского шлифования заготовок из различных материалов. Перед шлифованием заготовку устанавливают и зажимают в устройстве для наложения ультразвуковых колебаний (УЗК) между излучателем УЗК и опорой. Размеры излучателя...
Тип: Изобретение
Номер охранного документа: 0002542209
Дата охранного документа: 20.02.2015
20.02.2015
№216.013.2b92

Косвенный способ настройки тензорезисторных датчиков с мостовой измерительной цепью по мультипликативной температурной погрешности с учетом отрицательной нелинейности температурной характеристики выходного сигнала датчика

Изобретение относится к измерительной технике и может быть использовано при настройке тензорезисторной датчиковой аппаратуры с мостовой измерительной цепью по мультипликативной температурной погрешности. В диагональ питания мостовой цепи устанавливают термозависимый технологический резистор R,...
Тип: Изобретение
Номер охранного документа: 0002542611
Дата охранного документа: 20.02.2015
27.02.2015
№216.013.2caf

Логический преобразователь

Изобретение относится к вычислительной технике, предназначено для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано как средство преобразования кодов. Техническим результатом является упрощение...
Тип: Изобретение
Номер охранного документа: 0002542907
Дата охранного документа: 27.02.2015
27.02.2015
№216.013.2cb8

Импульсный селектор

Импульсный селектор предназначен для воспроизведения операции submed(τ,…,τ), где τ, …, τ есть длительности положительных импульсных сигналов x,…,x∈{0,1}, синхронизированных по переднему фронту, и может быть использован в системах автоматического регулирования и управления как средство...
Тип: Изобретение
Номер охранного документа: 0002542916
Дата охранного документа: 27.02.2015
+ добавить свой РИД