×
20.08.2013
216.012.61f0

Результат интеллектуальной деятельности: РЕЛЯТОРНЫЙ МОДУЛЬ

Вид РИД

Изобретение

№ охранного документа
0002490704
Дата охранного документа
20.08.2013
Аннотация: Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из функций вида ext(x, ext(x, ext(x, x))), где x, x, x, x - входные аналоговые сигналы; ext=max либо ext=min, при сохранении быстродействия. Реляторный модуль предназначен для воспроизведения бесповторных функций бесконечнозначной логики и может быть использован в системах аналоговой вычислительной техники как средство предварительной обработки информации. Реляторный модуль содержит шесть реляторов (1, …, 1), каждый из которых содержит компаратор (2), элемент исключающее или (3), замыкающий и размыкающий ключи (4 и 4). За счет указанных реляторов обеспечена реализация любой из функций вида ext(xext(x, ext(x, x))), где x, x, x, x - входные аналоговые сигналы; ext=max либо ext=min ( ), при максимальном времени задержки распространения сигнала, равном времени задержки релятора. 1 ил., 1 табл.
Основные результаты: Реляторный модуль, предназначенный для реализации бесповторных функций бесконечнозначной логики, содержащий релятор, который содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первый и второй входы которого соединены соответственно с неинвертирующим и инвертирующим входами компаратора, отличающийся тем, что в него введены пять аналогичных упомянутому реляторов, в каждом из шести реляторов третий и четвертый входы соединены соответственно с входами размыкающего и замыкающего ключей, вход управления, объединенные первый, четвертый и объединенные второй, третий входы i-гo ( ) релятора соединены соответственно с первым настроечным, первым и i-ым информационными входами реляторного модуля, вход управления и первый, второй, третий входы j-го ( ) релятора подключены соответственно к второму настроечному и второму, (j-2)-мy информационным входам реляторного модуля, выходу (j-2)-гo релятора, а выход второго релятора соединен с четвертыми входами пятого, шестого реляторов, выходы которых соединены соответственно с четвертым, третьим входами первого релятора, подключенного входом управления, первым, вторым входами и выходом соответственно к третьему настроечному, третьему, четвертому информационным входам и выходу реляторного модуля.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Известны реляторные модули (см., например, патент РФ 2188453, кл. G06G 7/25, 2002 г.), которые содержат реляторы и могут реализовать любую из функций вида ext1(x1,ext2(x2,x3)), где х1, х2, х3 - входные аналоговые сигналы; extm=max либо extm=min .

К причине, препятствующей достижению указанного ниже технического результата при использовании известных реляторных модулей, относятся ограниченные функциональные возможности и низкое быстродействие, обусловленные соответственно тем, что не выполняется реализация любой из функций вида ext1 (x1, ext2 (x2, ext3 (x3, x4))) и максимальное время задержки распространения сигнала равно 2τp, где τp есть время задержки релятора.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип реляторный модуль (фиг.2 в описании изобретения к патенту РФ 2281550, кл. G06G 7/52, 2006 г.), который содержит релятор и может реализовать любую из функций вида ext(x1, x2), где х1, х2 - входные аналоговые сигналы; ext=max либо ext=min.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация любой из функций вида ext1(x1, ext2(x2, ext3(x3, x4))).

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из функций вида ext1(x1, ext2(x2, ext3(x3, x4))), где х1, х2, х3, х4 - входные аналоговые сигналы; extm=max либо extm=min , при сохранении быстродействия прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в реляторном модуле, содержащем релятор, который содержит компаратор, подключенный выходом к первому входу элемента исключающее или, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первый и второй входы которого соединены соответственно с неинвертирующим и инвертирующим входами компаратора, особенность заключается в том, что в него введены пять аналогичных упомянутому реляторов, в каждом из шести реляторов третий и четвертый входы соединены соответственно с входами размыкающего и замыкающего ключей, вход управления, объединенные первый, четвертый и объединенные второй, третий входы i-го релятора соединены соответственно с первым настроечным, первым и i-ым информационными входами реляторного модуля, вход управления и первый, второй, третий входы j-го релятора подключены соответственно к второму настроечному и второму, (j-2)-му информационным входам реляторного модуля, выходу (j-2)-го релятора, а выход второго релятора соединен с четвертыми входами пятого, шестого реляторов, выходы которых соединены соответственно с четвертым, третьим входами первого релятора, подключенного входом управления, первым, вторым входами и выходом соответственно к третьему настроечному, третьему, четвертому информационным входам и выходу реляторного модуля.

На фиг.1 и фиг.2 представлены соответственно схема предлагаемого реляторного модуля и схема релятора, использованного при построении указанного модуля.

Реляторный модуль содержит реляторы 11, …, 16. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента исключающее или 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и раз мыкающего ключей 41 и 42, входы которых являются соответственно четвертым и третьим входами релятора, первый, второй входы и выход которого образованы соответственно неинвертирующим, инвертирующим входами компаратора 2 и объединенными выходами ключей 41, 42. Вход управления, объединенные первый, четвертый и объединенные второй, третий входы релятора 1i соединены соответственно с первым настроечным, первым и i-ым информационными входами реляторного модуля, вход управления и первый, второй, третий входы релятора 1j подключены соответственно к второму настроечному и второму, (j-2)-му информационным входам реляторного модуля, выходу релятора 1j-2, а выход релятора 12 соединен с четвертыми входами реляторов 15, 16, выходы которых соединены соответственно с четвертым, третьим входами релятора 11, подключенного входом управления, первым, вторым входами и выходом соответственно к третьему настроечному, третьему, четвертому информационным входам и выходу реляторного модуля.

Работа предлагаемого реляторного модуля осуществляется следующим образом. На его первый, второй, третий и четвертый информационные входы подаются соответственно аналоговые сигналы (напряжения) x1, x2, x3 и x4; на его первом, втором, третьем настроечных входах фиксируются соответственно необходимые управляющие сигналы g1, g2, g3∈{0,1}. Если на входе управления релятора присутствует логический «0» (логическая «1») и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Таким образом, сигнал Z на выходе предлагаемого реляторного модуля при всех возможных вариантах упорядочения сигналов x2, x3, x4 и всех возможных комбинациях значений сигналов g2, g3 будет принимать значения, указанные в представленной ниже таблице, в которой

Варианты упорядочения Z
g2=g3=1 g2=1, g3=0 g2=0, g3=1 g2=g3=0
x2<x3<x4 ext1(xl, x2) ext1(x1, x2) ext1(x1, x3) ext1(x1, x4)
x2<x4<x3 ext1(x1, x2) ext1(x1, x2) ext1(x1, x4) ext1(xl, x3)
x3<x2<x4 ext1(x1, x3) ext1(x1, x2) ext1(x1, x2) ext1(x1, x4)
x3<x4<x2 ext1(x1, x3) ext1(x1, x4) ext1(xl, x2) ext1(x1, x2)
x4<x2<x3 ext1(x1, x4) ext1(x1, x2) ext1(x1, x2) ext1(x1, x3)
x4<x3<x2 ext1(x1, x4) ext1(x1, x3) ext1(x1, x2) ext1(x1, x2)

С учетом данных, приведенных в таблице, имеем

Z=ext1(x1, ext2(x2, ext3(x3, x4))),

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый реляторный модуль обладает более широкими по сравнению с прототипом функциональными возможностями, поскольку обеспечивает реализацию любой из функций вида ext1(x1, ext2(x2, ext3(x3, x4))), где x1, x2, x3, x4 - входные аналоговые сигналы; extm=max либо extm=min . При этом максимальное время задержки распространения сигнала в предлагаемом реляторном модуле, как и в прототипе, равно τp, где τp есть время задержки релятора.

Реляторный модуль, предназначенный для реализации бесповторных функций бесконечнозначной логики, содержащий релятор, который содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первый и второй входы которого соединены соответственно с неинвертирующим и инвертирующим входами компаратора, отличающийся тем, что в него введены пять аналогичных упомянутому реляторов, в каждом из шести реляторов третий и четвертый входы соединены соответственно с входами размыкающего и замыкающего ключей, вход управления, объединенные первый, четвертый и объединенные второй, третий входы i-гo ( ) релятора соединены соответственно с первым настроечным, первым и i-ым информационными входами реляторного модуля, вход управления и первый, второй, третий входы j-го ( ) релятора подключены соответственно к второму настроечному и второму, (j-2)-мy информационным входам реляторного модуля, выходу (j-2)-гo релятора, а выход второго релятора соединен с четвертыми входами пятого, шестого реляторов, выходы которых соединены соответственно с четвертым, третьим входами первого релятора, подключенного входом управления, первым, вторым входами и выходом соответственно к третьему настроечному, третьему, четвертому информационным входам и выходу реляторного модуля.
РЕЛЯТОРНЫЙ МОДУЛЬ
РЕЛЯТОРНЫЙ МОДУЛЬ
РЕЛЯТОРНЫЙ МОДУЛЬ
РЕЛЯТОРНЫЙ МОДУЛЬ
РЕЛЯТОРНЫЙ МОДУЛЬ
Источник поступления информации: Роспатент

Показаны записи 71-74 из 74.
13.02.2018
№218.016.203c

Логический вычислитель

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. Технический результат заключается в упрощении устройства за счет уменьшения числа типов используемых элементов и цены по Квайну. Логический...
Тип: Изобретение
Номер охранного документа: 0002641446
Дата охранного документа: 17.01.2018
13.02.2018
№218.016.2087

Логический преобразователь

Изобретение относится к логическим преобразователям. Технический результат заключается в расширении арсенала технических средств для реализации простых симметричных булевых функций. Указанный результат достигается за счет того, что логический преобразователь содержит восемь мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002641454
Дата охранного документа: 17.01.2018
25.01.2019
№219.016.b402

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей прототипа. Устройство селекции двоичных чисел предназначено для выполнения селекции минимального либо максимального из двух двухразрядных...
Тип: Изобретение
Номер охранного документа: 0002678165
Дата охранного документа: 23.01.2019
14.03.2019
№219.016.dee1

Устройство селекции двоичных чисел

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей устройства за счет обеспечения селекции минимального либо максимального из двух, либо медианного (срединного) из трех двухразрядных двоичных чисел, задаваемых двоичными...
Тип: Изобретение
Номер охранного документа: 0002681693
Дата охранного документа: 12.03.2019
Показаны записи 111-120 из 412.
20.01.2014
№216.012.990c

Устройство для сброса отложений с проводов линий электропередачи

Использование: в области электроэнергетики. Технический результат - повышение эффективности при упрощении конструкции. Устройство для сброса гололедных отложений (1) с проводов (2) содержит узел импульсного встряхивания проводов, встроенный в механическую цепь подвески провода, состоящую из...
Тип: Изобретение
Номер охранного документа: 0002504879
Дата охранного документа: 20.01.2014
20.01.2014
№216.012.990d

Устройство для сброса гололедных отложений с проводов линий электропередачи

Использование: в области электроэнергетики. Технический результат - повышение эффективности при упрощении конструкции. Устройство для сброса гололедных отложений (1) с проводов (2) включает элемент (3) для импульсного встряхивания проводов, действующий от веса отложений на нем и встроенный в...
Тип: Изобретение
Номер охранного документа: 0002504880
Дата охранного документа: 20.01.2014
20.01.2014
№216.012.9921

Аналоговый мультиплексор

Изобретение предназначено для воспроизведения функций многозначной логики и может быть использовано в системах вычислительной техники как средство обработки многозначных данных. Техническим результатом является обеспечение реализации произвольной k-значной логической функции, зависящей от n...
Тип: Изобретение
Номер охранного документа: 0002504900
Дата охранного документа: 20.01.2014
10.02.2014
№216.012.9f7a

Способ настройки тензорезисторных датчиков с мостовой измерительной цепью по мультипликативной температурной погрешности с учетом положительной нелинейности температурной характеристики выходного сигнала датчика

Изобретение относится к измерительной технике. Способ заключается в том, что при сопротивлении нагрузки R>500 кОм определяют температурный коэффициент чувствительности (ТКЧ) мостовой цепи и при температуре t, и t, соответствующей верхнему и нижнему пределу рабочего диапазона температур, и...
Тип: Изобретение
Номер охранного документа: 0002506534
Дата охранного документа: 10.02.2014
20.02.2014
№216.012.a320

Способ настройки тензорезисторных датчиков с мостовой измерительной цепью по мультипликативной температурной погрешности с учетом положительной нелинейности температурной характеристики выходного сигнала датчика

Изобретение относится к измерительной технике. Способ заключается в том, что определяют ТКЧ мостовой цепи α  и α  при температуре t и t, соответствующей верхнему и нижнему пределу рабочего диапазона температур, нелинейность ТКЧ мостовой цепи (Δα=α -α ). Если полученное значение Δα является...
Тип: Изобретение
Номер охранного документа: 0002507475
Дата охранного документа: 20.02.2014
20.02.2014
№216.012.a321

Способ настройки тензорезисторных датчиков с мостовой измерительной цепью по мультипликативной температурной погрешности с учетом положительной нелинейности температурной характеристики выходного сигнала датчика

Изобретение относится к измерительной технике. Способ заключается в том, что определяют температурный коэффициент чувствительности (ТКЧ) мостовой цепи α  и α  при температуре t и t, соответствующей верхнему и нижнему пределу рабочего диапазона температур, нелинейность ТКЧ мостовой цепи (Δα=α -α...
Тип: Изобретение
Номер охранного документа: 0002507476
Дата охранного документа: 20.02.2014
20.02.2014
№216.012.a322

Способ настройки тензорезисторных датчиков с мостовой измерительной цепью по мультипликативной температурной погрешности с учетом положительной нелинейности температурной характеристики выходного сигнала датчика

Изобретение относится к измерительной технике. Способ заключается в том, что при сопротивлении нагрузки R>500кОм определяют температурный коэффициент чувствительности (ТКЧ) мостовой цепи α  и α  при температуре t и t, соответствующей верхнему и нижнему пределу рабочего диапазона температур, и...
Тип: Изобретение
Номер охранного документа: 0002507477
Дата охранного документа: 20.02.2014
20.02.2014
№216.012.a34f

Цифровой способ преобразования параметров индуктивных датчиков с использованием временной инверсии сигнала

Изобретение относится к измерительной технике. Способ заключается в возбуждении кратковременным электрическим импульсом в LC-контурах измерительного и опорного плеч датчика колебательных сигналов и аналого-цифровом преобразовании их в числовые массивы данных, временной инверсии путем...
Тип: Изобретение
Номер охранного документа: 0002507522
Дата охранного документа: 20.02.2014
20.02.2014
№216.012.a353

Способ измерения теплового импеданса полупроводниковых диодов с использованием полигармонической модуляции греющей мощности

Изобретение относится к технике измерения теплофизических параметров полупроводниковых диодов. Способ измерения теплового импеданса полупроводниковых диодов, заключающийся в том, что через полупроводниковый диод пропускают последовательность импульсов греющего тока, период следования которых...
Тип: Изобретение
Номер охранного документа: 0002507526
Дата охранного документа: 20.02.2014
20.02.2014
№216.012.a379

Устройство сравнения двоичных чисел

Изобретение относится к вычислительной технике и может быть использовано в цифровых компараторах, ассоциативных процессорах и машинах баз данных. Техническим результатом является упрощение устройства за счет обеспечения однородности аппаратурного состава. Устройство сравнения двоичных чисел...
Тип: Изобретение
Номер охранного документа: 0002507564
Дата охранного документа: 20.02.2014
+ добавить свой РИД