×
12.04.2023
223.018.4260

Результат интеллектуальной деятельности: ЛОГИЧЕСКИЙ ПРЕОБРАЗОВАТЕЛЬ

Вид РИД

Изобретение

№ охранного документа
0002768627
Дата охранного документа
24.03.2022
Аннотация: Изобретение относится к вычислительной технике. Технический результат заключается в обеспечении реализации любой из простых симметричных булевых функций. Логический преобразователь предназначен для реализации простых симметричных булевых функций и может быть использован в системах цифровой вычислительной техники как средство преобразования кодов. Логический преобразователь содержит восемь мажоритарных элементов (1, …, 1) и три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (2, 2, 2). За счет указанных элементов и новой схемы их соединения обеспечивается реализация любой из простых симметричных булевых функций τ, τ, τ, τ, τ, зависящих от n аргументов - входных двоичных сигналов, при n=7. 1 ил., 2 табл.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.

Известны логические преобразователи (патент РФ 2517720, кл. G06F 7/57, 2014 г.; патент РФ 2549158, кл. G06F 7/57, 2015 г.; патент РФ 2559708, кл. G06F 7/57, 2015 г.), которые содержат мажоритарные элементы и реализуют любую из простых симметричных булевых функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn, зависящих от n аргументов - входных двоичных сигналов, при n=5.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных логических преобразователей, относятся ограниченные функциональные возможности, обусловленные тем, что не обеспечивается реализация любой из функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn при n=7.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип логический преобразователь (патент РФ 2629451, кл. G06F 7/57, 2017 г.), который содержит мажоритарные элементы и реализует любую из простых симметричных булевых функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn, зависящих от n аргументов - входных двоичных сигналов, при n=5.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не обеспечивается реализация любой из функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn при n=7.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации любой из простых симметричных булевых функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn, зависящих от n аргументов - входных двоичных сигналов, при n=7.

Указанный технический результат при осуществлении изобретения достигается тем, что в логическом преобразователе, содержащем восемь мажоритарных элементов, выход третьего и первый вход пятого мажоритарных элементов соединены соответственно с вторым входом четвертого мажоритарного элемента и первым настроечным входом логического преобразователя, особенность заключается в том, что в него дополнительно введены три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, третий вход i-го , третьи входы четвертого, пятого и j-й вход k-го мажоритарных элементов соединены соответственно с выходами (i-2)-го, первого, второго мажоритарных элементов и j-м входом k-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, j-й вход шестого, вторые входы пятого, восьмого и второй вход седьмого мажоритарных элементов соединены соответственно с выходами j-го, четвертого, седьмого мажоритарных элементов и выходом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а второй, третий входы третьего, j-й вход (i-6)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход восьмого мажоритарного элемента соединены соответственно с выходами первого, второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, (3×i-20+j)-м информационным входом и выходом логического преобразователя, первый, второй, третий настроечные и первый информационный входы которого соединены соответственно с первыми входами четвертого, седьмого, восьмого и третьего мажоритарных элементов.

На чертеже представлена схема предлагаемого логического преобразователя.

Логический преобразователь содержит мажоритарные элементы 11, …, 18 и элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 21, 22, 23, причем второй вход элемента 14, третьи входы элементов 1i , 14, 15 и j-й вход элемента 1k соединены соответственно с выходами элементов 13, 1i-2, 11, 12 и j-м входом элемента 2k, j-й вход элемента 16, вторые входы элементов 15, 17, 18 и первый вход элемента 14 соединены соответственно с выходами элементов 1j, 14, 23, 17 и первым входом элемента 15, а второй, третий входы элемента 23, j-й вход элемента 2i-6 и выход элемента 18 соединены соответственно с выходами элементов 21, 22, (3×i-20+j)-ым информационным входом и выходом логического преобразователя, первый, второй, третий настроечные и первый информационный входы которого соединены соответственно с первыми входами элементов 14, 17, 18 и 23.

Работа предлагаемого логического преобразователя осуществляется следующим образом. На его первый, …, седьмой информационные и первый, второй, третий настроечные входы подаются соответственно двоичные сигналы и сигналы константной настройки. В представленных ниже табл. 1 и табл. 2 приведены соответственно значения внутренних сигналов предлагаемого логического преобразователя, полученные для всех возможных наборов значений сигналов и значения его выходного сигнала Z, полученные для всех возможных наборов значений сигналов x1, z1, …, z4 при 1) ƒ123=1; 2) ƒ13=1, ƒ2=0; 3) ƒ12=0, ƒ3=1; 4) ƒ13=0, ƒ2=1; 5) ƒ123=0.

Если ƒ123=1 либо ƒ13=1, ƒ2=0 либо ƒ12=0, ƒ3=1 либо ƒ13=0, ƒ2=1 либо ƒ123=0, то согласно табл. 1, табл. 2 имеем

где τ1, τ3, τ4, τ5, τ7 есть простые симметричные булевы функции семи аргументов x1, …, х7 (см. стр. 126 в книге Поспелов Д.А. Логические методы анализа и синтеза схем. М.: Энергия, 1974 г.).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый логический преобразователь обладает более широкими по сравнению с прототипом функциональными возможностями, так как реализует любую из простых симметричных булевых функций τ1, τ(n-)/2, τ(n+1)/2, τ(n+3)/2, τn, зависящих от n аргументов - входных двоичных сигналов, при n=7.

Логический преобразователь, предназначенный для реализации простых симметричных булевых функций, содержащий восемь мажоритарных элементов, причем выход третьего и первый вход пятого мажоритарных элементов соединены соответственно с вторым входом четвертого мажоритарного элемента и первым настроечным входом логического преобразователя, отличающийся тем, что в него дополнительно введены три элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, третий вход i-го, третьи входы четвертого, пятого и j-й вход k-го мажоритарных элементов соединены соответственно с выходами (i-2)-го, первого, второго мажоритарных элементов и j-м входом k-го элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, j-й вход шестого, вторые входы пятого, восьмого и второй вход седьмого мажоритарных элементов соединены соответственно с выходами j-го, четвертого, седьмого мажоритарных элементов и выходом третьего элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а второй, третий входы третьего, j-й вход (i-6)-го элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и выход восьмого мажоритарного элемента соединены соответственно с выходами первого, второго элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, (3×i-20+j)-м информационным входом и выходом логического преобразователя, первый, второй, третий настроечные и первый информационный входы которого соединены соответственно с первыми входами четвертого, седьмого, восьмого и третьего мажоритарных элементов.
Источник поступления информации: Роспатент

Showing 181-190 of 216 items.
12.02.2020
№220.018.019d

Ранговый селектор

Изобретение относится к автоматике и аналоговой вычислительной технике. Технический результат направлен на расширение арсенала средств того же назначения. Ранговый селектор, содержащий два сортировщика и пять реляторов, причем каждый релятор содержит замыкающий и размыкающий ключи, выходы...
Тип: Изобретение
Номер охранного документа: 0002713863
Дата охранного документа: 07.02.2020
12.02.2020
№220.018.01a4

Умножитель по модулю q

Изобретение относится к вычислительной технике. Технический результат заключается в расширении арсенала средств того же назначения. Умножитель по модулю q, содержащий элемент И, при этом в умножитель q дополнительно введены два элемента И и четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. 1 табл., 1 ил.
Тип: Изобретение
Номер охранного документа: 0002713862
Дата охранного документа: 07.02.2020
15.02.2020
№220.018.02c5

Пороговый модуль

Изобретение предназначено для реализации пороговой функции с единичными весами аргументов и порогом n-2, зависящей от n аргументов - входных двоичных сигналов, и может быть использовано в системах цифровой вычислительной техники как восстанавливающий орган. Техническим результатом изобретения...
Тип: Изобретение
Номер охранного документа: 0002714216
Дата охранного документа: 13.02.2020
13.03.2020
№220.018.0b19

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к нанесению износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят вакуумно-плазменное нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида ниобия. Затем наносят верхний слой из нитрида соединения ниобия,...
Тип: Изобретение
Номер охранного документа: 0002716334
Дата охранного документа: 11.03.2020
21.03.2020
№220.018.0e58

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к нанесению износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят вакуумно-плазменное нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида ниобия. Затем наносят верхний слой из нитрида соединения ниобия,...
Тип: Изобретение
Номер охранного документа: 0002717130
Дата охранного документа: 18.03.2020
21.03.2020
№220.018.0e8e

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к нанесению износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят вакуумно-плазменное нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида ниобия. Затем наносят верхний слой из нитрида соединения ниобия,...
Тип: Изобретение
Номер охранного документа: 0002717132
Дата охранного документа: 18.03.2020
21.03.2020
№220.018.0ece

Способ получения износостойкого покрытия для режущего инструмента

Изобретение относится к способам нанесения износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят вакуумно-плазменное нанесение износостойкого покрытия из нитрида или карбонитрида соединения ниобия, титана и кремния при их соотношении, ат.%: ниобий...
Тип: Изобретение
Номер охранного документа: 0002717133
Дата охранного документа: 18.03.2020
21.03.2020
№220.018.0ee9

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к нанесению износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят вакуумно-плазменное нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида ниобия. Затем наносят верхний слой из нитрида соединения ниобия и...
Тип: Изобретение
Номер охранного документа: 0002717129
Дата охранного документа: 18.03.2020
25.03.2020
№220.018.0fa9

Способ получения многослойного покрытия для режущего инструмента

Изобретение относится к нанесению износостойких покрытий на режущий инструмент и может быть использовано в металлообработке. Проводят вакуумно-плазменное нанесение многослойного покрытия. Сначала наносят нижний слой из нитрида ниобия. Затем наносят верхний слой из нитрида соединения ниобия и...
Тип: Изобретение
Номер охранного документа: 0002717428
Дата охранного документа: 23.03.2020
27.03.2020
№220.018.10b2

Импульсный селектор

Изобретение относится к средствам для логической обработки импульсных сигналов и может быть использовано в системах автоматического регулирования и управления как средство предварительной обработки информации. Технический результат заключается в расширении арсенала технических средств...
Тип: Изобретение
Номер охранного документа: 0002717628
Дата охранного документа: 24.03.2020
Showing 111-115 of 115 items.
20.05.2023
№223.018.66b2

Параллельный счетчик единиц

Изобретение относится к вычислительной технике. Технический результат заключается в расширении функциональных возможностей параллельного счетчика единиц при сохранении глубины схемы прототипа. Параллельный счетчик единиц содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (1, …, 1) и четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002761103
Дата охранного документа: 03.12.2021
20.05.2023
№223.018.6703

Арифметическое устройство по модулю три

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации с помощью константной настройки любой из операций (А+В) mod 3, (А-В) mod 3, где А, В ∈ {00,01,10} есть двухразрядные двоичные числа, задаваемые двоичными сигналами. Раскрыто...
Тип: Изобретение
Номер охранного документа: 0002757831
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6706

Пороговый модуль

Изобретение относится к области вычислительной техники. Техническим результатом является обеспечение реализации пороговой функции с единичными весами аргументов и порогом три. Раскрыт пороговый модуль, содержащий восемь элементов ИЛИ и семь элементов И, причем первый, второй входы i-го...
Тип: Изобретение
Номер охранного документа: 0002757821
Дата охранного документа: 21.10.2021
20.05.2023
№223.018.6711

Логический модуль

Изобретение относится к области вычислительной техники. Техническим результатом изобретения является обеспечение реализации простых симметричных булевых функций. Раскрыт логический модуль, предназначенный для реализации простых симметричных булевых функций, содержащий четыре мажоритарных...
Тип: Изобретение
Номер охранного документа: 0002758188
Дата охранного документа: 26.10.2021
20.05.2023
№223.018.6712

Ранговый фильтр

Изобретение относится к ранговому фильтру. Технический результат заключается в повышении быстродействия рангового фильтра. Фильтр содержит два сортировщика и восемь реляторов, причем каждый релятор содержит компаратор, подключенный выходом к первому входу элемента исключающее ИЛИ, второй вход...
Тип: Изобретение
Номер охранного документа: 0002758190
Дата охранного документа: 26.10.2021
+ добавить свой РИД